TW202234510A - 基板處理方法及基板處理裝置 - Google Patents

基板處理方法及基板處理裝置 Download PDF

Info

Publication number
TW202234510A
TW202234510A TW110137024A TW110137024A TW202234510A TW 202234510 A TW202234510 A TW 202234510A TW 110137024 A TW110137024 A TW 110137024A TW 110137024 A TW110137024 A TW 110137024A TW 202234510 A TW202234510 A TW 202234510A
Authority
TW
Taiwan
Prior art keywords
plasma
mentioned
substrate processing
frequency power
conditions
Prior art date
Application number
TW110137024A
Other languages
English (en)
Inventor
井之口敦智
齋藤泰彦
前田清司
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2020218570A external-priority patent/JP2022067033A/ja
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202234510A publication Critical patent/TW202234510A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32137Radio frequency generated discharge controlling of the discharge by modulation of energy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • H01L21/30655Plasma etching; Reactive-ion etching comprising alternated and repeated etching and passivation steps, e.g. Bosch process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32091Radio frequency generated discharge the radio frequency energy being capacitively coupled to the plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/321Radio frequency generated discharge the radio frequency energy being inductively coupled to the plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05HPLASMA TECHNIQUE; PRODUCTION OF ACCELERATED ELECTRICALLY-CHARGED PARTICLES OR OF NEUTRONS; PRODUCTION OR ACCELERATION OF NEUTRAL MOLECULAR OR ATOMIC BEAMS
    • H05H1/00Generating plasma; Handling plasma
    • H05H1/24Generating plasma
    • H05H1/46Generating plasma using applied electromagnetic fields, e.g. high frequency or microwave energy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Analytical Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Electromagnetism (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

本發明提供一種較氣體切換方式能更高速且更低損害地進行蝕刻之基板處理方法及基板處理裝置。 基板處理方法係基板處理裝置中之基板處理方法,包括如下工序:a)向配置有供載置被處理體之載置台之處理容器供給特定條件之製程氣體,該被處理體具有被蝕刻膜及被蝕刻膜上之遮罩;b)利用以第1電漿產生條件產生之製程氣體之第1電漿,對被處理體進行電漿處理;c)利用以與第1電漿產生條件中之高頻電力之條件及處理時間不同而其他條件相同的第2電漿產生條件產生之製程氣體之第2電漿,對被處理體進行電漿處理;d)重複b)與c)。

Description

基板處理方法及基板處理裝置
本發明係關於一種基板處理方法及基板處理裝置。
近年來,隨著半導體逐步微細化,乾式蝕刻製程中對孔部之側壁之損害,例如對象物之組成變化、注入等成為需解決之問題。對此,提出例如藉由重複進行沈積保護膜之步驟、及蝕刻步驟來減輕對側壁之損害。 [先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開2013-021192號公報 [專利文獻2]日本專利特開2007-129260號公報
[發明所欲解決之問題]
本發明提供一種較氣體切換方式能更高速且更低損害地進行蝕刻之基板處理方法及基板處理裝置。 [解決問題之技術手段]
本發明之一態樣之基板處理方法係基板處理裝置中之基板處理方法,包括如下工序:a)向配置有供載置被處理體之載置台之處理容器供給特定條件之製程氣體,該被處理體具有被蝕刻膜及被蝕刻膜上之遮罩;b)利用以第1電漿產生條件產生之製程氣體之第1電漿,對被處理體進行電漿處理;c)利用以與第1電漿產生條件中之高頻電力之條件及處理時間不同而其他條件相同的第2電漿產生條件產生之製程氣體之第2電漿,對被處理體進行電漿處理;及d)重複b)與c)。 [發明之效果]
根據本發明,較氣體切換方式能更高速且更低損害地實施蝕刻。
以下,基於附圖詳細說明本文所揭示之基板處理方法及基板處理裝置之實施方式。再者,本發明之技術並不受限於以下實施方式。
蝕刻處理中,在重複沈積保護膜之步驟及蝕刻步驟之情形時,要切換所使用之製程氣體,故需花費時間來置換處理容器內之製程氣體。故而,製程處理時間亦變長,處理量下降。因此,期待較氣體切換方式更高速且更低損害地進行蝕刻。
(第1實施方式) [電漿處理裝置100之構成] 圖1係表示本發明之第1實施方式中之電漿處理裝置之一例的圖。電漿處理裝置100具有本體10及控制部20。本實施方式之電漿處理裝置100中,利用感應耦合型電漿(ICP:Inductively Coupled Plasma),對形成於作為被處理體之一例之半導體晶圓(以下,亦稱為晶圓)W上之被蝕刻膜進行蝕刻處理。本實施方式中,半導體晶圓W上形成有例如被蝕刻膜及被蝕刻膜上之遮罩。
本體10具有例如內壁面由經陽極氧化處理之鋁形成的大致圓筒形狀之氣密性腔室101。腔室101接地。腔室101藉由上部頂板102而劃分為上下部分。上部頂板102之上表面側成為收容天線113之天線室103。又,上部頂板102之下表面側成為產生電漿之處理室104。本實施方式中,上部頂板102由石英形成,構成處理室104之頂壁。再者,上部頂板102亦可由Al 2O 3等陶瓷構成。
於處理室104之側壁104a設有氣體供給管124,該氣體供給管124之一端與處理室104內之空間S連通,而另一端與氣體供給機構120連通。自氣體供給機構120供給之氣體經由氣體供給管124而供給至空間S內。氣體供給機構120具有氣體供給源121a~121c、MFC(Mass Flow Controller,質量流量控制器)122a~122c、及閥123a~123c。氣體供給機構120係氣體供給部之一例。
MFC122a連接於供給含碳氣體之氣體供給源121a,控制自氣體供給源121a供給之含碳氣體之流量。本實施方式中,氣體供給源121a供給例如C 4F 8氣、C 4F 6氣。閥123a控制含碳氣體向氣體供給管124之供給及供給停止,該含碳氣體之流量受MFC122a控制。
MFC122b連接於供給含鹵素氣體之氣體供給源121b,控制自氣體供給源121b供給之含鹵素氣體之流量。本實施方式中,氣體供給源121b供給例如SF 6氣。閥123b控制含鹵素氣體向氣體供給管124之供給及供給停止,該含鹵素氣體之流量受MFC122b控制。
MFC122c連接於供給稀有氣體之氣體供給源121c,控制自氣體供給源121c供給之稀有氣體之流量。本實施方式中,氣體供給源121c供給例如Ar氣。閥123c控制稀有氣體向氣體供給管124之供給及供給停止,該稀有氣體之流量受MFC122c控制。
天線室103內附設有天線113。天線113具有由銅、鋁等導電性較高之金屬形成之天線用線113a。天線用線113a形成為環狀、螺旋狀等任意形狀。天線113藉由利用絕緣構件構成之間隔件117而與上部頂板102隔開。
於天線用線113a之端子118,連接有向天線室103之上方延伸之饋電構件116之一端。饋電構件116之另一端連接有饋電線119之一端,饋電線119之另一端經由匹配器114而連接有高頻電源115。高頻電源115經由匹配器114、饋電線119、饋電構件116、及端子118向天線113供給10 MHz以上(例如27 MHz)頻率之高頻電力。藉此,在位於天線113下方之處理室104內之空間S內形成感應電場,藉由該感應電場而將自氣體供給管124供給之氣體電漿化,於空間S內產生感應耦合型電漿。天線113為電漿產生部之一例。再者,以下之說明中,有時將自高頻電源115供給之高頻電力稱為第2高頻電力、源或者Source。
於處理室104之底壁,形成有由鋁等導電性材料構成之供載置作為處理對象之晶圓W的圓板狀之晶座126。晶座126亦作為產生之電漿中之離子之饋入用(偏壓用)電極發揮功能。晶座126係由包含絕緣體之圓筒狀之晶座支持部127支持。
又,於晶座126,經由饋電棒130及匹配器129而連接有偏壓用之高頻電源128。自高頻電源128對晶座126供給10 MHz以上(例如13 MHz)頻率之高頻電力。再者,以下之說明中,有時將自高頻電源128供給之高頻電力表示為第1高頻電力、偏壓或者Bias。又,高頻電源128有時作為電漿激發用之電源發揮作用,於空間S內產生電漿。此時之電漿係電容耦合型電漿(CCP:Capacitively Coupled Plasma)。
於晶座126之上表面,設有用於利用靜電吸附力保持晶圓W之靜電吸盤131,於靜電吸盤131之外周側,以包圍晶圓W周圍之方式設有邊緣環132。邊緣環132亦稱為聚焦環。
又,於晶座126之內部形成有例如用於供冷卻水等冷卻介質流通之流路133。流路133經由配管134而與未圖示之冷卻器單元連接,且由該冷卻器單元進行溫度調節後之冷卻介質經由配管134被供給至流路133內。
於晶座126之內部,在靜電吸盤131與晶圓W之間,設有例如用於供給He氣等導熱氣體之氣體供給管135。氣體供給管135貫穿靜電吸盤131,氣體供給管135內之空間連通於靜電吸盤131與晶圓W之間的空間。進而,於晶座126,以可相對於靜電吸盤131之上表面突出沒入之方式設有用於進行晶圓W之交接之複數個升降銷(未圖示)。
於處理室104之側壁104a,設有供將晶圓W搬入至處理室104內、且將晶圓W自處理室104內搬出之搬入搬出口140,搬入搬出口140可藉由閘閥G開閉。藉由將閘閥G控制為打開狀態,可經由搬入搬出口140進行晶圓W之搬入及搬出。又,於晶座支持部127之外側壁與處理室104之側壁104a之間,設有形成有多個貫通孔之環狀之擋板141。
於處理室104之底壁形成有排氣口142,於排氣口142設有排氣機構143。排氣機構143具有:排氣管144,其連接於排氣口142;APC(Auto Pressure Controller,壓力自動控制器)閥145,其藉由調整排氣管144之開度而控制處理室104內之壓力;及真空泵146,其用於經由排氣管144將處理室104內排氣。藉由真空泵146將處理室104內排氣,於電漿之蝕刻處理中,藉由調整APC閥145之開度,可將處理室104內維持於規定之真空度。
控制部20具有ROM(Read Only Memory,唯讀記憶體)、RAM(Random Access Memory,隨機存取記憶體)等記憶體及CPU(Central Processing Unit,中央處理單元)等處理器。控制部20內之處理器藉由讀出控制部20內之記憶體中儲存之程式並執行該程式,而對本體10之各部進行控制。藉由控制部20進行之具體處理將於下文敍述。
[利用電漿之解離度進行之蝕刻與沈積之切換] 此處,使用圖2及圖3,說明利用電漿之解離度進行之蝕刻與沈積之切換。圖2係表示利用高解離電漿進行之蝕刻之一例的圖。圖3係表示利用低解離電漿進行之沈積之一例的圖。圖2中,晶圓W上之被蝕刻膜使用的是矽膜,遮罩使用的是氧化矽膜。又,圖3中,於晶圓W上之矽膜上形成沈積物。
圖2及圖3中,製程氣體之共通之特定條件係使用規定流量之SF 6、C 4F 8、C 4F 6及Ar之混合氣體。又,處理室104之壓力為20 mTorr,處理時間為300秒。
圖2係自高頻電源115供給之高頻電力(源(Source))為900 W(CW(Continuous wave):連續波)、自高頻電源128供給之高頻電力(偏壓(Bias))為150 W(CW)時之電漿處理之示例。該情形時,如圖2所示可知,藉由高解離電漿而對應於遮罩202來對矽膜201進行蝕刻。
圖3係自高頻電源115供給之高頻電力(源(Source))為900 W(1 kHz,工作比5%)、自高頻電源128供給之高頻電力(偏壓(Bias))為0 W時之電漿處理之示例。該情形時,如圖3所示可知,藉由低解離電漿而於矽膜203上沈積有沈積物204。亦即,可知,藉由控制施加之高頻電力而於低解離電漿與高解離電漿之間進行切換,可重複保護膜之沈積與蝕刻。
繼而,利用圖4說明各種電漿下之反應。圖4係表示第1實施方式中之高解離電漿及低解離電漿下之反應之一例的圖。圖4中,圖中之左半部分模式性地一覽表示低解離電漿P1下之反應狀態,右半部分模式性地一覽表示高解離電漿P2下之反應狀態。如圖4所示,處理室104中,導入C 4F 8、C 4F 6等氟碳氣體作為主要氣體,導入SF 6、NF 3等含鹵素氣體作為添加氣體。再者,較佳為,含鹵素氣體不包含碳。又,含鹵素氣體係為了補充蝕刻劑而供給,故而有時亦可不供給。進而,於晶圓W上,形成有作為矽膜之被蝕刻膜210、及作為氧化矽膜之遮罩211。再者,將晶圓W、被蝕刻膜210及遮罩211放大並模式性地表示。
低解離電漿P1內,C 4F 8例如解離為C 4F 7與F,SF 6例如解離為SF 5與F。該情形時之狀態為,產生大量C 4F 7作為沈積物,另一方面,自SF 6產生之蝕刻劑(F)較少。C 4F 7由於附著係數較高,故而於遮罩211上、被蝕刻膜210之孔(hole)之側壁形成有沈積物(反應產物)212。亦即,於低解離電漿P1內,產生在晶圓W上形成沈積物之前驅物。再者,以下之說明中,有時將低解離電漿P1表述為第1電漿。
另一方面,高解離電漿P2內,C 4F 8例如解離為C 2F 4→CF 2,或進而解離為CF 2→CF及F。又,SF 6例如解離為SFx與複數個F。該情形時之狀態為,產生大量的蝕刻劑(CF 2、F)。又,CF 2由於附著係數較低,故而到達孔(hole)之底部進行蝕刻。亦即,於高解離電漿P2內,產生蝕刻被蝕刻膜之前驅物。再者,以下之說明中,有時將高解離電漿P2表述為第2電漿。
[蝕刻方法] 繼而,說明第1實施方式中之蝕刻方法。圖5係表示第1實施方式中之蝕刻處理之一例之流程圖。
第1實施方式中之蝕刻方法中,控制部20將搬入搬出口140之閘閥G打開,將被蝕刻膜210上形成有遮罩211之晶圓W搬入至處理室104內,並載置於晶座126之靜電吸盤131上。藉由對靜電吸盤131施加直流電壓而將晶圓W保持於靜電吸盤131。之後,控制部20將閘閥G關閉並控制排氣機構143,藉此,自空間S排出氣體,以使空間S之氣體環境達到規定之真空度。又,控制部20藉由控制未圖示之調溫模組而調整溫度,以使晶圓W之溫度達到規定之溫度(步驟S1)。
接下來,控制部20開始供給製程氣體(步驟S2)。控制部20將C 4F 8、C 4F 6、SF 6及Ar之混合氣體作為包含氟碳氣體、含鹵素氣體及稀有氣體之製程氣體,經由氣體供給管124供給至處理室104。所供給之混合氣體被填充於處理室104內之空間S內。再者,氟碳氣體亦可為CF 2、C 3F 4等具有碳-氟鍵之其他化合物。又,例如,亦可使用CHF 3、CH 2F 2等氫氟碳氣體。再者,第1實施方式中,直至蝕刻處理結束為止,製程氣體之條件皆相同。
控制部20藉由控制高頻電源128而將電漿激發用及偏壓用之第1高頻電力(偏壓)供給至晶座126。於空間S內,藉由向晶座126供給電漿激發用及偏壓用之第1高頻電力而產生混合氣體之電漿。亦即,空間S中,藉由由第1高頻電力所致之第1電漿(低解離電漿P1),而產生形成沈積物之前驅物。藉由所產生之電漿而對晶圓W進行電漿處理。亦即,控制部20藉由以第1電漿產生條件產生之製程氣體之第1電漿而對晶圓W進行電漿處理(步驟S3)。晶圓W暴露於第1電漿中,於遮罩211上、被蝕刻膜210之孔(hole)之側壁形成沈積物(反應產物)212。再者,第1電漿係藉由施加於晶座126之第1高頻電力而產生之電容耦合型電漿(CCP)。
控制部20藉由控制高頻電源115而將電漿激發用之第2高頻電力(源)供給至天線113。藉由空間S內形成之感應電場,而產生混合氣體之電漿。亦即,空間S中,藉由由第2高頻電力所致之第2電漿(高解離電漿P2),而產生蝕刻被蝕刻膜210之前驅物。又,控制部20藉由控制高頻電源128,而將較步驟S3為低輸出之偏壓用之第1高頻電力(偏壓)供給至晶座126。藉由所產生之電漿而對晶圓W進行電漿處理。亦即,控制部20藉由以與第1電漿產生條件中之高頻電力之條件及處理時間不同而其他條件相同的第2電漿產生條件產生之製程氣體之第2電漿,對晶圓W進行電漿處理 (步驟S4)。晶圓W暴露於第2電漿中,藉由偏壓電位而向晶圓W側饋入離子、自由基,對未被遮罩211遮掩之被蝕刻膜210進行蝕刻。再者,步驟S4之藉由第2電漿進行蝕刻之時間,係不將步驟S3中形成於孔之側壁上之沈積物除去、亦即不會對側壁造成損害之程度的時間。
控制部20判定藉由步驟S3、S4是否獲得規定之形狀(步驟S5)。控制部20於判定為未獲得規定之形狀時(步驟S5:否),將處理返回至步驟S3。另一方面,控制部20於判定為已獲得規定之形狀時(步驟S5:是),結束處理。再者,控制部20亦可於步驟S3與步驟S4之間、或者步驟S4與步驟S5之間,包含停止第1高頻電力及第2高頻電力之供給而於規定時間停止電漿之產生的步驟。
控制部20於結束處理時,停止製程氣體之供給。又,控制部20向靜電吸盤131施加正負相反之直流電壓而進行去靜電,將晶圓W自靜電吸盤131剝離。控制部20打開閘閥G。晶圓W經由搬入搬出口140而自處理室104之空間S搬出。如此,電漿處理裝置100中,較氣體切換方式能更高速且更低損害地進行蝕刻。又,蝕刻中能維持垂直形狀,且兼顧高遮罩選擇比與高蝕刻速率。
[高頻電力之施加模式] 繼而,利用圖6至圖8說明高頻電力之施加模式與製程氣體之解離度之關係。圖6至圖8係表示高頻電力之施加模式與製程氣體之解離度之關係之一例的圖。
圖6所示之施加模式220係於作為單位週期之週期221中始終供給第1高頻電力(Bias)與第2高頻電力(Source)中之一種或者複數種高頻電力的模式之一例。施加模式220中,第1高頻電力在「高」與「低」之間切換,第2高頻電力在「斷開」與「接通」之間切換。第1高頻電力可設為例如「高」為150 W(CW)、「低」為75 W(CW)。又,第2高頻電力可設為例如「斷開」為0 W、「接通」為1100 W,亦即1100 W(10 Hz,工作比50%)。
施加模式220中,於第2高頻電力為「接通」、第1高頻電力為「低」之情形時,表示製程氣體之解離度之曲線222處於高解離之蝕刻區域223。若第2高頻電力切換為「斷開」、第1高頻電力切換為「高」,則解離度下降,並慢慢向低解離之沈積區域224轉移。施加模式220中,藉由重複週期221,而重複沈積(deposition)步驟與蝕刻步驟。
圖7所示之施加模式230係於作為單位週期之週期231中存在第1高頻電力(Bias)設為「斷開」之同時第2高頻電力(Source)亦設為「斷開」之時間的模式之一例。亦即,施加模式230中包括未藉由高頻電力之施加而產生新電漿之工序。施加模式230中,第1高頻電力在「高」、「低」及「斷開」之間切換,第2高頻電力在「斷開」與「接通」之間切換。第1高頻電力可設為例如「高」為150 W(CW)、「低」為75 W(CW)、「斷開」為0 W。又,第2高頻電力可設為例如「斷開」為0 W、「接通」為1100 W,亦即1100 W(10 Hz,工作比50%)。
施加模式230中,於第2高頻電力為「接通」、第1高頻電力為「低」之情形時,表示製程氣體之解離度之曲線232處於高解離之蝕刻區域223。若第1高頻電力及第2高頻電力均為「斷開」,則曲線232迅速向低解離之沈積區域224移行。之後,當第2高頻電力為「斷開」、第1高頻電力為「高」時,曲線232成為於低解離之沈積區域224保持固定解離度的狀態。施加模式230中,藉由重複週期231,而重複沈積(deposition)步驟與蝕刻步驟。
圖8所示之施加模式240係於作為單位週期之週期241中,在第1高頻電力(Bias)為「高」之後,存在第1高頻電力與第2高頻電力(Source)均為「斷開」之時間的模式之一例。亦即,施加模式240包含不藉由高頻電力之施加而產生新電漿之工序。施加模式240中,第1高頻電力在「高」、「斷開」及「低」之間切換,第2高頻電力在「斷開」與「接通」之間切換。第1高頻電力可設為例如「高」為150 W(CW)、「斷開」為0 W、「低」為75 W(CW)。又,第2高頻電力可設為例如「斷開」為0 W、「接通」為1100 W,亦即1100 W(10 Hz,工作比50%)。
施加模式240中,於第2高頻電力為「接通」、第1高頻電力為「低」之情形時,表示製程氣體之解離度之曲線242處於高解離之蝕刻區域223。若第2高頻電力切換為「斷開」、第1高頻電力切換為「高」,則解離度下降,若第1高頻電力及第2高頻電力均為「斷開」,則曲線242迅速向低解離之沈積區域224移行,但之後成為不解離之狀態。施加模式240中,藉由重複週期241,而重複沈積(deposition)步驟與蝕刻步驟。
再者,高頻電力之施加模式中,當製程氣體之解離度自高解離狀態(蝕刻)向低解離狀態(沈積)移行時,若於低解離狀態時有高解離狀態之殘留成分,則有時會影響沈積之特性。故而,更佳為,當如施加模式230所示自高解離狀態向低解離狀態切換時,等待第1高頻電力之施加,直至高解離狀態之殘留成分消失為止。再者,當自低解離狀態向高解離狀態移行時,即便有低解離狀態之殘留成分,因會直接解離,故對蝕刻特性之影響較小。
[電漿處理中之晶圓之狀態] 繼而,利用圖9說明電漿處理中之晶圓之狀態。圖9係模式性表示電漿處理中之晶圓之狀態之一例之圖。圖9係模式性地表述電漿處理中之晶圓W之剖面,且為自遮罩211之開口部對被蝕刻膜210蝕刻出孔(hole)的狀態。於遮罩211之表面及孔之側壁,由沈積物形成保護膜251。另一方面,於孔之底252未形成保護膜251。於孔之底252,藉由重複沈積(deposition)步驟與蝕刻步驟,而精細地重複孔之側壁上之保護膜251之形成、孔之底252之蝕刻、及因蝕刻而露出之孔之側壁之被蝕刻膜210上之保護膜251之形成。藉此,能減小對孔之側壁之損害。
[實驗結果] 繼而,利用圖10及圖11說明實驗結果。圖10係表示第1實施方式中之實驗結果之一例的圖。如圖10所示,第1實施方式之實驗中,對於在矽膜260上具有作為遮罩之氧化矽膜261之晶圓W,以圖6所示之施加模式220施加高頻電力。對於第1高頻電力(Bias),「低」為75 W(CW),「高」為150 W(CW)。又,第2高頻電力(Source)係1100 W(10 Hz,工作比50%)。亦即,圖10中之施加模式下,1週期為100 msec,每50 msec切換沈積與蝕刻。亦即,於側壁無保護膜之時刻,自蝕刻切換為沈積。製程氣體使用C 4F 8、C 4F 6、SF 6及Ar之混合氣體。又,處理時間為900秒,處理室104內之壓力為20 mTorr。結果,矽膜260上蝕刻出之孔之側壁並無作為壁面被刨挖那樣之損害的扇貝花紋,而是平滑之側壁。
圖11係表示比較例之實驗結果之一例的圖。如圖11所示,在比較例之實驗中,對於源(Source)與偏壓(Bias),以每30秒切換沈積與蝕刻之施加模式將高頻電力施加至矽膜262上具有作為遮罩之氧化矽膜263之晶圓。源(Source)於沈積時為1100 W(1 kHz,工作比5%),蝕刻時為1100 W(CW)。又,偏壓(Bias)於沈積時為125 W(CW),蝕刻時為75 W(CW)。亦即,圖11中之施加模式下,1週期為60 sec,每30 sec切換沈積與蝕刻。製程氣體使用C 4F 8、C 4F 6、SF 6及Ar之混合氣體。又,處理時間為10個週期(600秒),處理室104內之壓力為20 mTorr。結果,矽膜262上所蝕刻出之孔之側壁,產生對應於沈積與蝕刻之切換之扇貝花紋264。如圖10及圖11之實驗結果所示,第1實施方式中,能低損害地進行蝕刻。
(第2實施方式) 上述之第1實施方式中,藉由第1電漿而於遮罩211上、被蝕刻膜210之孔之側壁上形成有沈積物212,但亦可藉由製程氣體之解離度高於第1電漿且低於第2電漿之第3電漿,而使沈積物附著於孔之中間部,將此時之實施方式作為第2實施方式加以說明。再者,對於與第1實施方式之電漿處理裝置100相同之構成標註相同符號,藉此省略重複之構成及動作之說明。又,以下之說明中,將第1電漿設為低解離電漿,將第2電漿設為高解離電漿,將第3電漿設為中解離電漿而進行說明。
首先,利用圖12說明第2實施方式之各電漿下之反應。圖12係表示第2實施方式中之高解離電漿、中解離電漿及低解離電漿下之反應之一例的圖。圖12中,圖中之左側模式性地一覽表示低解離電漿P11,中央模式性地一覽表示中解離電漿P12,右側模式性地一覽表示高解離電漿P13下之反應狀態。如圖12所示,對處理室104中導入有作為主要氣體之C 4F 8、C 4F 6等氟碳氣體以及作為添加氣體之SF 6、NF 3等含鹵素氣體。再者,較佳為,含鹵素氣體不包含碳。又,含鹵素氣體係為了補充蝕刻劑而供給,故而有時亦可不供給。進而,於晶圓W上形成作為矽膜之被蝕刻膜210、及作為氧化矽膜之遮罩211。再者,將晶圓W、被蝕刻膜210及遮罩211放大並模式性地表示。
低解離電漿P11內,與圖4所示之低解離電漿P1內相同,C 4F 8例如解離為C 4F 7與F,SF 6例如解離為SF 5與F。再者,圖12中,省略SF 6之圖示。該情形時之狀態為,產生大量C 4F 7作為沈積物,另一方面,自SF 6產生之蝕刻劑(F)較少。C 4F 7由於附著係數較高,故而,於遮罩211上、被蝕刻膜210之孔(hole)之側壁之上部形成沈積物(反應產物)212。亦即,於低解離電漿P11內,產生在晶圓W上形成沈積物之前驅物。另一方面,若隨著蝕刻進行而被蝕刻膜210之孔變深,則於低解離電漿P11下有時會由於沈積物212而導致孔堵塞(Clogging)。故而,藉由使用下文說明之中解離電漿P12,而能抑制孔之堵塞。
於中解離電漿P12內,C 4F 8例如解離為C 2F 4與C 2F 4,SF 6例如解離為SF 5與F。再者,圖12中,省略SF 6之圖示。該情形時之狀態為,產生C 2F 4作為沈積物,另一方面,自SF 6產生之蝕刻劑(F)較少。C 2F 4由於附著係數不大不小,故而不於遮罩211上沈積,而於被蝕刻膜210之孔(hole)之側壁之中間部形成沈積物(反應產物)213。亦即,於中解離電漿P12內,產生在晶圓W上形成沈積物之前驅物。
於高解離電漿P13內,與圖4所示之高解離電漿P2內相同,C 4F 8例如解離為C 2F 4→CF 2,進而解離為CF 2→CF及F。又,SF 6例如解離為SF x與複數個F。再者,圖12中,省略SF 6之圖示。該情形時之狀態為,產生大量的蝕刻劑(CF 2,F)。又,CF 2由於附著係數低,故而到達孔(hole)之底部進行蝕刻。亦即,於高解離電漿P13內,產生蝕刻被蝕刻膜之前驅物。
[蝕刻方法] 繼而,說明第2實施方式中之蝕刻方法。圖13係表示第2實施方式中之蝕刻處理之一例之流程圖。
控制部20於步驟S2之後控制高頻電源128,藉此將電漿激發用及偏壓用之第1高頻電力(偏壓)供給至晶座126。此處,第1高頻電力之施加電力(輸出)之值高於產生第1電漿時之值。於空間S內,向晶座126供給電漿激發用及偏壓用之第1高頻電力,藉此產生混合氣體之電漿。亦即,於空間S中,藉由由第1高頻電力所致之第3電漿(中解離電漿P12)而產生形成沈積物之前驅物。藉由所產生之電漿而對晶圓W進行電漿處理。亦即,控制部20利用以第3電漿產生條件產生之製程氣體之第3電漿對晶圓W進行電漿處理(步驟S11)。晶圓W暴露於第3電漿中,於被蝕刻膜210之孔(hole)之側壁形成沈積物(反應產物)213。再者,第3電漿係藉由施加至晶座126之第1高頻電力而產生的電容耦合型電漿(CCP)。繼而,進入步驟S3之處理。
再者,亦可與第1實施方式相同,控制部20於步驟S3與步驟S4之間、或者步驟S4與步驟S5之間,包含停止第1高頻電力及第2高頻電力之供給而於規定時間停止電漿之產生的步驟。又,控制部20亦可代替於步驟S3之前執行步驟S11,而是於步驟S3之後立即執行步驟S11,亦即於步驟S3與步驟S4之間執行步驟S11。
如此,第2實施方式中,使用中解離電漿P12,藉此,能抑制孔之堵塞,並保護孔之側壁之中間部。亦即,藉由第1高頻電力之高低來控制製程氣體之解離度,切換沈積性前驅物中容易沈積於遮罩211上表面之沈積性前驅物之產生、與容易沈積於遮罩211及經蝕刻之被蝕刻膜210之側面之沈積性前驅物之產生,從而,容易共形地形成保護膜。又,可藉由保護所蝕刻之孔之側壁中容易成為彎曲形狀之部位,而成為於其後之蝕刻步驟中容易獲得垂直形狀之狀態。
[高頻電力之施加模式] 接下來,利用圖14至圖17,說明第2實施方式中之高頻電力之施加模式與製程氣體之解離度之關係。圖14至圖17係表示高頻電力之施加模式與製程氣體之解離度之關係之一例的圖。
圖14所示之施加模式270係於作為單位週期之週期271中存在第1高頻電力(Bias)為「斷開」之同時第2高頻電力(Source)亦為「斷開」之時間,且第1高頻電力之輸出為3階段的模式之一例。亦即,施加模式270包含未藉由高頻電力之施加而形成新電漿的工序。施加模式270中,第1高頻電力在「高」、「中」、「低」及「斷開」之間切換,第2高頻電力在「斷開」與「接通」之間切換。再者,圖14中,利用曲線之高度表示第1高頻電力之「高」、「中」及「低」。第1高頻電力例如可設為「高」為225 W(CW),「中」為150 W(CW),「低」為75 W(CW),「斷開」為0 W。亦即,施加模式270之「中」相當於第1實施方式之圖7所示之施加模式230之「高」。再者,「高」之區間對應於第3電漿產生條件,「中」之區間對應於第1電漿產生條件,「低」之區間對應於第2電漿產生條件。又,第2高頻電力例如可設為「斷開」為0 W、「接通」為1100 W,亦即1100 W(10 Hz,工作比50%)。
施加模式270中,於第2高頻電力為「接通」、第1高頻電力為「低」之情形時,表示製程氣體之解離度之曲線272處於高解離之蝕刻區域223。若第1高頻電力及第2高頻電力均為「斷開」,則曲線272迅速向低解離之沈積區域224移行。之後,若第2高頻電力為「斷開」、第1高頻電力為「高」,則曲線272成為於低解離之沈積區域224中之、接近高解離之蝕刻區域223之區域、亦即中解離之區域內保持固定解離度的狀態(圖14中,「沈積1」之區間)。繼而,若第2高頻電力為「斷開」、第1高頻電力為「中」,則曲線272成為向低解離之沈積區域224中之解離度更低側移行並保持固定解離度之狀態(圖14中,「沈積2」之區間)。施加模式270中,藉由重複週期271,而重複中解離及低解離之沈積(deposition)步驟與蝕刻步驟。
圖15所示之施加模式280係第1高頻電力之「高」及「中」與圖14所示之施加模式270相反之施加模式。第1高頻電力例如可設為「高」為225 W(CW),「中」為150 W(CW),「低」為75 W(CW),「斷開」為0 W。又,第2高頻電力例如可設為「斷開」為0 W、「接通」為1100 W,亦即1100 W(10 Hz,工作比50%)。
施加模式280中,於第2高頻電力為「接通」、第1高頻電力為「低」之情形時,表示製程氣體之解離度之曲線282處於高解離之蝕刻區域223。若第1高頻電力及第2高頻電力均為「斷開」,則曲線282迅速向低解離之沈積區域224移行。之後,若第2高頻電力為「斷開」、第1高頻電力為「中」,則曲線282成為於低解離之沈積區域224中遠離高解離之蝕刻區域223的低解離側之區域內保持固定解離度的狀態(圖15中,「沈積2」之區間)。繼而,若第2高頻電力為「斷開」、第1高頻電力為「高」,則曲線272成為向低解離之沈積區域224中接近高解離之蝕刻區域223的區域、亦即中解離區域移行並保持固定解離度的狀態(圖15中,「沈積1」之區間)。施加模式280中,藉由重複週期281,而重複低解離及中解離之沈積(deposition)步驟與蝕刻步驟。
相對於圖14所示之施加模式270,圖16所示之施加模式290係與第1高頻電力之「高」及「中」對應之施加電力從「高」值向「中」值經時變化時的施加模式。第1高頻電力例如可設為「高」之初始值為225 W(CW),「中」之最終值為150 W(CW),「低」為75 W(CW)、「斷開」為0 W。又,第2高頻電力例如可設為「斷開」為0 W、「接通」為1100 W,亦即1100 W(10 Hz,工作比50%)。
施加模式290中,於第2高頻電力為「接通」、第1高頻電力為「低」之情形時,表示製程氣體之解離度之曲線292處於高解離之蝕刻區域223。若第1高頻電力及第2高頻電力均為「斷開」,則曲線292迅速向低解離之沈積區域224移行。之後,若第2高頻電力為「斷開」、第1高頻電力從「高」向「中」經時變化,則曲線292所示之解離度會配合於第1高頻電力之變化而同樣經時變化。該情形時,曲線292成為於低解離之沈積區域224中接近高解離之蝕刻區域223之區域、亦即中解離區域內傾斜變緩並慢慢向低解離側移行的狀態(圖16中,「沈積1」至「沈積2」之區間)。施加模式290中,藉由重複週期291,而重複中解離及低解離之沈積(deposition)步驟與蝕刻步驟。再者,「沈積1」至「沈積2」之區間不僅可線性經時變化,亦可如虛線所示曲線性經時變化。
圖17所示之施加模式300係第1高頻電力之經時變化與圖16所示之施加模式290相反的施加模式。第1高頻電力例如可設為「高」之最終值為225 W(CW),「中」之初始值為150 W(CW),「低」為75 W(CW),「斷開」為0 W。又,第2高頻電力例如可設為「斷開」為0 W、「接通」為1100 W,亦即1100 W(10 Hz,工作比50%)。
施加模式300中,於第2高頻電力為「接通」、第1高頻電力為「低」之情形時,表示製程氣體之解離度之曲線302處於高解離之蝕刻區域223。若第1高頻電力及第2高頻電力均為「斷開」,則曲線302迅速向低解離之沈積區域224移行。之後,若第2高頻電力為「斷開」、第1高頻電力從「中」向「高」經時變化,則曲線302所示之解離度亦配合於第1高頻電力之變化而同樣經時變化。該情形時,曲線302成為於低解離之沈積區域224中遠離高解離之蝕刻區域223之低解離側之區域內傾斜反轉,慢慢向接近高解離之蝕刻區域223之區域、亦即中解離區域移行的狀態(圖17中,「沈積2」至「沈積1」之區間)。施加模式300中,藉由重複週期301,而重複低解離及中解離之沈積(deposition)步驟與蝕刻步驟。再者,「沈積2」至「沈積1」之區間不僅可線性經時變化,亦可與圖16相同曲線性經時變化。
又,圖14至圖17所示之施加模式270、280、290、300中,藉由變更第1高頻電力之「高」及「中」之施加電力及處理時間中之一者或者複數者,可在遮罩211之上部至被蝕刻膜210之孔之側壁之中間部之間控制沈積物212、213之附著部位。再者,施加模式290、300所示之第1電漿產生條件與第3電漿產生條件中之經時變化,亦可適用於第1實施方式之施加模式220、230、240中之第1電漿產生條件。
各電漿產生條件中,例如可根據被蝕刻膜210之孔之蝕刻深度而控制第1高頻電力。該情形時,開始蝕刻時,重視沈積物向遮罩211之上部之沈積,例如,將第1高頻電力設為與第1實施方式之施加模式230所示之「高」相當之施加電力及處理時間。若蝕刻進行至孔之中間位置,則重視沈積物向孔之側壁之沈積,例如,將第1高頻電力設為施加模式270所示之「高」及「中」之施加電力及處理時間。進而,若蝕刻進行至孔之較深位置,則重視蝕刻,例如降低施加模式270所示之「高」及「中」之施加電力,並縮短處理時間。如此,藉由改變低解離及中解離之沈積(deposition)步驟與蝕刻步驟中之第1高頻電力及處理時間,能控制沈積物(沈積)之附著部位。
[變化例] 上述各實施方式中,將第1電漿(低解離電漿P1、P11)、第3電漿(中解離電漿P12)設為電容耦合型電漿(CCP),將第2電漿(高解離電漿P2、P13)設為感應耦合型電漿(ICP),但並不限於此。關於電漿產生方法之組合,亦可採用將第1電漿及第3電漿設為電容耦合型電漿(CCP)、且將第2電漿設為微波電漿之組合。又,亦可使高頻電力之輸出相對性地變化,而採用設第1電漿為低輸出之感應耦合型電漿(ICP)、設第3電漿為中輸出之感應耦合型電漿(ICP)、且設第2電漿為高輸出之感應耦合型電漿(ICP)之組合。又,亦可使高頻電力之頻率相對性地變化,而採用設第1電漿為低頻率之感應耦合型電漿(ICP)、設第3電漿為中頻率之感應耦合型電漿(ICP)、設第2電漿為高頻率之感應耦合型電漿(ICP)之組合。又,亦可使高頻電力之輸出相對性地變化,而採用設第1電漿為低輸出之電容耦合型電漿(CCP)、設第3電漿為中輸出之電容耦合型電漿(CCP)、設第2電漿為高輸出之電容耦合型電漿(CCP)之組合。又,亦可使高頻電力之頻率相對性地變化,而採用設第1電漿為低頻率之電容耦合型電漿(CCP)、設第3電漿為中頻率之電容耦合型電漿(CCP)、設第2電漿為高頻率之電容耦合型電漿(CCP)之組合。該情形時,亦可將第1電漿及第3電漿側之高頻電力表現為LF(Low Frequency,低頻),將第2電漿側之高頻電力表現為HF(High Frequency,高頻)。再者,上述各變化例中,亦包含第1電漿與第2電漿之組合(無第3電漿之組合)。
以上,根據第1實施方式,控制部20執行a)工序,即,向配置有供載置被處理體(晶圓W)之載置台(晶座126)之處理容器(腔室101,處理室104)供給特定條件之製程氣體,該被處理體具有被蝕刻膜及被蝕刻膜上之遮罩。控制部20執行b)工序,即,利用以第1電漿產生條件產生之製程氣體之第1電漿,對被處理體進行電漿處理。控制部20執行c)工序,即,利用以與第1電漿產生條件中之高頻電力之條件及處理時間不同而其他條件相同的第2電漿產生條件產生之製程氣體之第2電漿,對被處理體進行電漿處理。控制部20執行d)工序,即,重複b)與c)。結果,較氣體切換方式能更高速且更低損害地進行蝕刻。
又,根據各實施方式,第2電漿之狀態下之製程氣體之解離度高於第1電漿之狀態。結果,能重複沈積步驟與蝕刻步驟。
又,根據各實施方式,b)係利用藉由第1電漿而產生之反應產物,於被處理體上形成保護膜。又,c)係利用藉由第2電漿而產生之蝕刻劑來蝕刻被蝕刻膜。結果,能抑制孔之側壁處產生扇貝花紋。
又,根據各實施方式,第2電漿產生條件係於被處理體上產生偏壓電位之條件。結果,能蝕刻被蝕刻膜。
又,根據第1實施方式,控制部20執行e)工序,即,不產生電漿。又,d)係按b)、c)、e)之順序重複b)、c)及e)。結果,能使製程氣體之解離度迅速自高解離狀態向低解離狀態移行。
又,根據第1實施方式,e)中導入之製程氣體之條件係與b)及c)中導入之製程氣體之條件相同。結果,能抑制因製程氣體之切換造成之處理量之下降。
又,根據各實施方式,被蝕刻膜係矽膜,遮罩係含矽膜,製程氣體包含氟碳氣體或者氫氟碳氣體。結果,能蝕刻矽膜。
又,根據各實施方式,製程氣體進而包含含鹵素氣體。結果,於高解離狀態下,能更多地供給蝕刻劑。
又,根據各實施方式,含鹵素氣體不包含碳。結果,於高解離狀態下,能抑制反應產物之產生。
又,根據各實施方式,製程氣體包含:第1氣體,其可藉由電漿之解離而產生於被處理體上形成沈積物之前驅物;及第2氣體,其可藉由電漿之解離而產生蝕刻被蝕刻膜之前驅物。結果,能抑制孔之側壁處產生扇貝花紋。
又,根據各實施方式,第1電漿係電容耦合型電漿,第2電漿係感應耦合型電漿。結果,較氣體切換方式能更高速且更低損害地進行蝕刻。
又,根據各實施方式,第1電漿係電容耦合型電漿,第2電漿係微波電漿。結果,較氣體切換方式能更高速且更低損害地進行蝕刻。
又,根據各實施方式,第1電漿及第2電漿係感應耦合型電漿或者電容耦合型電漿,第2電漿產生條件中之高頻電力之頻率,高於第1電漿產生條件中之高頻電力之頻率。結果,能重複沈積步驟與蝕刻步驟。
又,根據各實施方式,第1電漿及第2電漿係感應耦合型電漿或者電容耦合型電漿,第2電漿產生條件中之高頻電力之施加電力,高於第1電漿產生條件中之高頻電力之施加電力。結果,能重複沈積步驟與蝕刻步驟。
又,根據各實施方式,第1電漿產生條件包括使施加電力經時變化來作為高頻電力之條件。結果,能抑制反應產物(沈積物)所形成之保護膜之範圍。
又,根據各實施方式,第1電漿產生條件及第2電漿產生條件中之高頻電力之條件及處理時間,可根據蝕刻之被蝕刻膜之深度而調整。結果,能抑制孔之側壁處產生扇貝花紋。
又,根據第2實施方式,控制部20執行f)工序,即,利用以與第1電漿產生條件及第2電漿產生條件中之高頻電力之條件及處理時間不同而其他條件相同的第3電漿產生條件產生之製程氣體之第3電漿,對被處理體進行電漿處理。又,f)係於b)之前及之後中之至少任一者執行。結果,能抑制孔之堵塞,且能保護孔之側壁之中間部。
又,根據第2實施方式,第3電漿之狀態之製程氣體之解離度高於第1電漿之狀態,且低於第2電漿之狀態。結果,能抑制孔之堵塞,且能保護孔之側壁之中間部。
又,根據第2實施方式,f)係利用藉由第3電漿而產生之反應產物,於被處理體上形成保護膜。結果,能保護孔之側壁之中間部。
又,根據第2實施方式,利用藉由第1電漿而產生之反應產物,於遮罩之上表面形成保護膜,並利用藉由第3電漿而產生之反應產物,於遮罩之側面及蝕刻之被蝕刻膜之側面形成保護膜。結果,能保護遮罩之上表面至孔之側壁之中間部。
又,根據第2實施方式,第3電漿係感應耦合型電漿或者電容耦合型電漿,第3電漿產生條件中之高頻電力之頻率,高於第1電漿產生條件中之高頻電力之頻率,且低於第2電漿產生條件中之高頻電力之頻率。結果,能重複兩種沈積步驟與蝕刻步驟。
又,根據第2實施方式,第3電漿係感應耦合型電漿或者電容耦合型電漿,第3電漿產生條件中之高頻電力之施加電力,高於第1電漿產生條件中之高頻電力之施加電力,且低於第2電漿產生條件中之高頻電力之施加電力。結果,能重複兩種沈積步驟與蝕刻步驟。
又,根據第2實施方式,第1電漿產生條件、第2電漿產生條件及第3電漿產生條件中之高頻電力之條件及處理時間,可根據蝕刻之被蝕刻膜之深度而調整。結果,於孔之側壁容易獲得垂直形狀。
又,根據第2實施方式,第1電漿產生條件及第3電漿產生條件,包括使施加電力經時變化來作為高頻電力之條件。結果,能控制反應產物(沈積物)所形成之保護膜之範圍。
應理解,本次揭示之各實施方式於所有方面均為例示,不具限制性。上述各實施方式亦可在不脫離隨附之申請專利範圍及其主旨之情況下,以各種方式省略、置換、變更。
又,上述各實施方式中,列舉感應耦合型電漿(ICP)、電容耦合型電漿(CCP)及微波電漿作為電漿源來進行說明,但並不限於此。例如,亦可使用磁控電漿等任意電漿源作為電漿源。
又,上述各實施方式中,例舉矽膜作為被蝕刻膜,但並不限於此。例如,本發明亦適用於將氧化矽膜、氮化矽膜等各種含矽膜等作為被蝕刻膜之蝕刻。
10:本體 20:控制部 100:電漿處理裝置 101:腔室 102:上部頂板 103:天線室 104:處理室 104a:側壁 113:天線 113a:天線用線 114:匹配器 115,128:高頻電源 116:饋電構件 117:間隔件 118:端子 119:饋電線 120:氣體供給機構 121a:氣體供給源 121b:氣體供給源 121c:氣體供給源 122a:MFC 122b:MFC 122c:MFC 123a:閥 123b:閥 123c:閥 124:氣體供給管 126:晶座 127:晶座支持部 128:高頻電源 129:匹配器 130:饋電棒 131:靜電吸盤 132:邊緣環 133:流路 134:配管 135:氣體供給管 140:搬入搬出口 141:擋板 142:排氣口 143:排氣機構 144:排氣管 145:APC閥 146:真空泵 201:矽膜 202:遮罩 203:矽膜 204:沈積物 210:被蝕刻膜 211:遮罩 212:沈積物 213:沈積物 220:施加模式 221:週期 222:曲線 223:蝕刻區域 224:沈積區域 230:施加模式 231:週期 232:曲線 240:施加模式 241:週期 242:曲線 251:保護膜 252:孔之底 260:矽膜 261:氧化矽膜 262:矽膜 263:氧化矽膜 264:扇貝花紋 270:施加模式 271:週期 272:曲線 280:施加模式 281:週期 282:曲線 290:施加模式 291:週期 292:曲線 300:施加模式 301:週期 302:曲線 G:閘閥 P11:低解離電漿 P12:中解離電漿 P13:高解離電漿 S:空間 W:晶圓
圖1係表示本發明之第1實施方式中之電漿處理裝置之一例的圖。 圖2係表示利用高解離電漿進行之蝕刻之一例的圖。 圖3係表示利用低解離電漿進行之沈積之一例的圖。 圖4係表示第1實施方式中之由高解離電漿及低解離電漿所致之反應之一例的圖。 圖5係表示第1實施方式中之蝕刻處理之一例的流程圖。 圖6係表示高頻電力之施加模式與製程氣體之解離度之關係之一例的圖。 圖7係表示高頻電力之施加模式與製程氣體之解離度之關係之一例的圖。 圖8係表示高頻電力之施加模式與製程氣體之解離度之關係之一例的圖。 圖9係模式性表示電漿處理中之晶圓之狀態之一例的圖。 圖10係表示第1實施方式中之實驗結果之一例的圖。 圖11係表示比較例之實驗結果之一例的圖。 圖12係表示第2實施方式中之由高解離電漿、中解離電漿及低解離電漿所致之反應之一例的圖。 圖13係表示第2實施方式中之蝕刻處理之一例的流程圖。 圖14係表示高頻電力之施加模式與製程氣體之解離度之關係之一例的圖。 圖15係表示高頻電力之施加模式與製程氣體之解離度之關係之一例的圖。 圖16係表示高頻電力之施加模式與製程氣體之解離度之關係之一例的圖。 圖17係表示高頻電力之施加模式與製程氣體之解離度之關係之一例的圖。

Claims (26)

  1. 一種基板處理方法,其係基板處理裝置中之基板處理方法,包括如下工序: a)向配置有供載置被處理體之載置台之處理容器供給特定條件之製程氣體,該被處理體具有被蝕刻膜及上述被蝕刻膜上之遮罩; b)利用以第1電漿產生條件產生之上述製程氣體之第1電漿,對上述被處理體進行電漿處理; c)利用以與上述第1電漿產生條件中之高頻電力之條件及處理時間不同而其他條件相同的第2電漿產生條件產生之上述製程氣體之第2電漿,對上述被處理體進行電漿處理;及 d)重複上述b)與上述c)。
  2. 如請求項1之基板處理方法,其中 上述第2電漿之狀態中之上述製程氣體之解離度高於上述第1電漿之狀態。
  3. 如請求項1或者2之基板處理方法,其中 上述b)係利用藉由上述第1電漿而產生之反應產物,於上述被處理體上形成保護膜, 上述c)係利用藉由上述第2電漿而產生之蝕刻劑來蝕刻上述被蝕刻膜。
  4. 如請求項1至3中任一項之基板處理方法,其中 上述第2電漿產生條件係於上述被處理體上產生偏壓電位之條件。
  5. 如請求項1至4中任一項之基板處理方法,其中具有e)不產生電漿之工序, 上述d)係按上述b)、上述c)、上述e)之順序重複上述b)、上述c)及上述e)。
  6. 如請求項5之基板處理方法,其中 上述e)中導入之上述製程氣體之條件,與上述b)及上述c)中導入之上述製程氣體之條件相同。
  7. 如請求項1至6中任一項之基板處理方法,其中 上述被蝕刻膜係矽膜, 上述遮罩係含矽膜, 上述製程氣體包含氟碳氣體或者氫氟碳氣體。
  8. 如請求項7之基板處理方法,其中 上述製程氣體進而包含含鹵素氣體。
  9. 如請求項8之基板處理方法,其中 上述含鹵素氣體不包含碳。
  10. 如請求項1至6中任一項之基板處理方法,其中 上述製程氣體包含: 第1氣體,其可藉由電漿之解離而產生於上述被處理體上形成沈積物之前驅物;及 第2氣體,其可藉由上述電漿之解離而產生蝕刻上述被蝕刻膜之前驅物。
  11. 如請求項1至10中任一項之基板處理方法,其中 上述第1電漿係電容耦合型電漿, 上述第2電漿係感應耦合型電漿。
  12. 如請求項1至10中任一項之基板處理方法,其中 上述第1電漿係電容耦合型電漿, 上述第2電漿係微波電漿。
  13. 如請求項1至10中任一項之基板處理方法,其中 上述第1電漿及上述第2電漿係感應耦合型電漿或者電容耦合型電漿, 上述第2電漿產生條件中之高頻電力之頻率,高於上述第1電漿產生條件中之高頻電力之頻率。
  14. 如請求項1至10中任一項之基板處理方法,其中 上述第1電漿及上述第2電漿係感應耦合型電漿或者電容耦合型電漿, 上述第2電漿產生條件中之高頻電力之施加電力,高於上述第1電漿產生條件中之高頻電力之施加電力。
  15. 如請求項1至14中任一項之基板處理方法,其中 上述第1電漿產生條件包括使施加電力經時變化來作為上述高頻電力之條件。
  16. 如請求項1至15中任一項之基板處理方法,其中 上述第1電漿產生條件及上述第2電漿產生條件中之上述高頻電力之條件及上述處理時間,可根據蝕刻之上述被蝕刻膜之深度而調整。
  17. 如請求項1至6中任一項之基板處理方法,其中具有f)工序,即,利用以第3電漿產生條件產生之上述製程氣體之第3電漿對上述被處理體進行電漿處理,該第3電漿產生條件與上述第1電漿產生條件及上述第2電漿產生條件中之上述高頻電力之條件及上述處理時間不同而其他條件相同, 上述f)係於上述b)之前及之後中之至少任一者執行。
  18. 如請求項17之基板處理方法,其中 上述第3電漿之狀態中之上述製程氣體之解離度高於上述第1電漿之狀態,且低於上述第2電漿之狀態。
  19. 如請求項17或者18之基板處理方法,其中 上述f)係利用藉由上述第3電漿而產生之反應產物,於上述被處理體上形成保護膜。
  20. 如請求項19之基板處理方法,其中 利用藉由上述第1電漿而產生之反應產物,於上述遮罩之上表面形成上述保護膜, 利用藉由上述第3電漿而產生之反應產物,於上述遮罩之側面及蝕刻之上述被蝕刻膜之側面形成上述保護膜。
  21. 如請求項18至20中任一項之基板處理方法,其中 上述第3電漿係感應耦合型電漿或者電容耦合型電漿, 上述第3電漿產生條件中之高頻電力之頻率高於上述第1電漿產生條件中之高頻電力之頻率,且低於上述第2電漿產生條件中之高頻電力之頻率。
  22. 如請求項18至20中任一項之基板處理方法,其中 上述第3電漿係感應耦合型電漿或者電容耦合型電漿, 上述第3電漿產生條件中之高頻電力之施加電力高於上述第1電漿產生條件中之高頻電力之施加電力,且低於上述第2電漿產生條件中之高頻電力之施加電力。
  23. 如請求項18至22中任一項之基板處理方法,其中 上述第1電漿產生條件、上述第2電漿產生條件及上述第3電漿產生條件中之上述高頻電力之條件及上述處理時間,可根據蝕刻之上述被蝕刻膜之深度而調整。
  24. 如請求項17至23中任一項之基板處理方法,其中 上述第1電漿產生條件及上述第3電漿產生條件,包括使施加電力經時變化來作為上述高頻電力之條件。
  25. 一種基板處理裝置,其具有: 處理容器; 載置台,其配置於上述處理容器內,供載置被處理體,該被處理體具有被蝕刻膜與上述被蝕刻膜上之遮罩;及 控制部; a)上述控制部構成為,以向上述處理容器供給特定條件之製程氣體之方式控制上述基板處理裝置, b)上述控制部構成為,以利用以第1電漿產生條件產生之上述製程氣體之第1電漿對上述被處理體進行電漿處理之方式控制上述基板處理裝置, c)上述控制部構成為,以利用以第2電漿產生條件產生之上述製程氣體之第2電漿對上述被處理體進行電漿處理之方式控制上述基板處理裝置,該第2電漿產生條件與上述第1電漿產生條件中之高頻電力之條件及處理時間不同而其他條件相同, d)上述控制部構成為,以重複上述b)與上述c)之方式控制上述基板處理裝置。
  26. 如請求項25之基板處理裝置,其中 e)上述控制部構成為,以利用以第3電漿產生條件產生之上述製程氣體之第3電漿對上述被處理體進行電漿處理之方式控制上述基板處理裝置,該第3電漿產生條件與上述第1電漿產生條件及上述第2電漿產生條件中之高頻電力之條件及處理時間不同而其他條件相同, 上述e)係於上述b)之前及之後中之至少任一者執行。
TW110137024A 2020-10-19 2021-10-05 基板處理方法及基板處理裝置 TW202234510A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2020-175390 2020-10-19
JP2020175390 2020-10-19
JP2020218570A JP2022067033A (ja) 2020-10-19 2020-12-28 基板処理方法および基板処理装置
JP2020-218570 2020-12-28

Publications (1)

Publication Number Publication Date
TW202234510A true TW202234510A (zh) 2022-09-01

Family

ID=81289914

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110137024A TW202234510A (zh) 2020-10-19 2021-10-05 基板處理方法及基板處理裝置

Country Status (6)

Country Link
US (1) US20230386787A1 (zh)
EP (1) EP4231785A1 (zh)
KR (1) KR20230085168A (zh)
CN (1) CN116420430A (zh)
TW (1) TW202234510A (zh)
WO (1) WO2022085424A1 (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4241045C1 (de) 1992-12-05 1994-05-26 Bosch Gmbh Robert Verfahren zum anisotropen Ätzen von Silicium
JP2728010B2 (ja) * 1995-03-15 1998-03-18 株式会社日立製作所 プラズマ処理方法
US6383938B2 (en) * 1999-04-21 2002-05-07 Alcatel Method of anisotropic etching of substrates
JP5981106B2 (ja) 2011-07-12 2016-08-31 東京エレクトロン株式会社 プラズマエッチング方法
US9269587B2 (en) * 2013-09-06 2016-02-23 Applied Materials, Inc. Methods for etching materials using synchronized RF pulses
JP6670692B2 (ja) * 2015-09-29 2020-03-25 株式会社日立ハイテク プラズマ処理装置およびプラズマ処理方法
JP7218226B2 (ja) * 2019-03-22 2023-02-06 株式会社アルバック プラズマエッチング方法

Also Published As

Publication number Publication date
CN116420430A (zh) 2023-07-11
EP4231785A1 (en) 2023-08-23
WO2022085424A1 (ja) 2022-04-28
KR20230085168A (ko) 2023-06-13
US20230386787A1 (en) 2023-11-30

Similar Documents

Publication Publication Date Title
KR20190026589A (ko) 에칭 방법
US20200381263A1 (en) Method of processing target object
US20220051904A1 (en) Etching method
US20220181162A1 (en) Etching apparatus
TW201705428A (zh) 在先進圖案化製程中用於間隔物沉積與選擇性移除的設備與方法
KR20160088816A (ko) 에칭 방법
KR100656214B1 (ko) 플라즈마 처리 방법
TWI713109B (zh) 蝕刻方法(一)
US20200161138A1 (en) Plasma etching method for selectively etching silicon oxide with respect to silicon nitride
KR20170000791A (ko) 에칭 방법
US20230335409A1 (en) Substrate processing method and substrate processing apparatus
JP2022067033A (ja) 基板処理方法および基板処理装置
JP6059048B2 (ja) プラズマエッチング方法
TW202234510A (zh) 基板處理方法及基板處理裝置
JP7061981B2 (ja) プラズマエッチング装置およびプラズマエッチング方法
WO2022196369A1 (ja) 基板処理方法および基板処理装置
CN105810579B (zh) 蚀刻方法
CN113496888A (zh) 基片处理方法和基片处理装置