TW202225451A - 以介電陳化膜陳化靜電夾盤的系統與方法 - Google Patents
以介電陳化膜陳化靜電夾盤的系統與方法 Download PDFInfo
- Publication number
- TW202225451A TW202225451A TW110138109A TW110138109A TW202225451A TW 202225451 A TW202225451 A TW 202225451A TW 110138109 A TW110138109 A TW 110138109A TW 110138109 A TW110138109 A TW 110138109A TW 202225451 A TW202225451 A TW 202225451A
- Authority
- TW
- Taiwan
- Prior art keywords
- electrostatic chuck
- semiconductor processing
- layer
- substrate
- processing method
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6831—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
- H01L21/6833—Details of electrostatic chucks
-
- C—CHEMISTRY; METALLURGY
- C25—ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
- C25D—PROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
- C25D7/00—Electroplating characterised by the article coated
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68764—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a movable susceptor, stage or support, others than those only rotating on their own vertical axis, e.g. susceptors on a rotating caroussel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68792—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by the construction of the shaft
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02N—ELECTRIC MACHINES NOT OTHERWISE PROVIDED FOR
- H02N13/00—Clutches or holding devices using electrostatic attraction, e.g. using Johnson-Rahbek effect
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Electrochemistry (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Chemical Vapour Deposition (AREA)
- Formation Of Insulating Films (AREA)
- Physical Vapour Deposition (AREA)
Abstract
描述了半導體處理系統和方法,其可包括使沉積前驅物流入半導體處理腔室的基板處理區域中,其中基板處理區域包括靜電夾盤。方法可進一步包括從沉積前驅物在靜電夾盤上沉積陳化層(seasoning layer)以形成陳化的靜電夾盤。陳化層可以以大於或約3.5的介電常數為特徵。方法可又進一步包括向陳化的靜電夾盤施加大於或約500 V的電壓。陳化的靜電夾盤可以以當施加電壓時小於或約25 mA的漏電流為特徵。
Description
交叉參考相關申請案
本申請主張於2020年10月16日提交的題為「SYSTEMS AND METHODS OF SEASONING ELECTROSTATIC CHUCKS WITH DIELECTRIC SEASONING FILMS」的美國專利申請第17/073,071號的權益和優先權,其全文透過引用併入本文。
本技術涉及用於半導體製造的元件和設備。更具體地,本技術涉及基板支撐組件和其他半導體處理設備。
透過在基板表面上產生複雜地圖案化的材料層的處理使得積體電路成為可能。在基板上產生圖案化材料需要受控的形成和去除材料的方法。一些製造積體電路的處理包括在基板晶圓上沉積多個層。在一些情況中,由增加的層數產生的累積應力會產生大到足以在製造期間使基板晶圓翹曲的應力。晶圓翹曲會對電路製造產生許多不利的影響,包括在整個晶圓表面上形成厚度不均勻的層。
隨著在晶圓基板上形成的層數持續增加,晶圓上的應力的量不斷增加,這導致在製造期間更明顯的晶圓翹曲。因此,需要可用於生產具有較少基板晶圓翹曲的高品質裝置和結構的改進的系統和方法。這些和其他需求由本技術解決。
本技術的實施例包括以介電陳化膜陳化靜電夾盤的系統和方法,其允許夾盤保持大量靜電荷而具有少量電荷洩漏。陳化膜可包括以大於或約3.5的介電常數(κ值)為特徵的介電材料。陳化膜可沉積在靜電夾盤的暴露表面以及基板支撐組件的其他暴露表面和半導體處理腔室的內壁上。電絕緣陳化膜可以允許將高電壓施加到靜電夾盤而漏電流在低位凖。
本技術的實施例包括半導體處理方法,其包括使沉積前驅物流入半導體處理腔室中。處理腔室可包括基板處理區域,該基板處理區域包括靜電夾盤。方法可進一步包括從沉積前驅物在靜電夾盤上沉積陳化層(seasoning layer)以形成陳化的靜電夾盤。陳化層可以以大於或約3.5的介電常數為特徵。方法可又進一步包括向陳化的靜電夾盤施加大於或約500 V的電壓。當施加電壓時,陳化的靜電夾盤可以以小於或約25 mA的漏電流為特徵。
在另外的實施例中,形成陳化層的沉積前驅物可包括含矽前驅物。在進一步的實施例中,沉積前驅物亦可包括分子氧(O
2)。在一些實施例中,從沉積前驅物形成的陳化層可包括未摻雜的氧化矽。在實施例中,陳化層可以以厚度大於或約500 Å為特徵。在另外的實施例中,陳化層可包括氧化矽和未摻雜的多晶矽的雙層。在實施例中,多晶矽層可以以厚度小於或約300 Å為特徵。在更進一步的實施例中,陳化層可以以小於或約1原子%的碳含量為特徵。
本技術的實施例亦包括處理方法,處理方法包括使半導體晶圓與靜電夾盤接觸。靜電夾盤可位於半導體處理腔室的基板處理區域中。夾盤可以以陳化層陳化,該陳化層以大於或約3.5的介電常數為特徵。方法可進一步包括將大於或約500 V的夾持電壓施加到陳化的靜電夾盤,以夾持半導體晶圓。當施加夾持電壓時,靜電夾盤以小於或約25 mA的漏電流為特徵。方法亦可包括在被夾持的半導體晶圓上沉積多於兩層。在實施例中,層的沉積可在晶圓中引起大於或約500 MPa的應力。
在附加的實施例中,夾持的晶圓以在層的沉積之後的小於或約100 μm的彎曲為特徵。在進一步的實施例中,夾持的晶圓以在層的沉積之後與平均厚度的偏差小於或約2%為特徵。在更進一步的實施例中,沉積的層的數量可以是至少50對層,其中每對層包括介電層和半導體層。在又進一步的實施例中,陳化層可包括未摻雜的氧化矽並且可以以小於或約1 at.%的碳含量為特徵。
本技術的實施例可進一步包括基板支撐組件。組件可包括界定基板支撐組件的靜電夾盤主體。靜電夾盤主體可以以陳化層陳化,該陳化層以大於或約3.5的介電常數為特徵。基板支撐組件可進一步包括耦接到靜電夾盤主體的支撐桿,以及嵌入在基板支撐表面和支撐桿之間的靜電夾盤主體內的電極。基板支撐組件以在大於或約500 V的夾持電壓下穿過靜電夾盤主體的漏電流小於或約25 mA為特徵。
在附加的實施例中,陳化層可包括未摻雜的氧化矽,並且可以以大於或約500 Å的厚度為特徵。在進一步的實施例中,靜電夾盤主體可包括陶瓷材料,該陶瓷材料以體積電阻率大於或約1×10
9ohm-cm為特徵。在又進一步的實施例中,基板支撐組件可包括加熱器,其嵌入靜電夾盤主體中。
相對於常規的系統和技術,本技術可提供許多益處。例如,本技術的實施例可提供具有增加的靜電夾持力的基板支撐件,該靜電夾持力抵抗晶圓在由在晶圓上沉積多層所產生的應力下彎曲的趨勢。此外,透過提供相對於常規技術減少的漏電流,可以提供增加的電壓夾持窗口。結合以下描述和隨附圖式更詳細地描述了這些和其他實施例以及它們的許多優點和特徵。
電漿增強沉積處理可以激發一或多種成分前驅物以促進在基板上的膜形成。這些形成的膜可以在對基板產生應力的條件下產生。例如,在發展用於垂直記憶體(vertical memory)應用的介電層,例如氧化物-氮化物(oxide-nitride,ON)或氧化物-多晶矽(oxide-polysilicon,OP)堆疊中,許多材料層可以沉積在基板上。這些產生的膜可以以作用在基板上的內應力做為特徵。這可能會導致基板在處理期間彎曲,從而可能導致形成的均勻性較差,以及裝置損壞或故障。
靜電夾盤可用於對基板產生夾緊動作以克服彎曲應力。然而,隨著這些裝置堆疊層數的增加,作用在基板上的應力也增加,這可能需要按比例增加夾持電壓。當夾持電壓(chucking voltage)(也稱為夾持電壓(clamping voltage))增加時,靜電夾盤可能會經歷更高位凖的漏電流。增加的漏電流降低了需要抵銷晶圓基板上導致其彎曲的力來保持高靜電力的夾盤的能力。當漏電流過高時,靜電夾盤無法產生足夠高的靜電力來防止晶圓基板在多層膜沉積期間彎曲。
隨著夾持電壓的增加,漏電流增加的原因之一是覆蓋靜電夾盤的暴露表面的陳化膜(seasoning)的導電性。傳統的陳化膜包括沉積在夾盤表面上的氧化矽和摻雜多晶矽的雙層。摻雜多晶矽層尤其具有高導電性,其可作為用於從夾持電壓的斜升(ramp up)而在夾盤上積累的電荷的電導管。隨著夾持電壓的增加,貫穿導電摻雜多晶矽層的漏電流也增加。這些問題對於傳統技術無法適應沉積期間增加的層縮放的夾盤窗口的縮小產生限制。
本技術透過具有特定材料和配置的基板支撐組件克服了這些挑戰,該特定材料和配置呈現出特定的電特性,相對於傳統技術,該等特定的電特性可以產生減少的漏電流,尤其是在增加的夾持電壓下。此外,該等組件可包括沉積在靜電夾盤主體的表面上的陳化層,其使夾盤電絕緣以允許穿過施加夾持電壓的增加位凖的靜電荷的增加的積累,同時還降低漏電流位凖。
儘管其餘的公開內容將慣常地決定利用所公開技術的特定沉積處理,但是將容易理解的是,系統和方法同樣可適用於其他沉積和清潔腔室,以及可能發生在所述腔室中的處理。因此,本技術不應被視為僅限於與這些特定的沉積處理或腔室單獨使用。在根據本技術的實施例描述一種可能的系統的附加變化和調整之前,本公開將討論該系統和腔室,其可包括根據本技術的實施例的底座。
圖1示出根據實施例的沉積、蝕刻、烘烤、及固化腔室的處理系統100的一個實施例的頂部平面視圖。在圖式中,一對前開式晶圓傳送盒102供應藉由機械臂104接收的各種尺寸的基板,且在放置至定位於串聯部分109a-c中的基板處理腔室108a-f之一者中之前,放置至低壓保持區域106中。第二機械臂110可用於將基板晶圓從保持區域106傳送到基板處理腔室108a-f並返回。除了電漿增強化學氣相沉積、原子層沉積、物理氣相沉積、蝕刻、預清潔、脫氣、定向、和其他基板處理,包括退火、灰化等之外,每個基板處理腔室108a-f可以被裝備以實行多個基板處理操作,包括形成本文所述的半導體材料的堆疊。
基板處理腔室108a-f可包括一或多個系統元件,用於在基板上沉積、退火、固化、和/或蝕刻介電質或其他膜。在一個配置中,兩對處理腔室,例如,108c-d和108e-f,可用於在基板上沉積介電材料,而第三對處理腔室,例如,108a-b,可用於蝕刻沉積的介電質。在另一配置中,所有三對腔室,例如108a-f,可被配置為在基板上沉積交替介電膜的堆疊。所描述的任何一或多個處理都可以在與不同實施例中所示的製造系統分開的腔室中進行。應理解到,系統100也考量到用於介電膜的沉積、蝕刻、退火、和固化腔室的附加配置。
圖2示出了根據本技術的一些實施例的示例性電漿系統200的示意性截面圖。電漿系統200可示出一對處理腔室108,其可以安裝在上述的一或多個串聯部分109中,並且其可包括根據本技術的實施例的基板支撐組件。電漿系統200通常可包括腔室主體202,腔室主體202具有界定一對處理區域220A和220B的側壁212、底壁216、和內側壁201。處理區域220A-220B中的每一個可以類似地配置,並且可包括相同的元件。
例如,處理區域220B的元件也可以包括在處理區域220A中,處理區域220B可包括穿過形成在電漿系統200中的底壁216中的通路222設置在處理區域中的底座228。底座228可提供適於在底座的暴露表面(例如主體部分)上支撐基板229的加熱器。底座228可包括加熱元件232,例如電阻加熱元件,其可在期望的處理溫度下加熱和控制基板溫度。底座228亦可由遠端加熱元件加熱,例如燈組件或任何其他加熱裝置。
底座228的主體可透過凸緣233耦接到桿226。桿226可將底座228與電源插座或電力箱203電耦接。電力箱203可包括控制底座228在處理區域220B內的升高和移動的驅動系統。桿226亦可包括電源介面以向底座228提供電力。電力箱203亦可包括用於電力和溫度指示器的介面,例如熱電偶介面。桿226可包括適於可拆卸地與電力箱203耦接的基座組件238。圓周環235示於電力箱203上方。在一些實施例中,圓周環235可以是適於作為機械止動件或台部(land)的肩部,其被配置為在基座組件238和電力箱203的上表面之間提供機械介面。
棒230可穿過形成在處理區域220B的底壁216中的通路224被包括並且可用於定位穿過底座228的主體設置的基板升舉銷261。基板升舉銷261可選擇性地將基板229與底座間隔開,以促進與用於穿過基板傳送端口260將基板229傳送進和傳送出處理區域220B的機器人的基板229的交換。
腔室蓋204可以與腔室主體202的頂部耦接。蓋204可容納與其耦接的一或多個前驅物分配系統208。前驅物分配系統208可包括前驅物入口通路240,其可將反應物和清潔前驅物輸送穿過雙通道噴頭218到處理區域220B中。雙通道噴頭218可包括環形基底板248,其具有設置在面板246中間的擋板244。射頻(「RF」)源265可與雙通道噴頭218耦接,其可為雙通道噴頭218供電以促進在雙通道噴頭218的面板246與底座228之間產生電漿區域。在一些實施例中,RF源可以與腔室主體202的其他部分例如底座228耦接以促進電漿的產生。介電隔離器258可設置在蓋204和雙通道噴頭218之間以防止將RF功率傳導到蓋204。遮蔽環206可以設置在與底座228接合的底座228的周邊上。
選擇性的冷卻通道247可以形成在氣體分配系統208的環形基底板248中以在操作期間冷卻環形基底板248。諸如水、乙二醇、氣體等的傳熱流體可循環穿過冷卻通道247,使得基底板248可保持在預定溫度。襯墊組件227可設置在處理區域220B內緊鄰腔室主體202的側壁201、212,以防止側壁201、212暴露於處理區域220B內的處理環境。襯墊組件227可包括圓周泵腔225,其可耦接到泵系統264,泵系統264被配置為從處理區域220B排出氣體和副產物並控制處理區域220B內的壓力。在襯墊組件227上可形成複數個排氣口231。排氣口231可被配置成以促進系統200內的處理的方式允許氣體從處理區域220B流動到圓周泵腔225。
圖3示出了根據本技術的一些實施例的示例性半導體處理腔室300的示意性局部截面圖。圖3可包括上文關於圖2討論的一或多個元件,並且可說明與該腔室有關的進一步細節。腔室300可用以實行半導體處理操作,包括如前所述的介電材料的堆疊的沉積。腔室300可示出半導體處理系統的處理區域的局部視圖,並且可不包括所有元件,例如前文描述的附加蓋堆疊元件,該等元件被理解為包含在腔室300的一些實施例中。
如上所述,圖3可說明處理腔室300的一部分。腔室300可包括噴頭305,以及基板支撐組件310。連同腔室側壁315,噴頭305和基板支撐件310可界定可在其中產生電漿的基板處理區域320。基板支撐組件可包括靜電夾盤主體325,其可包括嵌入或設置在主體內的一或多個元件。在一些實施例中,包含在頂部圓盤內的元件可不暴露於處理材料,並且可完全保持在夾盤主體325內。靜電夾盤主體325可界定基板支撐表面327,並且可以以取決於夾盤主體的特定幾何形狀的厚度和長度或直徑為特徵。在一些實施例中,夾盤主體可以是橢圓形的,並且可以以從中心軸線穿過夾盤主體的一或多個徑向尺寸為特徵。應理解,頂部圓盤可以是任何幾何形狀,並且當討論徑向尺寸時,它們可界定離夾盤主體的中心位置的任何長度。
在實施例中,可以在基板支撐組件310的暴露表面上形成陳化層(未示出)。在進一步的實施例中,陳化層可以形成在暴露於基板處理區域的基板支撐表面327的表面上。陳化層可以增加放置在基板支撐組件310上的半導體晶圓和下方的靜電夾盤主體325之間的電阻。在實施例中,陳化層可包括介電常數大於或約3.5的介電層。在進一步的實施例中,處理層可包括氧化矽層。在另外的實施例中,陳化層可以是氧化矽和未摻雜的多晶矽的雙層。
靜電夾盤主體325可以與桿330耦合,桿330可以支撐夾盤主體並且可包括如下文將討論的用於輸送和接收可與夾盤主體325的內部元件連接的電線和/或流體線路的通道。夾盤主體325可包括相關聯的通道或元件以操作為靜電夾盤,儘管在一些實施例中,該組件可操作為或包括用於真空夾持的元件或任何其他類型的夾盤系統。桿330可以在夾盤主體的與基板支撐表面相對的第二表面上與夾盤主體耦接。靜電夾盤主體325可包括電極335,其可以是DC電極,電極嵌入夾盤主體內靠近基板支撐表面。電極335可以與電源340電耦接。電源340可被配置以向導電夾持電極335提供能量或電壓。這可被操作以在半導體處理腔室300的處理區域320內形成前驅物的電漿,儘管可以類似地維持其他電漿操作。例如,電極335也可以是夾盤網格,其操作為電容電漿系統的電接地,包括與噴頭305電耦接的RF源307。例如,電極335可操作為自RF源307的RF功率的接地路徑,同時也操作為基板的電偏壓以提供基板到基板支撐表面的靜電夾持。電源340可包括濾波器、電源、和被配置以提供夾持電壓的多個其他電子元件。
在操作中,基板可與靜電夾盤主體的基板支撐表面至少部分接觸,這可產生接觸間隙,其可實質上在底座表面與基板之間產生電容效應。電壓可施加到接觸間隙,這可產生用於夾持的靜電力。電源340可提供從電極遷移到基板支撐表面的電荷,在基板支撐表面可積聚電荷,並且可在基板處產生具有與相反電荷的庫侖吸引力的電荷層,並且可靜電地保持基板抵靠夾盤主體的基板支撐表面。此電荷遷移可基於用於Johnsen-Rahbek型夾盤的介電質內的有限電阻透過流經夾盤主體的介電材料的電流而發生,其可在本技術的一些實施例中使用。
夾盤主體325亦可在基板支撐表面內界定凹陷區域345,其可提供可在其中佈置基板的凹陷袋。凹陷區域345可以形成在頂部圓盤的內部區域並且可被配置為接收用於處理的基板。如圖所示,凹陷區域345可包括靜電夾盤主體的中心區域,並且可以調整尺寸以適應任何種類的基板尺寸。基板可位於凹陷區域內,並且由可以包圍基板的外部區域347包含。在一些實施例中,外部區域347的高度可以使得基板與外部區域347處的基板支撐表面的表面高度齊平或凹進低於該表面高度。在一些實施例中,凹陷表面可控制處理期間的邊緣效應,這可提高基板上沉積的均勻性。在一些實施例中,邊緣環可以設置在頂部圓盤的外周周邊,並且可至少部分地界定可在其中安置基板的凹部。在一些實施例中,夾盤主體的表面可以是基本上平坦的,並且邊緣環可完全界定可在其中安置基板的凹部。
在一些實施例中,靜電夾盤主體325和/或桿330可以是絕緣或介電材料。例如,氧化物、氮化物、碳化物、和其他材料可用於形成元件。示例性材料可包括陶瓷,包括氧化鋁、氮化鋁、碳化矽、碳化鎢和任何其他金屬或過渡金屬氧化物、氮化物、碳化物、硼化物或鈦酸鹽,以及這些材料與其他絕緣或介電材料的組合。不同等級的陶瓷材料可用於提供被配置為在特定溫度範圍內操作的複合物,且因此在一些實施例中,不同陶瓷等級的相似材料可用於頂部圓盤和桿。如下文將進一步解釋的,在一些實施例中可併入摻雜劑以調整電特性。示例性摻雜劑材料可包括釔、鎂、矽、鐵、鈣、鉻、鈉、鎳、銅、鋅、或任何數量的已知結合在陶瓷或介電材料內的其他元素。
靜電夾盤主體325亦可包括包含在夾盤主體內的嵌入式加熱器350。在實施例中,加熱器350可包括電阻加熱器或流體加熱器。在一些實施例中,電極335可操作為加熱器,但是透過將這些操作分離,可以提供更多的單獨控制,並且可以提供擴展的加熱器覆蓋範圍,同時限制用於電漿形成的區域。加熱器350可包括與夾盤主體材料結合或耦接的聚合物加熱器,儘管導電元件可嵌入靜電夾盤主體內並被配置為接收電流,例如交流電流,以加熱頂部圓盤。電流可藉由與上文討論的直流電源類似的通道藉由桿330傳送。加熱器350可與電源365耦接,電源365可向電阻加熱元件提供電流以促進相關夾盤主體和/或基板的加熱。在實施例中,加熱器350可包括多個加熱器,並且每個加熱器可與夾盤主體的一區域相關聯,並因此示例性夾盤主體可包括與加熱器相似數量或更多數量的區域。在一些實施例中,夾盤網格電極335可位於加熱器350和基板支撐表面327之間,並且在一些實施例中,可以在夾盤主體內的電極和基板支撐表面之間保持距離,如下文將進一步描述的。
加熱器350可以能夠調節橫跨靜電夾盤主體325以及位於基板支撐表面327上的基板的溫度。加熱器可具有操作溫度範圍以將夾盤主體和/或基板加熱至高於或約100°C,並且加熱器可被配置為加熱至高於或約125°C、高於或約150°C、高於或約175°C、高於或約200°C、高於或約250°C、高於或約300°C、高於或約350°C、高於或約400°C、高於或約450°C、高於或約約500°C,高於或約550°C,高於或約600°C,高於或約650°C,高於或約700°C,高於或約750°C,高於或約800°C,高於或約850°C,高於或約900°C,高於或約950°C,高於或約1000°C,或更高。加熱器亦可被配置為在這些所述數字中的任何兩個之間包含的任何範圍內操作,或者在這些範圍中的任意者內包含的更小範圍內操作。在一些實施例中,如下文將進一步描述的,可操作夾盤加熱器以在沉積操作期間將基板溫度保持在至少500℃以上,例如形成用於如前所述的記憶體裝置的材料的堆疊。
圖4示出了根據本技術的一些實施例的示例性基板支撐組件400的示意性局部截面圖。基板支撐組件400可包括先前描述的任何材料或元件,並且可示出先前討論的基板支撐組件的附加細節。如圖所示,靜電夾盤主體405可包括如前所述的嵌入式電極410和嵌入式加熱器415。基板支撐表面406可以由夾盤主體界定並且可被配置為支撐半導體基板430。基板支撐表面可在基板支撐表面內界定凹陷袋408。也可以在基板支撐表面中界定凹陷的架狀突出物420。凹陷的架狀突出物可從凹陷袋的徑向外邊緣徑向向內延伸。
如上所述,在實施例中可為加熱器415和電極410中的每一個提供電源,電源可以是任意數量的電源。例如,電極的電源可以是DC電源或任何其他電源,並且可提供被配置為將基板夾持在基板支撐表面406上的電壓範圍。例如,相對較高的電源可用於根據本技術的一些實施例的系統以促進夾持具有較厚沉積層的基板,其以導致彎曲的更大的應力為特徵。作為一個非限制性範例,對於ON或OP堆疊,隨著層的對的數量增加,作用在基板上的力可能增加。更高的溫度可能會導致這些力,進一步增加彎曲量,並挑戰將基板適當地夾持在支撐組件上的能力。在實施例中,基板可以以彎曲大於或約100μm、大於或約200μm、大於或約300μm、大於或約400μm、大於或約500μm、大於或約600μm、大於或約700μm、大於或約800μm、大於或約900μm、大於或約1000μm或更多為特徵。
為了補償這些力,可以使用增加的夾持電壓來保持基本平坦的基板表面,儘管仍然可能發生一定量的彎曲。隨著這些層對繼續增加,維持夾持的最小電壓可能繼續增加。因此,在一些實施例中,最小夾持電壓可以高於或約-250V,並且取決於要補償的應力和對的數量,最小夾盤電壓可大於或約-300V、大於或約-350 V,大於或約-400V,大於或約-450V,大於或約-500V,大於或約-550V,大於或約-600V,大於或約-650V,大於或約-700V、大於或約-750V、大於或約-800V、大於或約-850V、大於或約-900V、大於或約-950V、大於或約-1,000 V或更高。
然而,如上所述,這些沉積操作可在升高的溫度下實行,這可直接影響夾盤主體材料的電阻率,以及該材料作為J-R夾盤適當操作的能力。例如,靜電夾盤主體405可以是例如氮化鋁,其以在特定溫度下的體電阻(bulk resistance)為特徵。隨著材料溫度的升高,電阻會下降,並且例如在高於500°C的溫度下可能會顯著下降。隨著電阻下降,靜電放電或電弧的可能性可能會增加。此外,為了限制在這些沉積期間可能發生的基板的顯著彎曲,可以使用增加的電壓來保持夾持。然而,隨著該電壓的增加,電弧的可能性可能類似地在架狀突出物420的區域周圍增加,這可能限制可以施加用於夾持的電壓量,並且這可能限制抵消彎曲的能力。這通常會導致損壞並降低生產品質。
然而,與傳統技術相比,本技術利用可促進增加的電壓窗口而不導致電弧的材料和配置。例如,傳統技術可能在夾持電壓高於或約-300 V,或約-350 V時表現出電弧。該電壓可能不足以補償在多層堆疊的沉積期間產生的膜應力,例如具有數十或數百層材料的ON沉積。本技術可促進在約-500V到約-1000V之間的電壓下夾持,並且包括在約-600V到約-800V之間的電壓,這可適應與更多數量的沉積層相關聯的應力,同時限制從底座的電弧。
本技術亦包括利用進一步增加靜電夾盤主體405和基板430之間的電阻的陳化層的實施例。由陳化層提供的增加的電阻進一步限制了在更高的夾持電壓和更高的操作溫度下從底座的電弧。此外,陳化層減少了靜電夾盤材料在較高夾持電壓和較高工作溫度下的漏電流。
對於J-R夾盤,由於底座材料內的電阻變化促進電荷遷移到夾盤主體的表面,因此隨著溫度升高,夾持力通常會增加到飽和位凖。然而,當夾持電壓增加到以適應增加的基板彎曲的位凖時,這通常會導致在基板周圍的電弧。本技術改進了這些缺陷,提供塗有陳化層的組件,該等組件可以在增加的夾持電壓下操作,以透過減少基板支撐組件中的漏電流來補償增加的基板應力。漏電流是基板支撐材料內遷移的指標,其可從電極發生的洩漏來測量。
常規技術可接受在特定操作溫度下大於或約25 mA的漏電流,漏電流在高於500°C的操作溫度下可能會急劇增加。雖然常規技術可能會從絕緣層損壞或基板損壞的角度考慮漏電流,但為了提高夾持力,可能會接受相對較高的漏電流。然而,這導致了常規設計中電弧的增加。本技術透過有效地增加基板支撐材料的電阻率以限制漏電流同時保持基板處的夾持力來修改基板支撐組件的態樣和特徵以限制漏電流。因此,本技術產生以基於漏電流的電阻率為特徵的基板支撐組件,該漏電流保持在一個範圍內以適當地夾持以如前所述的應力為特徵的基板,同時還限制或防止由於較高夾持電壓而引起的電弧。
在靜電夾持主體上形成陳化層的本技術的實施例可以在大於或大約400 V的夾持電壓下限制漏電流,並且可以在大於或大約450 V、大於或大約500V、大於或大約550 V、大於或大約600 V、大於或大約650 V、大於或大約700 V、大於或大約750 V、大於或大約800 V、大於或大約850 V,大於或大約900 V,或更高的夾持電壓下限制漏電流。本技術可將這些電壓範圍內的漏電流限制為小於或約25 mA,並且可將漏電流限制為小於或約20 mA、小於或約15 mA、小於或約10 mA、小於或約5 mA、小於或約4 mA、小於或約3 mA、小於或約2 mA、小於或約1 mA、或更小。然而,在一些實施例中,漏電流可保持大於或約0.2 mA以確保適當的遷移以促進J-R夾持,並且在一些實施例中可保持漏電流大於或約0.3 mA、大於或約0.5 mA、大於或約0.7 mA、大於或約1.0 mA、或更高。
本技術的實施例亦可在大於或約500°C的操作溫度下限制漏電流,並且可在大於或約550°C、大於或約600°C、大於或約650°C、大於或約700°C、大於或約750°C、或更高的溫度下限制漏電流。上述漏電流範圍可應用於在上述夾持電壓和操作溫度兩者下操作的基板支撐組件。
如上所述,J-R夾持可至少部分地基於設置在基板和底座之間的接觸層的電阻。透過調整電極與靜電夾盤主體的接觸面的距離,可以調整電阻。基於本技術的一些實施例的升高的溫度,夾持力可基本保持或最小化地降低,因為該狀態(regime)可以沿著夾持力的相對平台。因此,在一些實施例中電極可以嵌入距接觸表面更遠的地方,這在一些實施例中可以有效地增加基板支撐組件的電阻以減少可能導致電弧的漏電流。
例如,如圖4所示,接觸表面可以沿著凹陷袋408中的基板支撐組件的最外表面,例如最上表面形成。從該平面,電極410可嵌入基板支撐組件內一定深度以保持電極和基板支撐表面之間的最小距離。例如,在一些實施例中,電極410可以嵌入到靜電夾盤主體內距基板支撐表面406大於或約2 mm的距離或深度,並且可以嵌入距基板支撐表面,取決於基板支撐組件的特性,大於或約 3mm、大於或約4 mm、大於或約5 mm、大於或約6 mm、大於或約7 mm、大於或約8 mm、大於或約9 mm、大於或約10 mm、大於或約12 mm、大於或約14 mm、大於或約16 mm、大於或約18 mm、大於或約20 mm或更多的距離。
靜電夾盤主體405亦可是或包括以特定體積電阻率為特徵的材料。如上所述,夾盤主體可以是或包括陶瓷材料,例如氮化鋁,或以上討論的任何材料。在一些實施例中,材料可以被選擇、摻雜、或生產,例如燒結,以提供高於閾值的體積電阻率。例如,在一些實施例中,夾盤主體可以是或包括介電材料,例如氮化鋁材料,其以在大於或約550°C、大於或約600°C、大於或約650°C、或更高的溫度下的體積電阻率大於或約5x10
8ohm-cm為特徵,並且可以以在任何這些溫度範圍內體積電阻率大於或約1x10
9ohm-cm、大於或約5x10
9ohm-cm、大於或約1x10
10ohm-cm、大於或約3x10
10ohm-cm、大於或約5x10
10ohm-cm、大於或約7x10
10ohm-cm、大於或約1x10
11ohm-cm、大於或約3x10
11ohm-cm、大於或約5x10
11ohm-cm、大於或約7x10
11ohm-cm、大於或約1x10
12ohm-cm、或更大為特徵。
本技術的實施例亦包括用於在靜電夾盤主體的暴露表面上形成陳化層的處理方法。方法可以在各種處理腔室中實行,包括上述處理系統200,以及可以在其中實行電漿沉積的任何其他腔室。方法可包括多個選擇性操作,這些操作可以或可以不與根據本技術的方法的一些實施例具體地相關聯。也可以在本方法之前或之後實行一或多個操作。例如,在靜電夾盤主體的暴露表面和處理腔室中的其他表面上形成陳化層之前,可以在半導體處理腔室中實行清潔操作。在一些實例中,清潔操作可包括使蝕刻劑氣體例如NF
3流入處理腔室以去除在先前沉積操作期間沉積在腔室壁中或腔室壁上的材料。在進一步的實例中,清潔操作可能在可被陳化層覆蓋的腔室壁的一或多個暴露表面上留下清潔殘留物。
圖5示出了處理方法500的實施例,其包括在操作505將用於沉積陳化層的沉積前驅物流入半導體處理腔室中。在實施例中,沉積前驅物可包括一或多種含矽前驅物,例如矽烷(SiH
4)。在另外的實施例中,沉積前驅物可包括一或多種含矽和氧的前驅物,例如四乙氧基矽烷(TEOS)。在更進一步的實施例中,沉積前驅物可進一步包括分子氧(O
2)。
在一些實施例中,流入半導體處理腔室的沉積前驅物可包括O
2和含矽前驅物。在實施例中,O
2與含矽前驅物的流率比可大於或約1:1、大於或約1.1:1、大於或約1.2:1、大於或約1.3:1、大於或約1.4:1、大於或約1.5:1、大於或約1.6:1、大於或約1.7:1、大於或約1.8:1、大於或約1.9:1、大於或約2:1、或更高。在進一步的實施例中,O
2的流率可大於或約300 sccm、大於或約325 sccm、大於或約350 sccm、大於或約375 sccm、大於或約400 sccm、或更多。在更進一步的實施例中,含矽前驅物的流率可以小於或約300 sccm、小於或約275 sccm、小於或約250 sccm、小於或約225 sccm、小於或約200 sccm ,小於或約175 sccm,小於或約150 sccm,或更少。
在又進一步的實施例中,沉積前驅物可包括一或多種載氣,例如氦氣、氬氣、或氮氣(N
2)。在實施例中,載氣可與含矽前驅物和含氧前驅物中的一者或兩者混合。在進一步的實施例中,一或多種載氣的流率可大於或約100 sccm、大於或約200 sccm、大於或約300 sccm、大於或約400 sccm、大於或約500 sccm、或者更多。
在進一步的實施例中,沉積氣體可包括一或多種未摻雜的含矽前驅物以沉積由未摻雜的多晶矽製成的陳化層。在這些實施例中,沉積前驅物可包括矽烷。在進一步的實施例中,在沉積包括氧化矽的陳化層的第一部分之後,矽烷可以繼續流入半導體處理腔室。在這些實施例中,伴隨矽烷流入腔室的氧的流被減少或停止,因此在沉積陳化層的未摻雜多晶矽部分期間沉積前驅物具有減少的氧量或不存在氧。
在實施例中,方法500可進一步包括在操作510在靜電夾盤的暴露表面上沉積陳化層。在一些實施例中,沉積可包括電漿增強化學氣相沉積(PECVD)操作以沉積陳化層。在進一步的實施例中,PECVD操作可包括從沉積前驅物產生電漿,以及從沉積前驅物的電漿流出物形成陳化層。在實施例中,提供給沉積前驅物以產生電漿的功率可以是具有1 MHz或更高頻率的RF功率。在進一步的實施例中,提供給沉積前驅物的電漿功率可以大於或約1000 Watts、大於或約2000 Watts、大於或約3000 Watts、大於或約4000 Watts、大於或約5000 Watts、或更多。
在實施例中,陳化層的沉積亦可包括加熱靜電夾盤。在一些實施例中,夾盤可被加熱至大於或約100℃、大於或約150℃、大於或約200℃、大於或約250℃、大於或約300℃、或更高的溫度。在一些實施例中,加熱靜電夾盤提高了陳化膜和下方的夾盤材料之間的黏著力。
在實施例中,陳化層的沉積可發生大於或約10秒、大於或約15秒、大於或約20秒、大於或約30秒、大於或約45秒、或更多。沉積時間可取決於陳化層的厚度。在實施例中,陳化層可具有大於或約500 Å、大於或約750 Å、大於或約1000 Å、大於或約1250 Å、大於或約1500 Å、大於或約1750 Å、大於或約2000 Å或更高的厚度(即,深度)。在更進一步的實施例中,沉積層可以是材料的單層。在又進一步的實施例中,沉積層可以是兩種不同材料的雙層。在又另外的實施例中,沉積層可以是包括三種或更多種不同材料的多層。
沉積的陳化層提供電絕緣層,當施加夾持電壓時,該電絕緣層限制遠離靜電夾盤的漏電流量。在實施例中,沉積的陳化層具有大於或約3.5、大於或約3.6、大於或約3.7、大於或約3.8、大於或約3.9、大於或約4、或更高的介電常數(κ值)。在進一步的實施例中,沉積的陳化層可以僅包括未摻雜的材料。在更進一步的實施例中,沉積的陳化層可具有小於或約1 at.%、小於或約0.5 at.%、小於或約0.01 at.%、小於或約0.001 at.%、或更低的碳位凖。在另外進一步的實施例中,沉積的陳化層可以是無碳的。
在實施例中,方法500可進一步包括在操作515使基板晶圓與陳化的靜電夾盤接觸。在進一步的實施例中,基板晶圓(即,半導體基板)可被放置在由靜電夾盤主體界定的陳化的基板支撐表面上。經陳化的基板支撐表面包括在支撐表面和與經陳化的靜電夾盤直接接觸的基板晶圓的表面之間的陳化層。
方法500的實施例可進一步包括在操作520處將夾持電壓(chucking voltage)(即,夾持電壓(clamping voltage))施加到經陳化的靜電夾盤。如上所述,夾持電壓在基板支撐表面和與支撐表面接觸的基板晶圓的表面之間產生靜電引力。此靜電引力可以透過抵消晶圓上的應力而不是使其彎曲來保持基板晶圓基本上是平面形狀。在實施例中,施加到經陳化的靜電夾盤的夾持電壓可以大於或約-250 V、大於或約-300 V、大於或約-350 V、大於或約-400 V、大於或約-450 V、大於或約-500 V、大於或約-550 V、大於或約-600 V、大於或約-650 V、大於或約-700 V、大於或約-750 V,大於或約-800 V,大於或約-850 V,大於或約-900 V,大於或約-950 V,大於或約-1,000 V,或更大。
形成在靜電夾盤上的陳化層是電絕緣的,並在施加的夾持電壓下降低從夾盤的漏電流。在實施例中,上述夾持電壓範圍內的漏電流可以小於或約10 mA、小於或約8 mA、小於或約6 mA、小於或約5 mA、小於或約4 mA、小於或約3.5 mA、小於或約3 mA、小於或約2.5 mA、小於或約2 mA、小於或約1.5 mA、或更低。如上所述,在一些實施例中,漏電流可保持大於或約0.2 mA以確保適當的遷移以促進J-R夾持,並且在一些實施例中可保持漏電流大於或約0.3 mA、大於或約0.5 mA、大於或約0.7 mA、大於或約1.0 mA、或更高。
本技術的實施例提供了在靜電夾盤上形成比通常包括摻雜氧化物和多晶矽材料的常規處理層更電絕緣的陳化層。作為此增加的電阻的結果,本案的陳化層減少了在高夾持電壓和高溫下從靜電夾盤的漏電流,以抵銷透過在晶圓基板上沉積許多層堆疊而產生的彎曲力。這些特性對於沉積在靜電夾盤上的陳化層越來越重要,靜電夾盤把持晶圓,進行多個ON和OP沉積,以製造半導體裝置,例如3D-NAND裝置。
在前面的描述中,出於解釋的目的,已闡述許多細節以便提供對本技術的各種實施例的理解。然而,對所屬技術領域具有通常知識者將顯而易見的是,可以在沒有這些細節中的一些或具有其他細節的情況下實施某些實施例。
已經公開了幾個實施例,所屬技術領域具有通常知識者將認識到,可以使用各種修改、替代構造、和均等而不脫離實施例的精神。此外,為了避免不必要地混淆本技術,沒有描述許多習知的處理和元件。因此,以上描述不應被視為限制本技術的範疇。
在提供值的範圍的情況下,應理解到,除非上下文另外明確指出,否則在此範圍的上限和下限之間的每個中間的值,到下限的單位的最小部分,都亦明確揭露。涵蓋了在描述的範圍內的任何描述的值或未描述的中間值與該描述的範圍內的任何其他描述的或中間值之間的任何較窄的範圍。這些較小範圍的上限和下限可以獨立地包括在該範圍中或排除在該範圍之外,且在界限的一者、均沒有、或兩者被包括在該較小範圍內的每個範圍亦被涵蓋於本技術之中,針對受描述的範圍內任何明確排除的界限。在所述範圍包括界限的一者或兩者的情況下,亦包括排除那些所包括的界限中的一者或兩者的範圍。
如本文和隨附申請專利範圍中所使用的,單數形式的「一」、「一個」、和「該」包括複數參照,除非上下文有另外明確指出。因此,例如,對於「加熱器」的參照包括複數個這種加熱器,並且對「該突起」的參照包括對所屬技術領域具有通常知識者為已知的一或多個突起及其均等的參照,等等。
而且,當在本說明書和隨附申請專利範圍中使用時,用語「包括(comprise(s))」、「包括(comprising)」、「包含(contain(s))」、「包含(containing)」、「包括(include(s))」、和「包括(including)」是旨在於指名所描述的特徵、整體、元件、或操作的存在,但是它們並不排除一或多個其他特徵、整體、元件、操作、動作、或組的存在或增加。
100:處理系統
102:前開式晶圓傳送盒
104:機械臂
106:低壓保持區域
106:保持區域
108a-f:基板處理腔室
109a-c:串聯部分
110:機械臂
200:電漿系統
201:內側壁
202:腔室主體
202:腔室主體
203:電力箱
204:蓋
206:遮蔽環
208:前驅物分配系統
212:側壁
216:底壁
218:雙通道噴頭
220A:處理區域
220B:處理區域
222:通路
224:通路
225:圓周泵腔
226:桿
227:襯墊組件
228:底座
229:基板
230:棒
231:排氣口
232:加熱元件
233:凸緣
235:圓周環
238:基座組件
240:前驅物入口通路
244:擋板
246:面板
247:冷卻通道
248:環形基底板
258:介電隔離器
260:基板傳送端口
261:基板升舉銷
264:泵系統
265:RF源
300:處理腔室
305:噴頭
307:RF源
310:基板支撐組件
315:側壁
320:基板處理區域
325:靜電夾盤主體
327:基板支撐表面
330:桿
335:電極
340:電源
345:凹陷區域
347:外部區域
350:加熱器
365:電源
400:基板支撐組件
405:靜電夾盤主體
408:凹陷袋
410:電極
415:加熱器
420:架狀突出物
430:半導體基板
500:處理方法
505:操作
510:操作
515:操作
520:操作
透過參照說明書的其餘部分和隨附圖式,可以實現對所揭露的技術的性質和優點的進一步理解。
圖1示出了根據本技術的一些實施例的示例性處理系統的頂視平面圖。
圖2示出了根據本技術的一些實施例的示例性電漿系統的示意性截面圖。
圖3示出了根據本技術的一些實施例的示例性基板支撐組件的示意性局部截面圖。
圖4示出了根據本技術的一些實施例的示例性基板支撐組件的示意性局部截面圖。
圖5示出了根據本技術的實施例的處理方法中的選定操作。
一些圖作為示意圖包含在內。應理解,圖式僅用於說明性目的,除非特別說明是按比例,否則不應視為按比例。此外,作為示意,提供了圖以幫助理解,並且與實際表示相比,圖可能不包括所有態樣或資訊,並且出於說明目的,可能包括放大的材料。
在隨附圖式中,相似的元件和/或特徵可具有相同的參照標籤。此外,相同類型的各種元件可以透過在參照標籤後加上一個在相似元件之間進行區分的字母來進行區分。如果在說明書中僅使用第一參照標籤,則該描述可應用於具有相同第一參照標籤的任何一個類似的元件,而與字母無關。
國內寄存資訊(請依寄存機構、日期、號碼順序註記)
無
國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記)
無
500:處理方法
505:操作
510:操作
515:操作
520:操作
Claims (20)
- 一種半導體處理方法,包括以下步驟: 使沉積前驅物流入一半導體處理腔室的一基板處理區域中,其中該基板處理區域包括一靜電夾盤; 從該沉積前驅物在該靜電夾盤上沉積一陳化層(seasoning layer)以形成一陳化的靜電夾盤,其中該陳化層以大於或約3.5的一介電常數為特徵;和 向該陳化的靜電夾盤施加大於或約500 V的一電壓,其中該陳化的靜電夾盤以當施加該電壓時小於或約25 mA的一漏電流為特徵。
- 如請求項1所述之半導體處理方法,其中該沉積前驅物包括一含矽前驅物。
- 如請求項1所述之半導體處理方法,其中該沉積前驅物包括分子氧(O 2)。
- 如請求項1所述之半導體處理方法,其中該陳化層包括未摻雜的氧化矽。
- 如請求項1所述之半導體處理方法,其中該陳化層包括氧化矽和未摻雜多晶矽的一雙層。
- 如請求項1所述之半導體處理方法,其中該陳化層包括以一厚度大於或約500 Å為特徵的一氧化矽層。
- 如請求項1所述之半導體處理方法,其中該陳化層包括以一厚度小於或約300 Å為特徵的一多晶矽層。
- 如請求項1所述之半導體處理方法,其中該陳化層以小於或約1 at.%碳含量為特徵。
- 一種半導體處理方法,包括以下步驟: 使一半導體晶圓與一半導體處理腔室的一基板處理區域中的一靜電夾盤接觸,其中該靜電夾盤已經以陳化層陳化,該陳化層以一介電常數大於或約3.5為特徵; 向該陳化的靜電夾盤施加大於或約500 V的一夾持電壓以夾持該半導體晶圓,其中該陳化的靜電夾盤以當施加該電壓時小於或約25 mA的一漏電流為特徵;和 在被夾持的該晶圓上沉積多於兩層,其中該多於兩層的該沉積在被夾持的該晶圓中引起大於或約500 MPa的一應力。
- 如請求項9所述之半導體處理方法,其中被夾持的該晶圓以在該多於兩層的該沉積之後彎曲小於或約100 μm為特徵。
- 如請求項9所述之半導體處理方法,其中被夾持的該晶圓以在該多於兩層的該沉積之後與一平均厚度的一偏差小於或約2%為特徵。
- 如請求項9所述之半導體處理方法,其中該多於兩層包括至少50對層,並且其中每對層包括一介電層和一半導體層。
- 如請求項9所述之半導體處理方法,其中該陳化層包括未摻雜的氧化矽。
- 如請求項9所述之半導體處理方法,其中該陳化層以小於或約1 at.%碳含量為特徵。
- 一種基板支撐組件,包括: 一靜電夾盤主體,其界定一基板支撐組件,其中該靜電夾盤主體以一陳化層陳化,該陳化層以一介電常數大於或約3.5為特徵; 一支撐桿,其耦接至該靜電夾盤主體;和 一電極,其嵌入在該基板支撐表面和該支撐桿之間的該靜電夾盤主體內,其中該基板支撐組件以穿過該靜電夾盤主體的一漏電流在大於或約500 V的夾持電壓下小於或約25 mA為特徵。
- 如請求項15所述之半導體處理系統,其中該陳化層包括未摻雜的氧化矽。
- 如請求項15所述之半導體處理系統,其中該陳化層以一厚度大於或約500 Å為特徵。
- 如請求項15所述之半導體處理系統,其中該靜電夾盤主體包括一陶瓷材料。
- 如請求項18所述之半導體處理系統,其中該陶瓷材料以一體積電阻率大於或約1×10 9ohm-cm為特徵。
- 如請求項15所述之半導體處理系統,其中該基板支撐組件進一步包括一加熱器,該加熱器嵌入在該靜電夾盤主體內。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/073,071 | 2020-10-16 | ||
US17/073,071 US11646216B2 (en) | 2020-10-16 | 2020-10-16 | Systems and methods of seasoning electrostatic chucks with dielectric seasoning films |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202225451A true TW202225451A (zh) | 2022-07-01 |
TWI798868B TWI798868B (zh) | 2023-04-11 |
Family
ID=81185490
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110138109A TWI798868B (zh) | 2020-10-16 | 2021-10-14 | 以介電陳化膜陳化靜電夾盤的系統與方法 |
Country Status (6)
Country | Link |
---|---|
US (2) | US11646216B2 (zh) |
JP (1) | JP2023546411A (zh) |
KR (1) | KR20230085179A (zh) |
CN (1) | CN116547795A (zh) |
TW (1) | TWI798868B (zh) |
WO (1) | WO2022081499A1 (zh) |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04228572A (ja) | 1990-08-10 | 1992-08-18 | Sumitomo Electric Ind Ltd | 硬質窒化ホウ素合成法 |
TW460943B (en) * | 1997-06-11 | 2001-10-21 | Applied Materials Inc | Reduction of mobile ion and metal contamination in HDP-CVD chambers using chamber seasoning film depositions |
JP4782316B2 (ja) | 2001-06-29 | 2011-09-28 | 東京エレクトロン株式会社 | 処理方法及びプラズマ装置 |
JP4720266B2 (ja) * | 2005-04-08 | 2011-07-13 | 東京エレクトロン株式会社 | 成膜方法、成膜装置及びコンピュータプログラム |
JP4476232B2 (ja) | 2006-03-10 | 2010-06-09 | 三菱重工業株式会社 | 成膜装置のシーズニング方法 |
JP5030260B2 (ja) | 2006-07-27 | 2012-09-19 | コバレントマテリアル株式会社 | 静電チャック |
US7659184B2 (en) | 2008-02-25 | 2010-02-09 | Applied Materials, Inc. | Plasma immersion ion implantation process with chamber seasoning and seasoning layer plasma discharging for wafer dechucking |
KR100997374B1 (ko) | 2009-08-21 | 2010-11-30 | 주식회사 코미코 | 정전척 및 이의 제조 방법 |
US9117668B2 (en) * | 2012-05-23 | 2015-08-25 | Novellus Systems, Inc. | PECVD deposition of smooth silicon films |
US10325800B2 (en) * | 2014-08-26 | 2019-06-18 | Applied Materials, Inc. | High temperature electrostatic chucking with dielectric constant engineered in-situ charge trap materials |
WO2016195983A1 (en) | 2015-06-05 | 2016-12-08 | Applied Materials, Inc. | Graded in-situ charge trapping layers to enable electrostatic chucking and excellent particle performance for boron-doped carbon films |
JP2020537336A (ja) | 2017-10-09 | 2020-12-17 | アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated | 無損傷基板処理のための静電チャック |
-
2020
- 2020-10-16 US US17/073,071 patent/US11646216B2/en active Active
-
2021
- 2021-10-12 KR KR1020237015924A patent/KR20230085179A/ko active Search and Examination
- 2021-10-12 WO PCT/US2021/054458 patent/WO2022081499A1/en active Application Filing
- 2021-10-12 CN CN202180078826.8A patent/CN116547795A/zh active Pending
- 2021-10-12 JP JP2023523133A patent/JP2023546411A/ja active Pending
- 2021-10-14 TW TW110138109A patent/TWI798868B/zh active
-
2023
- 2023-05-05 US US18/143,895 patent/US20230274968A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
CN116547795A (zh) | 2023-08-04 |
US20230274968A1 (en) | 2023-08-31 |
US20220122872A1 (en) | 2022-04-21 |
US11646216B2 (en) | 2023-05-09 |
JP2023546411A (ja) | 2023-11-02 |
TWI798868B (zh) | 2023-04-11 |
WO2022081499A1 (en) | 2022-04-21 |
KR20230085179A (ko) | 2023-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI831061B (zh) | 高溫雙極靜電卡盤 | |
TWI755800B (zh) | 具有改善的高溫吸附的半導體基板支撐件 | |
CN114072898A (zh) | 基板处理腔室 | |
US11495483B2 (en) | Backside gas leakby for bevel deposition reduction | |
TWI798868B (zh) | 以介電陳化膜陳化靜電夾盤的系統與方法 | |
US12057339B2 (en) | Bipolar electrostatic chuck to limit DC discharge | |
US20220127723A1 (en) | High heat loss heater and electrostatic chuck for semiconductor processing | |
TWI810683B (zh) | 半導體處理腔室的覆蓋晶圓 | |
US11929278B2 (en) | Low impedance current path for edge non-uniformity tuning | |
TWI803010B (zh) | 半導體基板支撐件電力傳輸組件 | |
TWI789069B (zh) | 由電極調整進行硬遮罩調諧 | |
US11610800B2 (en) | Capacitive method of detecting wafer chucking and de-chucking | |
US20240249924A1 (en) | Bipolar electrostatic chuck electrode designs | |
TW202433663A (zh) | 高溫雙極靜電卡盤 |