TW202219936A - 顯示器系統以及顯示器控制方法 - Google Patents

顯示器系統以及顯示器控制方法 Download PDF

Info

Publication number
TW202219936A
TW202219936A TW110127925A TW110127925A TW202219936A TW 202219936 A TW202219936 A TW 202219936A TW 110127925 A TW110127925 A TW 110127925A TW 110127925 A TW110127925 A TW 110127925A TW 202219936 A TW202219936 A TW 202219936A
Authority
TW
Taiwan
Prior art keywords
synchronization signal
display
frame
generate
host processor
Prior art date
Application number
TW110127925A
Other languages
English (en)
Inventor
李昌柱
然畯 申
梁薰模
尹晟
李定學
Original Assignee
南韓商三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020200173549A external-priority patent/KR20220048409A/ko
Application filed by 南韓商三星電子股份有限公司 filed Critical 南韓商三星電子股份有限公司
Publication of TW202219936A publication Critical patent/TW202219936A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

可提供一種包括主機處理器及顯示驅動器積體電路的顯示器系統。主機處理器可產生在高位準與低位準之間週期性擺動的時鐘訊號,基於時鐘訊號產生並輸出第一同步訊號,藉由量測顯示面板的訊框更新週期來產生喚醒中斷,藉由基於喚醒中斷啟用影像提供路徑而基於第一同步訊號產生訊框資料,並針對每個訊框更新週期輸出訊框資料。顯示驅動器積體電路可自主機處理器接收第一同步訊號及訊框資料,並且控制顯示面板,使得基於第一同步訊號在顯示面板上顯示對應於訊框資料的訊框影像,而無需儲存訊框資料。

Description

低頻率驅動與低功率驅動之顯示器控制方法以及顯示器系統
示例性實施例大體而言是有關於半導體積體電路,且更具體而言,是有關於低頻率驅動與低功率驅動之顯示器系統以及由所述顯示器系統執行的顯示器控制方法。 [相關申請案的交叉參考]
本申請案根據35 USC § 119主張於2020年10月12日提出申請的韓國專利申請案第10-2020-0130886號及於2020年12月11日在韓國智慧財產局(Korean Intellectual Property Office,KIPO)提出申請的韓國專利申請案第10-2020-0173549號的優先權,所述韓國專利申請案的內容全文以引用的方式併入本案。
隨著資訊技術的發展,顯示裝置對於向使用者提供資訊而言變得重要。例如液晶顯示器(liquid crystal display,LCD)、電漿顯示器及電致發光顯示器等各種顯示裝置已廣受歡迎。其中,電致發光顯示器使用藉由電子與電洞的複合而發光的發光二極體(light-emitting diode,LED)或有機發光二極體(organic light-emitting diode,OLED)而具有快速的響應速度及降低的功耗。最近,已經研究了能夠以低頻率驅動的顯示面板及顯示裝置,並且已經研究了用於以低頻率驅動及/或控制顯示面板及顯示裝置的各種方法。
本揭露的至少一個示例性實施例提供一種顯示器系統,所述顯示器系統能夠有效地實現低頻率驅動及低功率驅動,而無需包括在顯示驅動器積體電路中的訊框緩衝器。
本揭露的至少一個示例性實施例提供由所述顯示器系統執行的顯示器控制方法。
根據一些示例性實施例,一種顯示器系統可包括主機處理器及顯示驅動器積體電路。所述主機處理器可被配置成產生在高位準與低位準之間週期性擺動的時鐘訊號,基於所述時鐘訊號產生並輸出第一同步訊號,藉由量測顯示面板的訊框更新週期來產生喚醒中斷,藉由基於所述喚醒中斷啟用影像提供路徑而基於所述第一同步訊號產生訊框資料,並針對每個訊框更新週期輸出所述訊框資料。所述顯示驅動器積體電路可自所述主機處理器接收所述第一同步訊號及所述訊框資料,並且控制所述顯示面板,使得基於所述第一同步訊號在所述顯示面板上顯示對應於所述訊框資料的訊框影像,而無需儲存所述訊框資料。
根據一些示例性實施例,一種顯示器系統可包括顯示驅動器積體電路及主機處理器。所述顯示驅動器積體電路可被配置成控制顯示面板,且產生並輸出第一同步訊號。所述主機處理器可被配置成自所述顯示驅動器積體電路接收所述第一同步訊號,藉由量測所述顯示面板的訊框更新週期來產生喚醒中斷,藉由基於所述喚醒中斷啟用影像提供路徑來基於所述第一同步訊號產生訊框資料,並且針對每個訊框更新週期輸出所述訊框資料。所述顯示驅動器積體電路可自所述主機處理器接收所述訊框資料,並且控制所述顯示面板,使得基於所述第一同步訊號在所述顯示面板上顯示對應於所述訊框資料的訊框影像,而無需儲存所述訊框資料。
根據一些示例性實施例,一種顯示器系統可包括時鐘源、喚醒定時器、控制/狀態暫存器、定時發生器、延遲單元、影像處理單元及視訊定時器。所述時鐘源可被配置成產生在高位準與低位準之間週期性擺動的時鐘訊號。所述喚醒定時器可被配置成量測顯示面板的訊框更新週期。所述控制/狀態暫存器可被配置成基於來自所述喚醒定時器的量測結果而產生喚醒中斷。所述定時發生器可被配置成基於所述時鐘訊號而產生第一同步訊號以將所述第一同步訊號輸出至顯示驅動器積體電路,或者自所述顯示驅動器積體電路接收第二同步訊號,並且基於所述時鐘訊號以及所述第一同步訊號及所述第二同步訊號中的一者而產生第一垂直同步訊號及第一水平同步訊號。所述延遲單元可被配置成延遲所述第一同步訊號或所述第二同步訊號。所述影像處理單元可被配置成基於所述喚醒中斷被賦能,並產生訊框資料。所述視訊定時器可被配置成基於所述第一垂直同步訊號及所述第一水平同步訊號來控制所述訊框資料的定時,並輸出所述訊框資料。所述第一同步訊號及所述第二同步訊號可經由第一通道輸出或接收,並且所述訊框資料可經由不同於所述第一通道的第二通道輸出。喚醒定時器、控制/狀態暫存器及定時發生器可在一直被啟用的第一電源域中。所述影像處理單元及所述視訊定時器可在不同於所述第一電源域的第二電源域中,並且可被配置成基於所述喚醒中斷被選擇性地賦能。所述顯示器系統可被配置成選擇性地以第一操作模式或第二操作模式中的一者操作,在所述第一操作模式中,所述第一同步訊號在所述定時發生器中產生,且在所述第二操作模式中,所述第二同步訊號是自所述顯示驅動器積體電路接收的。
根據一些示例性實施例,一種顯示器控制方法可包括:由主機處理器基於在高位準與低位準之間週期性擺動的時鐘訊號而產生並輸出第一同步訊號;由所述主機處理器藉由量測顯示面板的訊框更新週期而產生喚醒中斷;藉由基於所述喚醒中斷啟用影像提供路徑,由所述主機處理器基於所述第一同步訊號而產生訊框資料;由所述主機處理器輸出針對每個訊框更新週期的所述訊框資料;由顯示驅動器積體電路自所述主機處理器接收所述第一同步訊號及所述訊框資料;以及由所述顯示驅動器積體電路控制所述顯示面板,使得基於所述第一同步訊號在所述顯示面板上顯示對應於所述訊框資料的訊框影像,而無需儲存所述訊框資料。
根據一些示例性實施例,一種顯示器控制方法可包括:由顯示驅動器積體電路產生並輸出第一同步訊號;由主機處理器自所述顯示驅動器積體電路接收所述第一同步訊號;由所述主機處理器藉由量測顯示面板的訊框更新週期而產生喚醒中斷;藉由基於所述喚醒中斷啟用影像提供路徑,由所述主機處理器基於所述第一同步訊號而產生訊框資料;由所述主機處理器輸出針對每個訊框更新週期的所述訊框資料;由所述顯示驅動器積體電路自所述主機處理器接收所述訊框資料;以及由所述顯示驅動器積體電路控制所述顯示面板,使得基於所述第一同步訊號在所述顯示面板上顯示對應於所述訊框資料的訊框影像,而無需儲存所述訊框資料。
在根據一些示例性實施例的顯示器系統及顯示器控制方法中,顯示驅動器積體電路310a可被實施為不包括訊框緩衝器。舉例而言,主機處理器可量測顯示面板的訊框更新週期,可在需要訊框更新或面板更新時啟用影像提供路徑,並且可基於顯示面板的發射時間向顯示驅動器積體電路傳輸新的訊框。此外,用於主機處理器與顯示驅動器積體電路之間的同步的訊號可自主機處理器或顯示驅動器積體電路中的一者產生,並且可被提供至主機處理器或顯示驅動器積體電路中的另一者。因此,可高效地實施低頻率驅動及低功率驅動。
將參照附圖更全面地描述各種示例性實施例,在附圖中示出了一些示例性實施例。然而,本揭露可以許多不同的形式實施,並且不應被解釋為限於在本文中闡述的所揭露的示例性實施例。在本申請案中,相同的參考編號指代相同的元件。
圖1是示出根據示例性實施例的顯示器系統的方塊圖。
參照圖1,顯示器系統100包括主機處理器200及顯示裝置300。顯示裝置300包括顯示驅動器積體(display driver integrated,DDI)電路310及顯示面板350。顯示器系統100可更包括第一通道CH11及第二通道CH2。
主機處理器200產生一直被轉換的時鐘訊號,且基於所述時鐘訊號產生並輸出第一同步訊號ESYNC。主機處理器200藉由量測顯示面板350的訊框更新週期來產生喚醒中斷,藉由基於喚醒中斷啟用影像提供路徑來基於第一同步訊號ESYNC產生訊框資料FDAT,並針對每個(或每一)訊框更新週期輸出訊框資料FDAT。
在一些示例性實施例中,主機處理器200可以應用處理器(application processor,AP)的形式實施。圖1的實例可被稱為其中主機處理器200產生第一同步訊號ESYNC的AP中心介面(或主機中心介面)。將參照圖2及以下附圖描述主機處理器200的詳細配置及操作。
顯示驅動器積體電路310自主機處理器200接收第一同步訊號ESYNC及訊框資料FDAT,並且控制顯示面板350,使得基於第一同步訊號ESYNC在顯示面板350上顯示對應於訊框資料FDAT的訊框影像,而無需儲存訊框資料FDAT。顯示驅動器積體電路310可被實施為不包括儲存訊框資料FDAT的訊框緩衝器(例如,圖形隨機存取記憶體(graphic random access memory,GRAM))。將參照圖2及以下附圖描述顯示驅動器積體電路310的詳細配置及操作。
在一些示例性實施例中,第一同步訊號ESYNC可經由第一通道CH11自主機處理器200傳輸至顯示驅動器積體電路310,並且訊框資料FDAT可經由不同於第一通道CH11的第二通道CH2自主機處理器200傳輸至顯示驅動器積體電路310。換言之,用於傳輸第一同步訊號ESYNC的第一通道CH11及用於傳輸訊框資料FDAT的第二通道CH2可個別地、獨立地及/或分開地形成。
在一些示例性實施例中,第二通道CH2可基於各種顯示介面標準中的一者(例如,行動工業處理器介面(mobile industry processor interface,MIPI)、高解析度多媒體介面(high definition multimedia interface,HDMI)、顯示端口(display port,DP)、低功率顯示端口(low power display port,LPDP)或高級低功率顯示端口(advanced low power display port,ALPDP)中的一者)來實施。
顯示面板350可基於顯示驅動器積體電路310或在顯示驅動器積體電路310的控制下顯示訊框影像。
在一些示例性實施例中,顯示面板350可具有相對佳的(或優異的、極佳的、傑出的)保持特性。舉例而言,顯示面板350可為氧化物系有機發光顯示面板。舉例而言,顯示面板350可利用單次更新維持影像最長約一秒鐘,且因此即使顯示驅動器積體電路310不包括訊框緩衝器,顯示面板350亦可以相對低的頻率被驅動,藉此降低功耗。將參照圖9及以下附圖描述顯示面板350及包括顯示面板350的顯示裝置300的詳細配置及操作。
在下文中,將基於在其中基於MIPI標準實施第二通道CH2的實例來詳細描述一些示例性實施例。然而,示例性實施例並非僅限於此,並且可被應用或採用於其中基於各種其他顯示介面標準中的一者來實施第二通道CH2的各種實例。
圖2是示出圖1的顯示器系統的實例的方塊圖。
參照圖2,顯示器系統100a包括主機處理器200a及顯示驅動器積體電路310a。顯示器系統100a可更包括第一通道CH11及第二通道CH2。為便於說明,省略了圖1中的顯示面板350。
主機處理器200a可包括視訊模式控制器210及顯示控制器230。主機處理器200a可更包括第一引腳205、資料處理單元220、時鐘源(例如,時鐘發生器)240及發射器(TX)250。
時鐘源240可產生一直被轉換(例如,有規律地或週期性地在高位準與低位準之間擺動)的時鐘訊號CLK。舉例而言,時鐘訊號CLK可用於驅動主機處理器200a中的各種組件並產生各種訊號。舉例而言,時鐘源240可包括環形振盪器、RC振盪器、晶體振盪器或溫度補償晶體振盪器(temperature compensated crystal oscillator,TCXO),但示例性實施例並非僅限於此。
視訊模式控制器210可基於時鐘訊號CLK產生第一同步訊號ESYNC,可藉由量測顯示面板350的訊框更新週期而產生喚醒中斷WIRQ,並且可基於時鐘訊號CLK、第一同步訊號ESYNC及喚醒中斷WIRQ而產生第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1。將參照圖4、圖5及圖6描述視訊模式控制器210的詳細配置。
視訊模式控制器210可一直處於賦能狀態(例如,可一直被賦能)。舉例而言,即使主機處理器200a未產生並輸出訊框資料FDAT並進入閒置模式,視訊模式控制器210亦可一直維持活動模式而不進入閒置模式。閒置模式可被稱為睡眠模式、待機模式、斷電模式、省電模式或類似模式。
第一同步訊號ESYNC可為用於主機處理器200a與顯示驅動器積體電路310a之間的同步的訊號。舉例而言,第一同步訊號ESYNC可對應於顯示裝置300中使用的水平同步訊號。舉例而言,為最小化或防止由於水平同步訊號的輕微偏斜(或差異)引起的閃爍,並且為最小化或防止由於時鐘變化引起的水平同步訊號發散,主機處理器200a可產生由主機處理器200a及顯示驅動器積體電路310a共同使用的第一同步訊號ESYNC,並且可與顯示驅動器積體電路310a共享第一同步訊號ESYNC。舉例而言,第一同步訊號ESYNC可被一直及/或連續產生並被提供至顯示驅動器積體電路310a,而無論是否傳輸訊框資料FDAT(例如,即使當訊框資料FDAT未被傳輸時)。
第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1可為用於控制及/或調整主機處理器200a內的訊框資料FDAT的定時的訊號。
資料處理單元220可控制主機處理器200a的整體操作,並且可提供用於產生訊框資料FDAT的原始資料RDAT。舉例而言,資料處理單元220可包括中央處理單元(central processing unit,CPU)或類似物。
顯示控制器230可控制顯示裝置300及顯示驅動器積體電路310a的操作,並且可基於第一垂直同步訊號VSYNC1、第一水平同步訊號HSYNC1、第一同步訊號ESYNC及原始資料RDAT來產生並輸出訊框資料FDAT。舉例而言,訊框資料FDAT可以封包的形式產生及輸出。顯示控制器230可被稱為顯示處理單元(display processing unit,DPU)。將參照圖7及圖8描述顯示控制器230的詳細配置。
資料處理單元220及顯示控制器230可基於喚醒中斷WIRQ被選擇性地賦能(或激活)。舉例而言,當不希望產生並輸出訊框資料FDAT時,資料處理單元220及顯示控制器230可進入閒置模式。當期望產生及輸出訊框資料FDAT時,資料處理單元220及顯示控制器230的操作模式可基於喚醒中斷WIRQ自閒置模式切換(或改變)至活動模式。資料處理單元220經由其提供原始資料RDAT的路徑及顯示控制器230經由其產生並輸出訊框資料FDAT的路徑可對應於參照圖1描述的影像提供路徑,所述影像提供路徑包括在主機處理器200a中並基於喚醒中斷WIRQ被啟用。
第一引腳205可連接至將第一同步訊號ESYNC傳輸至顯示驅動器積體電路310a的第一通道CH11。舉例而言,引腳可為接觸引腳或接觸接墊,但示例性實施例並非僅限於此。
發射器250可連接至將訊框資料FDAT傳輸至顯示驅動器積體電路310a的第二通道CH2。舉例而言,發射器250可基於MIPI標準來實施。
儘管在圖2中未示出,但主機處理器200a可更包括系統匯流排、記憶體裝置、儲存裝置、多個功能模組及電源管理積體電路(power management integrated circuit,PMIC)。系統匯流排可對應於主機處理器200a中的組件之間的訊號傳輸路徑。記憶體裝置及儲存裝置可儲存用於主機處理器200a的操作的指令及資料。所述多個功能模組可執行主機處理器200a的各種功能。電源管理積體電路可向主機處理器200a中的組件提供操作電壓,並且可控制閒置模式與活動模式之間的上述切換操作。
在一些示例性實施例中,記憶體裝置可包括揮發性記憶體裝置,例如動態隨機存取記憶體(dynamic random access memory,DRAM)、靜態隨機存取記憶體(static random access memory,SRAM)、行動DRAM或類似物。在一些示例性實施例中,儲存裝置可包括非揮發性記憶體裝置,例如可抹除可程式化唯讀記憶體(erasable programmable read-only memory,EPROM)、電可抹除可程式化唯讀記憶體(electrically erasable programmable read-only memory,EEPROM)、快閃記憶體、相變隨機存取記憶體(phase change random access memory,PRAM)、電阻隨機存取記憶體(resistance random access memory,RRAM)、奈米浮閘記憶體(nano floating gate memory,NFGM)、聚合物隨機存取記憶體(polymer random access memory,PoRAM)、磁性隨機存取記憶體(magnetic random access memory,MRAM)、鐵電隨機存取記憶體(ferroelectric random access memory,FRAM)或類似物。在一些示例性實施例中,儲存裝置可更包括嵌入式多媒體卡(embedded multimedia card,eMMC)、通用快閃存儲器(universal flash storage,UFS)、固態驅動器(solid state drive,SSD)、硬碟驅動器(hard disk drive,HDD)、光碟唯讀記憶體(compact disc read-only memory,CD-ROM)或類似物。
在一些示例性實施例中,所述多個功能模組可包括執行通訊功能的通訊模組(例如,碼分多重存取(code division multiple access,CDMA)模組、長期演進(long term evolution,LTE)模組、射頻(radio frequency,RF)模組、超寬帶(ultra-wideband,UWB)模組、無線局域網路(wireless local area network,WLAN)模組、全球互通微波存取(worldwide interoperability for a microwave access,WIMAX)模組或類似物)、執行相機功能的相機模組、輸入-輸出(input-output,I/O)模組(包括執行顯示功能的顯示模組及執行觸控感測功能的觸控面板模組)、以及音訊模組(包括執行音訊訊號的I/O的麥克風(microphone,MIC)模組、揚聲器模組或類似物)。在一些示例性實施例中,所述多個功能模組可更包括全球定位系統(global positioning system,GPS)模組、陀螺儀模組或類似物。
顯示驅動器積體電路310a可包括定時控制器330及列/行驅動器340,並且可不包括訊框緩衝器(例如,GRAM)。顯示驅動器積體電路310a可更包括第二引腳305及接收器(RX)320。
第二引腳305可連接至接收自主機處理器200a提供的第一同步訊號ESYNC的第一通道CH11。舉例而言,第二引腳305可類似於第一引腳205來實施。
接收器320可連接至接收自主機處理器200a提供的訊框資料FDAT的第二通道CH2。舉例而言,接收器320可基於MIPI標準來實施。
定時控制器330可基於第一同步訊號ESYNC及訊框資料FDAT來產生第一控制訊號CS1、第二控制訊號CS2及資料訊號DS,而無需儲存訊框資料FDAT。
列/行驅動器340可基於第一控制訊號CS1、第二控制訊號CS2及資料訊號DS而產生提供至顯示面板350的多個資料電壓(例如,圖10中的資料電壓VDAT)及多個掃描訊號(例如,圖10中的掃描訊號SSC)。顯示面板350可基於所述多個資料電壓及所述多個掃描訊號而顯示對應於訊框資料FDAT的訊框影像。
如上所述,顯示驅動器積體電路310a可不包括訊框緩衝器,且因此可在無需儲存訊框資料FDAT的情況下執行定時控制器330及列/行驅動器340的上述操作(例如,控制顯示面板350以顯示訊框影像的操作)。將參照圖9及圖10描述包括顯示驅動器積體電路310a的顯示裝置的詳細配置。
第一通道CH11可包括將第一引腳205與第二引腳305電性連接的單條導線。舉例而言,第一通道CH11可表示能夠傳輸第一同步訊號ESYNC的單向或雙向訊號線。
第二通道CH2可包括將發射器250與接收器320電性連接的多條導線。舉例而言,第二通道CH2可表示能夠傳輸數位流(例如,位元序列)的雙向數位介面。
在一些示例性實施例中,傳輸第一同步訊號ESYNC及訊框資料FDAT的操作可在MIPI標準的視訊模式期間執行,但示例性實施例並非僅限於此。
在根據一些示例性實施例的顯示器系統100a中,顯示驅動器積體電路310a可被實施為不包括訊框緩衝器。舉例而言,主機處理器200a可量測顯示面板350的訊框更新週期,可在需要訊框更新或面板更新時啟用影像提供路徑,並且可基於顯示面板350的發射時間向顯示驅動器積體電路310a傳輸新的訊框。此外,由於顯示驅動器積體電路310a不包括訊框緩衝器,因此僅一個訊框可被傳輸至顯示驅動器積體電路310a。此外,主機處理器200a可經由第一通道CH11提供第一同步訊號ESYNC,用於與顯示驅動器積體電路310a同步,其中第一通道CH11與用於傳輸訊框資料FDAT的第二通道CH2分開及/或獨立地形成。因此,可高效地實施低頻率驅動及低功率驅動。
圖3是用於描述圖2的顯示器系統中所包括的主機處理器的電源域的圖式。
參照圖2及圖3,主機處理器200a(例如,應用處理器)可包括彼此不同的多個電源域10及20。舉例而言,所述多個電源域10及20可包括第一電源域10及第二電源域20。舉例而言,第一電源域10可對應於在主機處理器200a的活動模式及閒置模式兩者下皆供電的始終通電域,且第二電源域20可對應於在主機處理器200a的閒置模式下斷電的省電域。
根據一些示例性實施例,活動模式可表示主機處理器200a被賦能並且作業系統(operating system,OS)運行。閒置模式可表示主機處理器200a的至少一部分被去能的斷電模式。
在一些示例性實施例中,如圖3所示,視訊模式控制器210可設置在第一電源域10中,並且資料處理單元220及顯示控制器230可包括在第二電源域20中。如上所述,視訊模式控制器210可產生喚醒中斷WIRQ,並且資料處理單元220及顯示控制器230可基於喚醒中斷WIRQ被選擇性地賦能。
舉例而言,資料處理單元220及顯示控制器230可分別包括電源閘控電路PG1及PG2。電源閘控電路PG1及PG2可因應於喚醒中斷WIRQ而分別選擇性地向資料處理單元220及顯示控制器230供電。因此,資料處理單元220及顯示控制器230可彼此獨立地被通電閘控(power-gated)及賦能。
圖4、圖5及圖6是示出包括在圖2的顯示器系統中的主機處理器中所包括的視訊模式控制器的實例的方塊圖。
參照圖4,視訊模式控制器210a可包括喚醒定時器213、控制/狀態暫存器214及定時發生器216。視訊模式控制器210a可更包括延遲單元218。
喚醒定時器213可量測顯示面板350的訊框更新週期,並且可輸出量測結果MR。換言之,喚醒定時器213可量測顯示面板350被刷新的時間(例如,面板放電時間)。
在一些示例性實施例中,由喚醒定時器213量測的訊框更新週期可與顯示面板350的保持特性相關聯或相關。舉例而言,當顯示面板350的最小驅動頻率約為1赫茲時(例如,當顯示面板350可利用單次更新維持影像最長約一秒鐘時),喚醒定時器213可量測約一秒鐘,此為對應於最小驅動頻率的時間。
控制/狀態暫存器214可基於自喚醒定時器213提供的量測結果MR產生喚醒中斷WIRQ。舉例而言,控制/狀態暫存器214可包括特定功能暫存器(special function register,SFR)。控制/狀態暫存器214可被稱為中斷控制器。
定時發生器216可基於時鐘訊號CLK產生第一同步訊號ESYNC,並且延遲單元218可延遲並輸出第一同步訊號ESYNC。舉例而言,定時發生器216可產生對應於第一同步訊號ESYNC的訊號ESYNC’,並且延遲單元218可延遲訊號ESYNC’並且可輸出延遲的訊號作為第一同步訊號ESYNC。如上所述,第一同步訊號ESYNC可為用於主機處理器200a與顯示驅動器積體電路310a之間的同步的訊號,且因此第一同步訊號ESYNC可一直被轉換並且可一直維持活動狀態。舉例而言,延遲單元218可包括延遲元件,用於匹配第一同步訊號ESYNC與經由串行介面自顯示控制器230輸出的同步訊號之間的偏斜。
定時發生器216可基於量測結果MR、時鐘訊號CLK及第一同步訊號ESYNC而產生第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1。舉例而言,當產生或發出喚醒中斷WIRQ時,定時發生器216可產生第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1並將其提供至顯示控制器230。如上所述,第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1可為用於控制及/或調整主機處理器200a內的訊框資料FDAT的定時的訊號,且因此第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1可僅在顯示控制器230被賦能時產生。第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1可被稱為視訊同步訊號。
換言之,喚醒定時器213可為量測顯示面板350被刷新的時間以便提前識別何時需要面板更新的組件。控制/狀態暫存器214可為在需要時喚醒顯示器系統10a並控制將待顯示的訊框傳輸至顯示面板350的操作的組件。定時發生器216可為產生用於主機處理器200a與顯示驅動器積體電路310a之間的同步的訊號的組件。
參照圖5,視訊模式控制器210b可包括喚醒定時器213b、控制/狀態暫存器214及定時發生器216。視訊模式控制器210b可更包括延遲單元218。將省略結合圖4提及的描述。
除了主機處理器200a更包括模式選擇器260、並且喚醒定時器213b的操作被部分改變之外,視訊模式控制器210b可與圖4的視訊模式控制器210a實質上相同。
模式選擇器260可設置顯示面板350的訊框更新週期,並且可輸出訊框設置資訊FRI。舉例而言,模式選擇器260可基於訊框影像的類型、應用的類型、使用者的設置等將訊框更新週期設置在自顯示面板350的最小驅動頻率至可設置的最大驅動頻率的範圍內。舉例而言,訊框更新週期可被設置為作為正常驅動頻率的約60赫茲,可被設置為低於正常驅動頻率的約10赫茲,或者可被設置為作為最小驅動頻率的約1赫茲。
喚醒定時器213b可基於自模式選擇器260提供的訊框設置資訊FRI來量測顯示面板350的由模式選擇器260設置的訊框更新週期,並且可輸出量測結果MR。
參照圖6,視訊模式控制器210c可包括控制/狀態暫存器214c及定時發生器216c。視訊模式控制器210c可更包括延遲單元218。將省略結合圖4提及的描述。
除了主機處理器200a更包括全局定時器270且省略了喚醒定時器213、並且控制/狀態暫存器214c及定時發生器216c的操作被部分改變之外,視訊模式控制器210c可實質上與圖4的視訊模式控制器210a相同。
全局定時器270可產生時間資訊TM,並且可將時間資訊TM提供至整個主機處理器200a。舉例而言,時間資訊TM可被提供至控制/狀態暫存器214c及定時發生器216c。全局定時器270可被稱為系統定時器。
控制/狀態暫存器214c可基於自全局定時器270提供的時間資訊TM而產生喚醒中斷WIRQ。
定時發生器216c可基於時間資訊TM、時鐘訊號CLK及第一同步訊號ESYNC而產生第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1。
圖7及圖8是示出包括在圖2的顯示器系統中的主機處理器中所包括的顯示控制器的實例的方塊圖。
參照圖7,顯示控制器230a可包括影像處理單元232及視訊定時器234。
影像處理單元232可基於喚醒中斷WIRQ被選擇性地賦能,並且當被賦能時,可基於自資料處理單元220提供的原始資料RDAT而產生訊框資料FDAT。舉例而言,影像處理單元232可產生對應於訊框資料FDAT的資料FDAT’。
在一些示例性實施例中,儘管未詳細示出,但影像處理單元232可包括摻合多個層的摻合器、以及執行至少一個顯示品質增強演算法(或影像品質改善演算法)的顯示品質增強器。
摻合表示計算在構成一個螢幕的幾個層(例如,影像)中實際顯示的畫素值的操作。當執行摻合時,可獲得實際顯示在每個畫素上的畫素值。舉例而言,當在畫素上僅設置、排列或放置一個層時,可原樣獲得包括在所述一個層中的畫素值。當在畫素上設置二或更多個層時,可獲得所述二或更多個層中的一個層中所包括的畫素值,或者可基於所述二或更多個層中所包括的畫素值獲得新的畫素值。摻合可被稱為混合及/或合成。
在一些示例性實施例中,所述至少一個顯示品質增強演算法可包括細節增強(detail enhancement,DE)、縮放(或縮放器)、自適應色調圖控制(adaptive tone map control,ATC)、色彩飽和度控制(hue saturation control,HSC)、伽馬及去伽馬(gamma and a de-gamma)、安卓開源項目(Android open source project,AOSP)、色域控制(color gamut control,CGC)、抖動(或抖動(dither))、圓角顯示(round corner display,RCD)、子畫素渲染(sub-pixel rendering,SPR)或類似物。DE可表示用於銳化影像的輪廓的演算法。縮放可表示改變影像的大小的演算法。ATC可表示用於改善室外能見度的演算法。HSC可表示用於改善顏色的色彩及飽和度的演算法。伽馬可表示伽馬校正或補償的演算法。AOSP可表示由安卓作業系統(operation system,OS)定義的用於處理影像轉換矩陣(例如,顏色受損者的模式或夜間模式)的演算法。CGC可表示用於匹配顯示面板的顏色坐標的演算法。抖動可表示使用有限的顏色來表達高位元顏色的效果的演算法。RCD可表示用於處理顯示面板的圓角的演算法。SPR可表示用於增加解析度的演算法。然而,示例性實施例並非僅限於此,並且所述至少一個顯示品質增強演算法可更包括各種其他演算法。
視訊定時器234可基於第一垂直同步訊號VSYNC1、第一水平同步訊號HSYNC1及第一同步訊號ESYNC來控制訊框資料FDAT的定時。舉例而言,視訊定時器234可藉由調整資料FDAT’的定時來輸出訊框資料FDAT。
換言之,視訊定時器234可為基於顯示面板350的發光時間而開始新的訊框、僅傳輸一個訊框並基於所述同步訊號產生定時資訊的組件。舉例而言,視訊定時器234可在視訊模式下僅傳輸一個訊框,並且可經由顯示串行介面(display serial interface,DSI)產生定時資訊。
參照圖8,顯示控制器230b可包括影像處理單元232及視訊定時器234。顯示控制器230b可更包括視訊模式控制器210。將省略結合圖7提及的描述。
除了視訊模式控制器210被包括及/或設置在顯示控制器230b中之外,顯示控制器230b可與圖7的顯示控制器230a實質上相同。視訊模式控制器210可如參照圖4、圖5及圖6所述來實施。
圖9是示出根據示例性實施例的顯示器系統中所包括的顯示裝置的方塊圖。
參照圖9,顯示裝置700包括顯示面板710及顯示驅動器積體電路。顯示驅動器積體電路可包括資料驅動器720、掃描驅動器730、電源740及定時控制器750。
顯示面板710基於影像資料(例如,基於訊框資料)操作(例如,顯示影像)。顯示面板710可經由多條資料線D1、D2、…、DM連接至資料驅動器720,並且可經由多條掃描線S1、S2、…、SN連接至掃描驅動器730。所述多條資料線D1、D2、…、DM可在第一方向上延伸,並且所述多條掃描線S1、S2、…、SN可在與第一方向交叉(例如,實質上垂直)的第二方向上延伸。
顯示面板710可包括以具有多個列及多個行的矩陣形式排列的多個畫素PX。如將參照圖10描述,所述多個畫素PX中的每一者可包括發光元件及用於驅動所述發光元件的至少一個電晶體。所述多個畫素PX中的每一者可電性連接至所述多條資料線D1、D2、…、DM中的相應一者及所述多條掃描線S1、S2、…、SN中的相應一者。
在一些示例性實施例中,顯示面板710可為在不使用背光單元的情況下發光的自發光顯示面板。舉例而言,顯示面板710可為包括有機發光二極體(OLED)作為發光元件的有機發光顯示面板。
在一些示例性實施例中,顯示面板710可具有能夠執行低頻率驅動的相對良好(例如,優異)的保持特性。舉例而言,顯示面板710可為基於氧化物的有機發光顯示面板,其包括有機發光二極體作為發光元件,並且包括至少一個包括低溫多晶氧化物(low-temperature polycrystalline oxide,LTPO)的電晶體。
然而,示例性實施例並非僅限於此,並且顯示面板710可為包括背光單元並且能夠執行低頻率驅動的液晶顯示(LCD)面板。
在一些示例性實施例中,依據顯示裝置700的驅動方案,顯示面板710中所包括的所述多個畫素PX中的每一者可具有各種配置。舉例而言,顯示裝置700可用類比或數位驅動方案來驅動。類比驅動方案使用對應於輸入資料的可變電壓位準來產生灰階,而數位驅動方案使用發光二極體發光的可變持續時間來產生灰階。類比驅動方案難以實施,乃因當顯示器為大並且需要高解析度時,其需要在製造上複雜的驅動積體電路(IC)。另一方面,數位驅動方案可藉由更簡單的IC結構輕鬆實施所需的高解析度。將參照圖10描述所述多個畫素PX中的每一者的實例。
定時控制器750可控制顯示裝置700的整體操作。舉例而言,定時控制器750可自主機處理器200接收第一同步訊號ESYNC,並且可基於第一同步訊號ESYNC向資料驅動器720、掃描驅動器730及電源740提供預定的控制訊號CS1、CS2及CS3,以控制顯示裝置700的操作。舉例而言,控制訊號CS1、CS2及CS3可包括在顯示裝置700內部使用的垂直同步訊號及水平同步訊號。
定時控制器750可自主機處理器200接收訊框資料FDAT,並基於訊框資料FDAT產生用於顯示影像的資料訊號DS。舉例而言,訊框資料FDAT可包括紅色影像資料、綠色影像資料及藍色影像資料。此外,訊框資料FDAT可包括白色影像資料。在一些示例性實施例中,訊框資料FDAT可包括品紅色影像資料、黃色影像資料、青色影像資料或類似影像資料。
資料驅動器720可基於控制訊號CS1及資料訊號DS而產生多個資料電壓,並且可經由所述多條資料線D1、D2、…、DM將所述多個資料電壓施加至顯示面板710。舉例而言,資料驅動器720可包括將數位形式的資料訊號DS轉換成類比形式的所述多個資料電壓的數位類比轉換器(digital-to-analog converter,DAC)。
掃描驅動器730可基於控制訊號CS2產生多個掃描訊號,並且可經由所述多條掃描線S1、S2、…、SN將所述多個掃描訊號施加至顯示面板710。所述多條掃描線S1、S2、…、SN可基於所述多個掃描訊號被依序激活。
定時控制器750可對應於圖2中的定時控制器330,且資料驅動器720及掃描驅動器730可對應於圖2中的列/行驅動器340。
在一些示例性實施例中,資料驅動器720、掃描驅動器730及定時控制器750可被實施為一個積體電路。在一些其他示例性實施例中,資料驅動器720、掃描驅動器730及定時控制器750可被實施為二或更多個積體電路。至少包括定時控制器750及資料驅動器720的驅動模組可被稱為定時控制器嵌入式資料驅動器(timing controller embedded data driver,TED)。
電源740可基於控制訊號CS3向顯示面板710供應第一電源電壓ELVDD及第二電源電壓ELVSS。舉例而言,第一電源電壓ELVDD可為高電源電壓,且第二電源電壓ELVSS可為低電源電壓。
在一些示例性實施例中,在顯示驅動器積體電路中所包括的至少一些元件可設置(例如,直接安裝)在顯示面板710上,或者可以載帶封裝(tape carrier package,TCP)類型連接至顯示面板710。在一些示例性實施例中,在顯示驅動器積體電路中所包括的元件中的至少一些元件可整合在顯示面板710上。在一些示例性實施例中,在顯示驅動器積體電路中所包括的元件可分別用單獨的電路/模組/晶片來實施。在一些其他示例性實施例中,基於功能,在顯示驅動器積體電路中所包括的一些元件可組合成一個電路/模組/晶片,或者可進一步分成多個電路/模組/晶片。
圖10是示出包括在圖9的顯示裝置中的顯示面板中所包括的畫素的實例的電路圖。
參照圖10,每個畫素PX可包括開關電晶體TS、儲存電容器CST、驅動電晶體TD及有機發光二極體EL。
開關電晶體TS可具有連接至資料線Di的第一電極、連接至儲存電容器CST的第二電極及連接至掃描線Sj的閘電極。因應於自掃描驅動器730接收的掃描訊號SSC,開關電晶體TS可將自資料驅動器720接收的資料電壓VDAT傳遞至儲存電容器CST。
儲存電容器CST可具有連接至第一電源電壓ELVDD的第一電極、以及連接至驅動電晶體TD的閘電極及儲存電容器CST的第二電極的第二電極。儲存電容器CST可儲存經由開關電晶體TS傳遞的資料電壓VDAT。
驅動電晶體TD可具有連接至第一電源電壓ELVDD的第一電極、連接至有機發光二極體EL的第二電極及連接至儲存電容器CST的閘電極。驅動電晶體TD可依據儲存在儲存電容器CST中的資料電壓VDAT而導通或關斷。
有機發光二極體EL可具有連接至驅動電晶體TD的陽極電極及連接至第二電源電壓ELVSS的陰極電極。當驅動電晶體TD導通時,有機發光二極體EL可基於自第一電源電壓ELVDD流向第二電源電壓ELVSS的電流而發光。畫素PX的亮度可隨著流經有機發光二極體EL的電流增加而增加。
在一些示例性實施例中,開關電晶體TS及驅動電晶體TD可包括LTPO。舉例而言,驅動電晶體TD可為包括LTPS的低溫多晶矽(low-temperature poly-silicon,LTPS)薄膜電晶體(thin film transistor,TFT),並且開關電晶體TS可為包括氧化物半導體的氧化物TFT。由於相對高的電子遷移率,LTPS TFT可能適合或合適於電流驅動。由於相對低的漏電流,氧化物TFT可能適合或合適於開關。因此,當LTPS TFT及氧化物TFT一起使用時,可獲得改善的特性(例如,優異的保持特性)。包括LTPS TFT及氧化物TFT兩者的畫素可被稱為LTPO畫素,且包括LTPO畫素的顯示面板可被稱為混合氧化物面板(hybrid oxide panel,HOP)。
儘管圖10示出有機發光二極體畫素作為可包括在顯示面板710中的每個畫素PX的實例,但應理解,示例性實施例並非僅限於有機發光二極體畫素,並且可應用於各種類型及配置的任何畫素。
圖11A、圖11B、圖11C、圖11D、圖12A、圖12B、圖12C及圖12D是用於描述圖1的顯示器系統中所包括的顯示裝置的操作的圖式。
參照圖11A、圖11B、圖11C及圖11D,顯示裝置300中所包括的顯示驅動器積體電路310可藉由將一個訊框間隔TF分成多個子間隔(例如,N個子間隔,其中N是大於或等於1的自然數)來驅動顯示面板350。一個訊框間隔TF可表示在顯示面板350上顯示一個訊框影像的時間間隔。舉例而言,N=2 M,其中M是零或大於或等於1的自然數。
舉例而言,圖11A示出其中N=1的實例。換言之,訊框間隔TF可不被分成子部分。在圖11A及隨後的圖中,粗的垂直線可指示訊框間隔TF的起點及終點,並且可指示例如包括在垂直同步訊號中的脈衝。
圖11B示出其中N=2並且訊框間隔TF被分成兩個子部分TSF1a及TSF2a的實例。類似地,圖11C示出其中N=4並且訊框間隔TF被分成四個子部分TSF1b、TSF2b、TSF3b及TSF4b的實例。圖11D示出其中N=32並且訊框間隔TF被分成32個子部分的實例。然而,示例性實施例並非僅限於此。在一些示例性實施例中,可將N改變為適合於顯示器系統100的配置的最佳化值。
在一些示例性實施例中,列/行驅動器340可開始在所述多個子間隔中在接收到訊框資料FDAT之後首先出現或到達的第一子間隔中顯示訊框影像的操作。將參照圖12D詳細描述基於子間隔顯示訊框影像的操作。
參照圖12A、圖12B及圖12C,顯示裝置300可基於各種驅動頻率操作。
圖12A示出顯示裝置300基於第一驅動頻率DFREQ1操作的實例。舉例而言,第一驅動頻率DFREQ1可為作為正常驅動頻率的約60赫茲。在圖12A的實例中,可為每一訊框產生並提供對應於訊框影像F1、F2、F3、F4、F5、F6、F7、F8、F9、F10、F11、F12、F13及F14的訊框資料FDAT,並且顯示面板350可在每一訊框期間顯示訊框影像F1至F14中的相應一者。換言之,在圖12A的實例中,所有訊框皆可為顯示實際訊框影像的活動訊框
Figure 02_image001
圖12B示出顯示裝置300基於第二驅動頻率DFREQ2操作的實例。舉例而言,第二驅動頻率DFREQ2可為約10赫茲。在圖12B的實例中,可為第(6K+1)個訊框中的每一者產生及提供對應於訊框影像F1、F7及F13的訊框資料FDAT,其中K為零或大於或等於1的自然數,並且顯示面板350可在第(6K+1)個訊框中的每一者期間顯示訊框影像F1、F7及F13中的相應一者。在除了第(6K+1)個訊框之外的剩餘(或其餘、餘留)訊框期間,可在不產生及提供訊框資料FDAT的情況下保持在前一訊框中顯示的訊框影像,並且顯示器系統100內部用於產生及提供訊框資料FDAT的組件可進入閒置模式。換言之,在圖12B的實例中,僅第(6K+1)個訊框可為活動訊框
Figure 02_image001
,且其餘訊框可為閒置訊框
Figure 02_image003
.
圖12C示出了顯示裝置300基於第三驅動頻率DFREQ3操作的示例。舉例而言,第三驅動頻率DFREQ3可為作為最小驅動頻率的約1赫茲。在圖12C的實例中,可為第(60K+1)個訊框中的每一者產生及提供對應於訊框影像F1的訊框資料FDAT,並且顯示面板350可在第(60K+1)個訊框中的每一者期間顯示訊框影像F1。在除了第(60K+1)個訊框之外的剩餘訊框期間,可保持在前一訊框中顯示的訊框影像。換言之,在圖12C的實例中,僅第(60K+1)個訊框可為活動訊框
Figure 02_image001
,且其餘訊框可為閒置訊框
Figure 02_image003
.
在一些示例性實施例中,圖12B及圖12C中的每一者可表示用於顯示靜止影像(或靜態影像、停止影像)的操作模式。
參照圖12D,當如圖12B及圖12C所示執行低頻率驅動時,可使用圖11B、圖11C及圖11D所示的所述多個子間隔來控制及/或調整新訊框的起點。
如同圖11D的實例,圖12D示出其中N=32並且訊框間隔TF被分成32個子部分的實例。在圖12D中,VSS、HSS及DAT可分別表示在顯示裝置300中使用的垂直同步訊號、水平同步訊號及資料訊號。
當控制及/或調整新訊框的起點時,可藉由將顯示面板350的發光時間分成N個子間隔來提供在顯示品質無差異的情況下開始新的訊框的功能。當操作模式自閒置模式切換至活動模式時(例如,當顯示的訊框自閒置訊框
Figure 02_image003
變為活動訊框
Figure 02_image001
時),即使在當前訊框開始之後接收到有效資料VALID_DATA,其可能亦不會等到下一訊框間隔的開始,並且新的訊框可在當前訊框間隔中所劃分的n個子間隔中出現在最早子間隔處的時間開始。在圖12D的實例中,當在當前訊框間隔中接收到有效資料VALID_DATA時,新的訊框可在時間t1開始(例如,在32個子間隔中的第三個子間隔的起點)。在圖12D中,有效資料VALID_DATA之前的VBP可表示後沿間隔,且有效資料VALID_DATA之後的VFP可表示前沿間隔。
當根據一些示例性實施例由顯示器系統100執行低頻率驅動時,資料可僅在活動訊框
Figure 02_image001
中傳輸,並且顯示器系統100的大多數組件可在閒置訊框
Figure 02_image003
中切換至閒置模式,即使顯示驅動器積體電路310不包括訊框緩衝器。因此,可降低功耗。
圖13是示出根據示例性實施例的顯示器系統的方塊圖。將省略結合圖1提及的描述。
參照圖13,顯示器系統101包括主機處理器201及顯示裝置301。顯示裝置301包括顯示驅動器積體電路311及顯示面板350。顯示器系統101可更包括第一通道CH12及第二通道CH2。
除了用於主機處理器201與顯示驅動器積體電路311之間的同步的第一同步訊號ESYNC是自顯示驅動器積體電路311產生並被提供至主機處理器201之外,顯示器系統101可實質上與圖1的顯示器系統100相同。
顯示驅動器積體電路311控制顯示面板350,且產生並輸出第一同步訊號ESYNC。第一同步訊號ESYNC可實質上與圖1中的第一同步訊號ESYNC相同。圖13的實例可被稱為DDI中心介面,在所述DDI中心介面中,顯示驅動器積體電路311產生第一同步訊號ESYNC。
主機處理器201自顯示驅動器積體電路311接收第一同步訊號ESYNC。主機處理器201藉由量測顯示面板350的訊框更新週期來產生喚醒中斷,藉由基於喚醒中斷啟用影像提供路徑來基於第一同步訊號ESYNC產生訊框資料FDAT,並且針對每個訊框更新週期輸出訊框資料FDAT。
顯示驅動器積體電路311自主機處理器201接收訊框資料FDAT,並控制顯示面板350,使得基於第一同步訊號ESYNC在顯示面板350上顯示對應於訊框資料FDAT的訊框影像,而無需儲存訊框資料FDAT。顯示驅動器積體電路311可被實施為不包括儲存訊框資料FDAT的訊框緩衝器。
在一些示例性實施例中,第一同步訊號ESYNC可經由第一通道CH12自顯示驅動器積體電路311傳輸至主機處理器201,並且訊框資料FDAT可經由不同於第一通道CH12的第二通道CH2自主機處理器201傳輸至顯示驅動器積體電路311。
圖14是示出圖13的顯示器系統的實例的方塊圖。將省略結合圖2提及的描述。
參照圖14,顯示器系統101a包括主機處理器201a及顯示驅動器積體電路311a。顯示器系統101a可更包括第一通道CH12及第二通道CH2。
主機處理器201a可包括視訊模式控制器211及顯示控制器230。主機處理器200a可更包括第一引腳207、資料處理單元220、時鐘源240及發射器250。
除了自顯示驅動器積體電路311a接收第一同步訊號ESYNC、並且視訊模式控制器211及第一引腳207的操作被部分改變之外,主機處理器201a可實質上與圖2中的主機處理器200a相同。
視訊模式控制器211可藉由量測顯示面板350的訊框更新週期來產生喚醒中斷WIRQ,並且可基於時鐘訊號CLK、第一同步訊號ESYNC及喚醒中斷WIRQ來產生第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1。視訊模式控制器211可一直具有賦能狀態。
第一引腳207可連接至接收自顯示驅動器積體電路311a提供的第一同步訊號ESYNC的第一通道CH12。
顯示驅動器積體電路311a可包括定時控制器331及列/行驅動器340,並且可不包括訊框緩衝器。顯示驅動器積體電路311a可更包括第二引腳307及接收器320。
除了顯示驅動器積體電路311a產生第一同步訊號ESYNC、並且定時控制器331及第二引腳307的操作被部分改變之外,顯示驅動器積體電路311a可實質上與圖2中的顯示驅動器積體電路310a相同。
定時控制器331可產生第一同步訊號ESYNC,並且可基於第一同步訊號ESYNC及訊框資料FDAT而產生第一控制訊號CS1、第二控制訊號CS2及資料訊號DS,而無需儲存訊框資料FDAT。儘管在圖14中未示出,但顯示驅動器積體電路311a可更包括時鐘源,所述時鐘源產生用於產生第一同步訊號ESYNC的時鐘訊號。
第二引腳307可連接至向主機處理器201a傳輸第一同步訊號ESYNC的第一通道CH12。
在根據一些示例性實施例的顯示器系統101a中,顯示驅動器積體電路311a可被實施為不包括訊框緩衝器。舉例而言,主機處理器201a可量測顯示面板350的訊框更新週期,可在需要訊框更新或面板更新時啟用影像提供路徑,並且可基於顯示面板350的發射時間而向顯示驅動器積體電路311a傳輸新的訊框。此外,顯示驅動器積體電路311a可經由第一通道CH12提供第一同步訊號ESYNC,用於與主機處理器201a同步,第一通道CH12與用於傳輸訊框資料FDAT的第二通道CH2分開及/或獨立地形成。因此,可高效地實施低頻率驅動及低功率驅動。
圖15是示出包括在圖14的顯示器系統中的主機處理器中所包括的視訊模式控制器的實例的方塊圖。將省略結合圖4提及的描述。
參照圖15,視訊模式控制器211a可包括喚醒定時器213、控制/狀態暫存器214及定時發生器215。視訊模式控制器211a可更包括延遲單元219。
除了自顯示驅動器積體電路311a接收第一同步訊號ESYNC、並且定時發生器215及延遲單元219的操作被部分改變之外,視訊模式控制器211a可實質上與圖4的視訊模式控制器210a相同。喚醒定時器213及控制/狀態暫存器214可實質上與參照圖4所述者相同。
延遲單元219可延遲第一同步訊號ESYNC並將其提供至定時發生器215,且定時發生器215可基於量測結果MR、時鐘訊號CLK及第一同步訊號ESYNC而產生第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1。舉例而言,延遲單元219可延遲第一同步訊號ESYNC以產生訊號ESYNC”,且定時發生器215可接收訊號ESYNC”作為第一同步訊號ESYNC。舉例而言,延遲單元219可包括延遲元件,用於匹配自顯示驅動器積體電路311a接收的第一同步訊號ESYNC與經由串行介面自顯示控制器230輸出的同步訊號之間的偏斜。
圖16是示出根據示例性實施例的顯示器系統的方塊圖。將省略結合圖1及圖13提及的描述。
參照圖16,顯示器系統102包括主機處理器202及顯示裝置302。顯示裝置302包括顯示驅動器積體電路312及顯示面板350。顯示器系統102可更包括第一通道CH11及CH12以及第二通道CH2。
除了用於主機處理器202與顯示驅動器積體電路312之間的同步的同步訊號包括自主機處理器202產生的第一同步訊號ESYNC1及自顯示驅動器積體電路312產生的第二同步訊號ESYNC2之外,顯示器系統102可實質上與圖1的顯示器系統100相同。
第一同步訊號ESYNC1可實質上與圖1中的第一同步訊號ESYNC相同,並且由主機處理器202產生第一同步訊號ESYNC1的操作可實質上與參照圖1描述的操作相同。第二同步訊號ESYNC2可實質上與圖13中的第一同步訊號ESYNC相同,並且由顯示驅動器積體電路312產生第二同步訊號ESYNC2的操作可實質上與參照圖13描述的操作相同。
在一些示例性實施例中,顯示器系統102可選擇性地以第一操作模式及第二操作模式中的一者操作。在第一操作模式期間,顯示器系統102可產生第一同步訊號ESYNC1,並且可基於第一同步訊號ESYNC1進行操作。在第二操作模式期間,顯示器系統102可產生第二同步訊號ESYNC2,並且可基於第二同步訊號ESYNC2進行操作。第一操作模式可被稱為AP中心模式,並且顯示器系統102可以參照圖1至圖12描述的第一操作模式實施及操作。第二操作模式可被稱為DDI中心模式,並且顯示器系統102可以參照圖13至圖15描述的第二操作模式實施及操作。舉例而言,第一通道CH12及第二同步訊號ESYNC2可在第一操作模式中被去能或去激活,且第一通道CH11及第一同步訊號ESYNC1可在第二操作模式中被去能或去激活。
在一些示例性實施例中,可省略第一通道CH11及CH12中的一者。舉例而言,可僅使用一個第一通道,在第一操作模式下,第一同步訊號ESYNC1可經由所述一個第一通道自主機處理器202傳輸至顯示驅動器積體電路312,且在第二操作模式下,第二同步訊號ESYNC2可經由所述一個第一通道自顯示驅動器積體電路312傳輸至主機處理器202。
圖17是示出圖16的顯示器系統的實例的方塊圖。將省略結合圖2及圖14提及的描述。
參照圖17,顯示器系統102a包括主機處理器202a及顯示驅動器積體電路312a。顯示器系統101a可更包括第一通道CH11及CH12以及第二通道CH2。
主機處理器202a可包括視訊模式控制器212及顯示控制器230。主機處理器202a可更包括第一引腳205及207、資料處理單元220、時鐘源240及發射器250。
除了主機處理器202a另外接收第二同步訊號ESYNC2之外,主機處理器202a可實質上與圖2中的主機處理器200a相同。視訊模式控制器212可在第一操作模式中類似於圖2中的視訊模式控制器210操作,並且可在第二操作模式中類似於圖14中的視訊模式控制器211操作。
顯示驅動器積體電路312a可包括定時控制器332及列/行驅動器340,並且可不包括訊框緩衝器。顯示驅動器積體電路312a可更包括第二引腳305及307以及接收器320。
除了顯示驅動器積體電路312a另外產生第二同步訊號ESYNC2之外,顯示驅動器積體電路312a可實質上與圖2中的顯示驅動器積體電路310a相同。定時控制器332可在第一操作模式中類似於圖2中的定時控制器330操作,並且可在第二操作模式中類似於圖14中的定時控制器331操作。
圖18是示出包括在圖17的顯示器系統中的主機處理器中所包括的視訊模式控制器的實例的方塊圖。將省略結合圖4及圖15提及的描述。
參照圖18,視訊模式控制器212a可包括喚醒定時器213、控制/狀態暫存器214及定時發生器217。視訊模式控制器212a可更包括延遲單元218及219。
除了視訊模式控制器212a另外接收第二同步訊號ESYNC2之外,視訊模式控制器212a可實質上與圖4的視訊模式控制器210a相同。定時發生器217可在第一操作模式中類似於圖4中的定時發生器216操作,並且可在第二操作模式中類似於圖15中的定時發生器215操作。訊號ESYNC1’及ESYNC2”可分別實質上與圖4及圖15中的訊號ESYNC’及ESYNC”相同。
儘管未詳細示出,但圖15及圖18中的視訊模式控制器211a及212a可如參照圖5及圖6所描述般實施,圖14及圖17中的顯示控制器230可如參照圖7及圖8所描述般實施,並且圖13及圖16中的顯示裝置301及302可如參照圖11A、圖11B、圖11C、圖11D、圖12A、圖12B、圖12C及圖12D所描述般操作。
圖19是示出根據示例性實施例的顯示器控制方法的流程圖。
參照圖1、圖2及圖19,在根據示例性實施例的顯示器控制方法中,基於時鐘訊號CLK產生並輸出第一同步訊號ESYNC(步驟S110)。步驟S110可由主機處理器200執行。圖19示出在AP中心介面(或AP中心模式)中的操作。
藉由量測顯示面板350的訊框更新週期來產生喚醒中斷WIRQ(步驟S210)。步驟S210可由主機處理器200執行。舉例而言,步驟S210可如參照圖4、圖5及圖6所描述般執行。
藉由基於喚醒中斷WIRQ啟用影像提供路徑,基於第一同步訊號ESYNC產生訊框資料FDAT(步驟S310),並且針對每個訊框更新週期輸出訊框資料FDAT(步驟S410)。步驟S310及S410可由主機處理器200執行。將參照圖20詳細描述步驟S310及S410。
接收第一同步訊號ESYNC及訊框資料FDAT(步驟S510),並且控制顯示面板350,使得基於第一同步訊號ESYNC在顯示面板350上顯示對應於訊框資料FDAT的訊框影像,而無需儲存訊框資料FDAT(步驟S610)。步驟S510及S610可由顯示驅動器積體電路310執行。舉例而言,步驟S610可如參照圖11A、圖11B、圖11C、圖11D、圖12A、圖12B、圖12C及圖12D所描述般執行。
圖20是示出圖19中的步驟S310及S410的實例的流程圖。
參照圖2、圖19及圖20,在步驟S310中,可基於喚醒中斷WIRQ對顯示控制器230進行賦能(步驟S312),可產生訊框資料FDAT(步驟S314),並且可產生第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1(步驟S316)。在步驟S410中,可基於第一垂直同步訊號VSYNC1及第一水平同步訊號HSYNC1來控制訊框資料FDAT的定時(步驟S412)。步驟S312及S316可由視訊模式控制器210執行,且步驟S314及S412可由顯示控制器230執行。舉例而言,步驟S312、S314、S316及S412可如參照圖4至圖8所描述般執行。
圖21是示出根據示例性實施例的顯示器控制方法的流程圖。將省略結合圖19提及的描述。
參照圖13及圖21,在根據示例性實施例的顯示器控制方法中,產生並輸出第一同步訊號ESYNC(步驟S120),並且接收第一同步訊號ESYNC(步驟S130)。步驟S120可由顯示驅動器積體電路311執行,且步驟S130可由主機處理器201執行。圖21示出DDI中心介面(或DDI中心模式)中的操作。
此後,步驟S210、S310及S410可與參照圖19所描述者實質上相同。此後,接收訊框資料FDAT(步驟S520)。步驟S520可由顯示驅動器積體電路311執行。此後,步驟S610可與參照圖19所述者實質上相同。
圖22是示出根據示例性實施例的包括顯示器系統的電子系統的方塊圖。
參照圖22,電子系統1000可被實施為使用或支持行動工業處理器介面(mobile industry processor interface,MIPI)的資料處理裝置。電子系統1000可包括應用處理器1110、影像感測器1140、顯示裝置1150等。電子系統1000可更包括射頻(radio frequency,RF)晶片1160、全球定位系統(global positioning system,GPS)1120、儲存器1170、麥克風(microphone,MIC)1180、動態隨機存取記憶體(dynamic random access memory,DRAM)1185及揚聲器1190。此外,電子系統1000可使用超寬頻(ultra-wideband,UWB)1210、無線局域網(wireless local area network,WLAN)1220、全球互通微波存取(worldwide interoperability for microwave access,WIMAX)1230等來執行通訊。
應用處理器1110可為控制影像感測器1140及顯示裝置1150的操作的控制器或處理器。
應用處理器1110可包括:顯示串行介面(display serial interface,DSI)主機1111,與顯示裝置1150的DSI裝置1151執行串行通訊;相機串行介面(camera serial interface,CSI)主機1112,與影像感測器1140的CSI裝置1141執行串行通訊;物理層(physical layer,PHY)1113,基於MIPI數位射頻(DigRF)與射頻晶片1160的PHY 1161執行資料通訊;以及DigRF主站(MASTER)1114,控制物理層1161的資料通訊。可藉由DigRF主站1114控制RF晶片1160的DigRF從站(SLAVE)1162。
在一些示例性實施例中,DSI主機1111可包括串行化器(serializer,SER),並且DSI裝置1151可包括解串器(deserializer,DES)。在一些示例性實施例中,CSI主機1112可包括解串器(DES),並且CSI裝置1141可包括串行化器(SER)。
根據一些示例性實施例,應用處理器1110可為主機處理器或應用處理器,根據一些示例性實施例,DSI裝置1151可為顯示驅動器積體電路,並且應用處理器1110及DSI裝置1151可根據一些示例性實施例形成顯示器系統,並且可根據一些示例性實施例執行顯示器控制方法。
本發明概念可應用於包括顯示裝置及顯示器系統的各種電子裝置及系統。舉例而言,發明概念可應用於例如個人電腦(personal computer,PC)、伺服器電腦、資料中心、工作站、行動電話、智慧型電話、平板電腦、膝上型電腦、個人數位助理(personal digital assistant,PDA)、可攜式多媒體播放器(portable multimedia player,PMP)、數位相機、便攜式遊戲控制台、音樂播放器、攝錄像機、視訊播放器、導航裝置、可穿戴裝置、物聯網(internet of things,IoT)裝置、萬物互聯(internet of everything,IoE)裝置、電子書閱讀器、虛擬現實(virtual reality,VR)裝置、增強現實(augmented reality,AR)裝置、機器人裝置、無人機等系統。
被揭露為黑盒子的各種元件(例如,視訊模式控制器、資料處理單元、顯示控制器、時鐘源、發射器、接收器、喚醒定時器、控制/狀態暫存器、定時發生器、延遲單元、影像處理單元、視訊定時器、模式選擇器、全局定時器、列/行驅動器、定時控制器、掃描驅動器及資料驅動器)可為主機處理器220a的功能單元,並且可實施為處理電路系統,例如包括邏輯電路的硬體或者硬體與軟體的組合,例如執行軟體的處理器。舉例而言,處理電路系統可包括但不限於中央處理單元(CPU)、算術邏輯單元(arithmetic logic unit,ALU)、數位訊號處理器、微型電腦、現場可程式化閘陣列(field programmable gate array,FPGA)、系統晶片(System-on-Chip,SoC)、可程式化邏輯單元、微處理器、應用專用積體電路(application-specific integrated circuit,ASIC)等。
前述內容是一些示例性實施例的說明,且不應被解釋為對其進行限制。儘管已描述了一些示例性實施例,但熟習此項技術者將容易理解,在實質上不脫離示例性實施例的新穎教示內容及優點的情況下,可在示例性實施例中作出許多修改。因此,所有此類修改皆旨在包括在如在申請專利範圍中所定義的示例性實施例的範圍內。因此,應理解,前述內容是各種示例性實施例的說明,並且不應被解釋為限於所揭露的特定示例性實施例,並且對所揭露的示例性實施例以及其他示例性實施例的修改旨在包括在所附申請專利範圍的範圍內。
10:第一電源域/電源域 20:第二電源域/電源域 100、100a、101、101a、102、102a:顯示器系統 200、200a、201、201a、202、202a:主機處理器 205、207:第一引腳 210、210a、210b、210c、211、211a、212、212a:視訊模式控制器 213、213b:喚醒定時器 214、214c:控制/狀態暫存器 215、216、216c、217:定時發生器 218、219:延遲單元 220:資料處理單元 230、230a、230b:顯示控制器 232:影像處理單元 234:視訊定時器 240:時鐘源 250:發射器(TX) 260:模式選擇器 270:全局定時器 300、301、302、700:顯示裝置 305、307:第二引腳 310、310a、311、311a、312、312a:顯示驅動器積體(DDI)電路 320:接收器(RX) 330、331、332:定時控制器 340:列/行驅動器 350、710:顯示面板 720:資料驅動器 730:掃描驅動器 740:電源 750:定時控制器 1000:電子系統 1110:應用處理器 1111:顯示串行介面(DSI)主機 1112:相機串行介面(CSI)主機 1113、1161:物理層/PHY 1114:DigRF主站(MASTER) 1120:全球定位系統(GPS) 1140:影像感測器 1141:CSI元件 1150:顯示元件 1151:DSI元件/DSI裝置 1160:射頻(RF)晶片 1162:DigRF從站(SLAVE) 1170:儲存器 1180:麥克風(MIC) 1185:動態隨機存取記憶體(DRAM) 1190:揚聲器 1210:超寬頻(UWB) 1220:無線局域網(WLAN) 1230:全球互通微波存取(WIMAX) CH2:第二通道 CH11、CH12:第一通道 CLK:時鐘訊號 CS1:第一控制訊號/控制訊號 CS2:第二控制訊號/控制訊號 CS3:控制訊號 CST:儲存電容器 D1、D2、Di、DM:資料線 DAT、DS:資料訊號 DFREQ1:第一驅動頻率 DFREQ2:第二驅動頻率 DFREQ3:第三驅動頻率 EL:有機發光二極體 ELVDD:第一電源電壓 ELVSS:第二電源電壓 ESYNC、ESYNC1:第一同步訊號 ESYNC’、ESYNC”、ESYNC1’、ESYNC2”:訊號 ESYNC2:第二同步訊號 F1、F2、F3、F4、F5、F6、F7、F8、F9、F10、F11、F12、F13、F14:訊框影像 FDAT:訊框資料 FDAT’:資料 FRI:訊框設置資訊 HSS:水平同步訊號 HSYNC1:第一水平同步訊號 MR:量測結果 PG1、PG2:電源閘控電路 PX:畫素 RDAT:原始資料 RX:接收器 S1、S2、Sj、SN:掃描線 S110、S120、S130、S210、S310、S312、S314、S316、S410、S412、S510、S520、S610:步驟 SSC:掃描訊號 TD:驅動電晶體 TF:訊框間隔 TM:時間資訊 TS:開關電晶體 TSF1a、TSF1b、TSF2a、TSF2b、TSF3b、TSF4b:子部分 TX:發射器 t1:時間 VALID_DATA:有效資料 VBP:後沿間隔 VDAT:資料電壓 VFP:前沿間隔 VSS:垂直同步訊號 VSYNC1:第一垂直同步訊號 WIRQ:喚醒中斷
Figure 02_image001
:活動訊框
Figure 02_image003
:閒置訊框
結合附圖閱讀以下詳細說明,將更清楚地理解說明性的、非限制性的示例性實施例。 圖1是示出根據示例性實施例的顯示器系統的方塊圖。 圖2是示出圖1的顯示器系統的實例的方塊圖。 圖3是用於描述圖2的顯示器系統中所包括的主機處理器的電源域的圖式。 圖4、圖5及圖6是示出包括在圖2的顯示器系統中的主機處理器中所包括的視訊模式控制器的實例的方塊圖。 圖7及圖8是示出包括在圖2的顯示器系統中的主機處理器中所包括的顯示控制器的實例的方塊圖。 圖9是示出根據示例性實施例的顯示器系統中所包括的顯示裝置的方塊圖。 圖10是示出包括在圖9的顯示裝置中的顯示面板中所包括的畫素的實例的電路圖。 圖11A、圖11B、圖11C、圖11D、圖12A、圖12B、圖12C及圖12D是用於描述圖1的顯示器系統中所包括的顯示裝置的操作的圖式。 圖13是示出根據示例性實施例的顯示器系統的方塊圖。 圖14是示出圖13的顯示器系統的實例的方塊圖。 圖15是示出包括在圖14的顯示器系統中的主機處理器中所包括的視訊模式控制器的實例的方塊圖。 圖16是示出根據示例性實施例的顯示器系統的方塊圖。 圖17是示出圖16的顯示器系統的實例的方塊圖。 圖18是示出包括在圖17的顯示器系統中的主機處理器中所包括的視訊模式控制器的實例的方塊圖。 圖19是示出根據示例性實施例的顯示器控制方法的流程圖。 圖20是示出圖19中的步驟S310及S410的實例的流程圖。 圖21是示出根據示例性實施例的顯示器控制方法的流程圖。 圖22是示出根據示例性實施例的包括顯示器系統的電子系統的方塊圖。
100:顯示器系統
200:主機處理器
300:顯示裝置
310:顯示驅動器積體(DDI)電路
350:顯示面板
CH2:第二通道
CH11:第一通道
ESYNC:第一同步訊號
FDAT:訊框資料

Claims (20)

  1. 一種顯示器系統,包括: 主機處理器,被配置成產生在高位準與低位準之間週期性擺動的時鐘訊號,基於所述時鐘訊號產生並輸出第一同步訊號,藉由量測顯示面板的訊框更新週期來產生喚醒中斷,藉由基於所述喚醒中斷啟用影像提供路徑而基於所述第一同步訊號產生訊框資料,並針對每個訊框更新週期輸出所述訊框資料;以及 顯示驅動器積體電路,被配置成自所述主機處理器接收所述第一同步訊號及所述訊框資料,並且控制所述顯示面板,使得基於所述第一同步訊號在所述顯示面板上顯示對應於所述訊框資料的訊框影像,而無需儲存所述訊框資料。
  2. 如請求項1所述的顯示器系統,其中: 所述第一同步訊號經由第一通道自所述主機處理器傳輸至所述顯示驅動器積體電路;以及 所述訊框資料經由不同於所述第一通道的第二通道自所述主機處理器傳輸至所述顯示驅動器積體電路。
  3. 如請求項1所述的顯示器系統,其中所述主機處理器包括: 時鐘源,被配置成產生所述時鐘訊號; 視訊模式控制器,被配置成產生所述第一同步訊號及所述喚醒中斷,並且基於所述時鐘訊號及所述第一同步訊號以及所述喚醒中斷而產生第一垂直同步訊號及第一水平同步訊號,所述視訊模式控制器一直處於賦能狀態;以及 顯示控制器,被配置成基於所述喚醒中斷被選擇性地賦能,並且基於所述第一垂直同步訊號及所述第一水平同步訊號而產生及輸出所述訊框資料。
  4. 如請求項3所述的顯示器系統,其中: 所述視訊模式控制器處於第一電源域中,並且 所述顯示控制器處於不同於所述第一電源域的第二電源域中。
  5. 如請求項3所述的顯示器系統,其中所述視訊模式控制器包括: 喚醒定時器,被配置成量測所述訊框更新週期; 控制/狀態暫存器,被配置成基於來自所述喚醒定時器的量測結果而產生所述喚醒中斷;以及 定時發生器,被配置成基於所述時鐘訊號而產生所述第一同步訊號,並且基於所述量測結果、所述時鐘訊號及所述第一同步訊號而產生所述第一垂直同步訊號及所述第一水平同步訊號。
  6. 如請求項5所述的方法,其中由所述喚醒定時器量測的所述訊框更新週期與所述顯示面板的保持特性相關聯。
  7. 如請求項5所述的顯示器系統,其中所述主機處理器更包括: 模式選擇器,被配置成設置所述訊框更新週期,且 其中所述喚醒定時器被配置成量測由所述模式選擇器設置的所述訊框更新週期。
  8. 如請求項3所述的顯示器系統,其中所述視訊模式控制器包括: 控制/狀態暫存器,被配置成基於來自所述視訊模式控制器外部的全局定時器的時間資訊而產生所述喚醒中斷;以及 定時發生器,被配置成基於所述時鐘訊號而產生所述第一同步訊號,並且基於所述時間資訊、所述時鐘訊號及所述第一同步訊號而產生所述第一垂直同步訊號及所述第一水平同步訊號。
  9. 如請求項3所述的顯示器系統,其中所述顯示控制器包括: 影像處理單元,被配置成產生所述訊框資料;以及 視訊定時器,被配置成基於所述第一垂直同步訊號及所述第一水平同步訊號而控制所述訊框資料的定時。
  10. 如請求項3所述的顯示器系統,其中所述顯示驅動器積體電路包括: 定時控制器,被配置成基於所述第一同步訊號及所述訊框資料來產生第一控制訊號、第二控制訊號及資料訊號,而無需儲存所述訊框資料;以及 列/行驅動器,被配置成基於所述第一控制訊號、所述第二控制訊號及所述資料訊號而產生多個資料電壓及多個掃描訊號,並將所述多個資料電壓及所述多個掃描訊號提供至所述顯示面板。
  11. 如請求項10所述的顯示器系統,其中所述列/行驅動器被配置成將每個訊框間隔劃分成多個子間隔,並且開始在所述多個子間隔中在接收到所述訊框資料之後首先出現的第一子間隔中顯示所述訊框影像的操作。
  12. 一種顯示器系統,包括: 顯示驅動器積體電路,被配置成控制顯示面板,且產生並輸出第一同步訊號;以及 主機處理器,被配置成自所述顯示驅動器積體電路接收所述第一同步訊號,藉由量測所述顯示面板的訊框更新週期來產生喚醒中斷,藉由基於所述喚醒中斷啟用影像提供路徑來基於所述第一同步訊號產生訊框資料,並且針對每個訊框更新週期輸出所述訊框資料,且 其中所述顯示驅動器積體電路被配置成自所述主機處理器接收所述訊框資料,並且控制所述顯示面板,使得基於所述第一同步訊號在所述顯示面板上顯示對應於所述訊框資料的訊框影像,而無需儲存所述訊框資料。
  13. 如請求項12所述的顯示器系統,其中: 所述第一同步訊號經由第一通道自所述顯示驅動器積體電路傳輸至所述主機處理器,且 所述訊框資料經由不同於所述第一通道的第二通道自所述主機處理器傳輸至所述顯示驅動器積體電路。
  14. 如請求項12所述的顯示器系統,其中所述主機處理器包括: 視訊模式控制器,被配置成產生所述喚醒中斷,基於時鐘訊號及所述第一同步訊號以及所述喚醒中斷而產生第一垂直同步訊號及第一水平同步訊號,所述視訊模式控制器一直處於賦能狀態;以及 顯示控制器,被配置成基於所述喚醒中斷被選擇性地賦能,並且基於所述第一垂直同步訊號及所述第一水平同步訊號而產生及輸出所述訊框資料。
  15. 如請求項14所述的顯示器系統,其中: 所述視訊模式控制器處於第一電源域中,並且 所述顯示控制器處於不同於所述第一電源域的第二電源域中。
  16. 如請求項14所述的顯示器系統,其中所述視訊模式控制器包括: 喚醒定時器,被配置成量測所述訊框更新週期; 控制/狀態暫存器,被配置成基於來自所述喚醒定時器的量測結果來產生所述喚醒中斷;以及 定時發生器,被配置成基於所述時鐘訊號、所述第一同步訊號及所述量測結果來產生所述第一垂直同步訊號及所述第一水平同步訊號。
  17. 如請求項14所述的顯示器系統,其中所述顯示驅動器積體電路包括: 定時控制器,被配置成產生所述第一同步訊號,並且基於所述第一同步訊號及所述訊框資料而產生第一控制訊號、第二控制訊號及資料訊號,而無需儲存所述訊框資料;以及 列/行驅動器,被配置成基於所述第一控制訊號、所述第二控制訊號及所述資料訊號而產生多個資料電壓及多個掃描訊號,並將所述多個資料電壓及所述多個掃描訊號提供至所述顯示面板。
  18. 如請求項17所述的顯示器系統,其中所述列/行驅動器被配置成將每個訊框間隔劃分成多個子間隔,並且開始在所述多個子間隔中在接收到所述訊框資料之後首先出現的第一子間隔中顯示所述訊框影像的操作。
  19. 一種顯示器控制方法,包括: 由主機處理器基於在高位準與低位準之間週期性擺動的時鐘訊號而產生並輸出第一同步訊號; 由所述主機處理器藉由量測顯示面板的訊框更新週期而產生喚醒中斷; 藉由基於所述喚醒中斷啟用影像提供路徑,由所述主機處理器基於所述第一同步訊號而產生訊框資料; 由所述主機處理器輸出針對每個訊框更新週期的所述訊框資料; 由顯示驅動器積體電路自所述主機處理器接收所述第一同步訊號及所述訊框資料;以及 由所述顯示驅動器積體電路控制所述顯示面板,使得基於所述第一同步訊號在所述顯示面板上顯示對應於所述訊框資料的訊框影像,而無需儲存所述訊框資料。
  20. 一種顯示器控制方法,包括: 由顯示驅動器積體電路產生並輸出第一同步訊號; 由主機處理器自所述顯示驅動器積體電路接收所述第一同步訊號; 由所述主機處理器藉由量測顯示面板的訊框更新週期而產生喚醒中斷; 藉由基於所述喚醒中斷啟用影像提供路徑,由所述主機處理器基於所述第一同步訊號而產生訊框資料; 由所述主機處理器輸出針對每個訊框更新週期的所述訊框資料; 由所述顯示驅動器積體電路自所述主機處理器接收所述訊框資料;以及 由所述顯示驅動器積體電路控制所述顯示面板,使得基於所述第一同步訊號在所述顯示面板上顯示對應於所述訊框資料的訊框影像,而無需儲存所述訊框資料。
TW110127925A 2020-10-12 2021-07-29 顯示器系統以及顯示器控制方法 TW202219936A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20200130886 2020-10-12
KR10-2020-0130886 2020-10-12
KR10-2020-0173549 2020-12-11
KR1020200173549A KR20220048409A (ko) 2020-10-12 2020-12-11 저주파 구동 및 저전력 구동을 위한 디스플레이 시스템 및 디스플레이 제어 방법

Publications (1)

Publication Number Publication Date
TW202219936A true TW202219936A (zh) 2022-05-16

Family

ID=80818549

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110127925A TW202219936A (zh) 2020-10-12 2021-07-29 顯示器系統以及顯示器控制方法

Country Status (4)

Country Link
US (2) US11532269B2 (zh)
CN (1) CN114420038A (zh)
DE (1) DE102021118045A1 (zh)
TW (1) TW202219936A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI817525B (zh) * 2022-05-25 2023-10-01 宏碁股份有限公司 電子裝置與其螢幕切換方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116092452B (zh) * 2023-01-05 2023-10-20 荣耀终端有限公司 一种刷新率切换方法及电子设备

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8854344B2 (en) * 2010-12-13 2014-10-07 Ati Technologies Ulc Self-refresh panel time synchronization
US9165537B2 (en) 2011-07-18 2015-10-20 Nvidia Corporation Method and apparatus for performing burst refresh of a self-refreshing display device
KR101158876B1 (ko) * 2012-03-09 2012-06-25 엘지디스플레이 주식회사 표시장치와 그의 패널 셀프 리프레시 동작 제어방법
US8884977B2 (en) 2012-08-24 2014-11-11 Analogix Semiconductor, Inc. Panel self refreshing with changing dynamic refresh rate
US9584642B2 (en) 2013-03-12 2017-02-28 Google Technology Holdings LLC Apparatus with adaptive acoustic echo control for speakerphone mode
KR102102177B1 (ko) * 2013-09-03 2020-05-29 삼성전자 주식회사 반도체 장치 및 그 구동 방법
KR102035986B1 (ko) * 2013-11-13 2019-10-24 삼성전자 주식회사 타이밍 컨트롤러와 상기 타이밍 컨트롤러를 포함하는 디스플레이 시스템
CN114115459B (zh) 2014-08-06 2024-04-12 苹果公司 用于电池管理的减小尺寸的用户界面
US20160042720A1 (en) 2014-08-09 2016-02-11 Himax Technologies Limited Panel self-refresh system and method
WO2016036414A1 (en) 2014-09-02 2016-03-10 Apple Inc. Button functionality
KR20200130886A (ko) 2019-05-02 2020-11-23 현대자동차주식회사 자율주행 차량용 엔터테인먼트 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI817525B (zh) * 2022-05-25 2023-10-01 宏碁股份有限公司 電子裝置與其螢幕切換方法

Also Published As

Publication number Publication date
DE102021118045A1 (de) 2022-04-14
US20220114957A1 (en) 2022-04-14
CN114420038A (zh) 2022-04-29
US11532269B2 (en) 2022-12-20
US20230110768A1 (en) 2023-04-13
US11817050B2 (en) 2023-11-14

Similar Documents

Publication Publication Date Title
US11817050B2 (en) Display system and display control method for low frequency driving and low power driving
WO2023005621A1 (zh) 像素电路及其驱动方法、显示面板
US9837040B2 (en) Mobile device including a display device and a method of operating the mobile device
WO2019233120A1 (zh) 像素电路及其驱动方法、显示面板
WO2020192382A1 (zh) 像素驱动电路、显示装置及像素驱动方法
KR20150042371A (ko) 디스플레이 구동 회로, 디스플레이 장치 및 이를 포함하는 휴대용 단말기
US11244622B2 (en) Dynamic power control for OLED displays
WO2020119076A1 (zh) 一种像素电路、显示装置和像素电路的驱动方法
US11721272B2 (en) Display driving integrated circuit, display device and method of operating same
US11462172B2 (en) Display device and driving method thereof
KR102414370B1 (ko) 감마 전압 발생장치와 이를 이용한 표시장치
WO2019114348A1 (zh) 像素电路及其驱动方法、显示面板及电子设备
KR101604490B1 (ko) 능동 스위치 소자를 가지는 표시장치와 그 제어 방법
WO2022040879A1 (zh) 一种像素驱动电路及微型发光二极管显示面板
KR20220048409A (ko) 저주파 구동 및 저전력 구동을 위한 디스플레이 시스템 및 디스플레이 제어 방법
US20230136120A1 (en) Application processor for variable frame rate and display system including the same
CN108735161B (zh) 像素电路及其驱动方法、oled显示面板及显示装置
KR20210009899A (ko) 디스플레이 패널의 문턱 전압 센싱 방법 및 이를 수행하는 디스플레이 구동 집적 회로
Prache 31.1: Full color SVGA+ OLED on silicon microdisplay
US20240127743A1 (en) Integrated circuit, display device, and method of driving the display device
US11790827B2 (en) Display system with thermal sensor and method of operating the same
US20240135855A1 (en) Display device and driving method thereof
US20240135863A1 (en) Display device and method of driving the same
TWI787005B (zh) 顯示驅動電路和其驅動方法
WO2023201678A1 (zh) 像素电路及其驱动方法、显示面板、显示装置