TW202101727A - 晶粒的互連轂 - Google Patents

晶粒的互連轂 Download PDF

Info

Publication number
TW202101727A
TW202101727A TW109113163A TW109113163A TW202101727A TW 202101727 A TW202101727 A TW 202101727A TW 109113163 A TW109113163 A TW 109113163A TW 109113163 A TW109113163 A TW 109113163A TW 202101727 A TW202101727 A TW 202101727A
Authority
TW
Taiwan
Prior art keywords
die
dies
hub
interconnection
interconnection hub
Prior art date
Application number
TW109113163A
Other languages
English (en)
Inventor
安德魯 柯林斯
蘇傑特 沙倫
謝建勇
Original Assignee
美商英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾股份有限公司 filed Critical 美商英特爾股份有限公司
Publication of TW202101727A publication Critical patent/TW202101727A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Mathematical Physics (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本文的實施例有關晶粒的互連轂的系統、設備或製程,該系統、裝置或製程包括第一側以及與第一側相對的第二側,以與三或更多晶粒耦合,其中第二側包括多個電耦合,以將三或更多晶粒中的至少一個電耦合到三或更多晶粒中的另一個,以促進三或更多晶粒中的至少一個子集之間的資料傳輸。三或更多晶粒可以是拼貼(tiled)的晶粒。

Description

晶粒的互連轂
本發明的實施例一般有關封裝組件的領域,尤其有關包括互連的多個晶粒的封裝組件。
諸如智慧型電話及超極緻筆電之類的行動電子裝置的最終產品尺寸的持續減小是開發封裝組件方面尺寸減小之系統的驅動力。
本發明的實施例可以大致有關針對互連轂的系統、設備及/或製程,該互連轂也可以被稱為垂直互連轂,以提供到多個拼貼晶粒的連接性。在實施例中,互連轂為拼貼的晶粒複合體提供高密度晶粒到晶粒的互連路徑。
在實施例中,用於拼貼晶粒的互連轂可以頂部安裝在晶粒上,為相鄰及對角晶粒到晶粒提供集中式互連實現,其亦稱為晶片到晶片的佈線。此依次在彼此鄰近的晶粒之間提供更靈活且直接的通訊通道。實施例可以減少拼貼的晶粒複合體所需的晶粒到晶粒互連的數量。例如,傳統的嵌入式橋式拼貼實施方式可以將橋晶粒(例如,EMIB)用於每個晶粒到晶粒的通訊通道,而沒有用於對角定位的表面安裝晶粒之間的直接通訊的佈線通道。其他傳統的實現方式可能會使用矽中介層,該中介層由位於整個晶粒拼貼複合體下方的大型矽晶粒基板組成。基於矽中介層的解決方案要求基礎晶粒比拼貼晶粒複合體大。
傳統的實現方式,例如EMIB晶粒到晶粒的導電性,僅限於共享嵌入式橋上兩個相鄰晶粒之間的短而直接的連接。當兩個不相鄰的晶粒需要進行通訊時,拼貼式晶粒組合中的晶粒內的傳統晶粒到晶粒通訊限制會產生IO開銷及延遲。與EMIB相比,基於舊式矽中介層的晶粒到晶粒互連為晶粒到晶粒的連接提供更大的靈活性,但是需要較大的中介層,以包含整個拼貼晶粒複合體。較大的中介層大小受該製程的最大光罩大小限制(約800-900m2 )。光罩縫合可用於增加有效的最大中介層大小,但這在跨縫合線的連接性方面具有限制,並且增加製造成本。由於晶圓利用率不佳以及較大的面積會增加出現缺陷的可能性,因此大的中介層可能會抑製成本。另一個考慮因素是,非常大的矽基晶粒複合體容易產生較高的翹曲(warpage),從而可能導致組裝良率下降。
本文描述的技術的實施例對於具有單元狀重複拼貼的同質晶粒複合體可能是有用的,該單元狀重複拼貼可通過基於高頻寬轂的互連網路在一起以充當一個整體式有源晶粒。尤其是,這有利利用前沿製程節點的產品,由於不成熟的晶粒製程技術,較大的晶粒尺寸上的晶粒良率是一個重大問題。例如,圖形及/或人工智慧(AI)晶片晶粒複合體將從可擴展之基於拼貼的晶粒複合體中受益,其中關鍵指標是基於晶粒區域,而不是封裝輸入/輸出(IO)計數。
本文所述的實施例還可解決下一代矽製程的製造挑戰,包括使用較小的有源晶粒拼貼的晶粒複合體。首先,在垂直轂解決方案中具有單個晶粒到晶粒端埠可以藉由在每個晶粒上利用單一本地化控制器來減少晶粒IO電路面積、功耗要求及時脈開銷,這與具有相同晶片間PHY的多個實例相反。實施例可以實現對角晶粒之間的直接晶粒到晶粒的通訊,從而減少晶粒之間的通訊延遲時間。
第二,相較於EMIB,實施例由於直接的晶粒到晶粒互連及改進的功率傳遞而提供了更好的間距縮放,並且電流不受嵌入式橋的限制。本文描述的實施例可以顯著減少晶粒之間的互連結構的數量,這可以提高晶粒良率並降低總體晶片成本。
第三,實施例可以避免必須通過無源中介層和/或通過矽通孔(TSV)的拼貼晶片的高速IO。這種直接的有源晶粒到封裝的第一級互連避免TSV焊墊電容和電阻對信號損耗的影響,並實現到拼貼晶粒的更直接的功率傳輸路徑。
在以下的詳細描述中,參見形成其一部分的圖式,其中相同的圖式標記始終表示相同的部分,並且在其中藉由說明性實施例顯示,其中,本發明的標的可以被實施。應當理解,在不脫離本發明的範圍的情況下,可以利用其他實施例並且可以進行結構或邏輯上的改變。因此,以下詳細描述不應被視為具有限制意義,而且實施例的範圍由所附申請專利範圍及其等同物限定。
為本發明的目的,詞「A及/或B」是指(A)、(B)或(A及B)。為本發明的目的,詞「A、B及/或C」是指(A)、(B)、(C)、(A及B)、(A及C)、(B及C) 、或(A、B及C)。
該描述可以使用基於視角的描述,例如頂部/底部,輸入/輸出,上方/下方等。這樣的描述僅用於促進討論,而無意於將本文描述的實施例的應用限制為任何特定的方向。
該描述可以使用詞「在一實施例中」或「在實施例中」,其可以分別指相同或不同實施例中的一或多個。此外,關於本發明的實施例使用的術語「包含」、「包括」、「具有」等是同義的。
這裡可以使用術語「與...耦合」及其衍生詞。「耦合」可以表示以下一或多個。「耦合」可能意味著兩或多個元件直接實體或電氣接觸。然而,「耦合」還可以意味著兩或更多元件彼此間接接觸,但仍然彼此合作或相互作用,並且可以表示一或多個其他元件被耦合或連接在被稱為彼此耦合的元件之間。術語「直接耦合」可以表示二或更多元件直接接觸。
各種操作可以以最有助於理解所請的標的的方式依次描述為多個離散操作。但是,描述的順序不應解釋為暗示這些操作必須與順序相關。
如本文所使用的,術語「模組」可以意指ASIC、電子電路、處理器(共享的、專用的或群組)及/或記憶體(共享的、專用的或組),或者是ASIC、電子電路、處理器(共享的、專用的或群組)及/或記憶體,執行提供所述功能的一或多個軟體或韌體程式、組合邏輯電路及/或其他合適的組件。
本文中的各個圖式可以描繪一或多個包裝組件的一層或多層。本文描繪的層被描繪為不同包裝組件的層的相對位置的示例。這些層出於說明目的而予以描繪,並且未按比例繪製。因此,不應從圖式中假定各層的比較大小,並且僅在具體指出或討論的情況下,對於某些實施例可以假定大小、厚度或尺寸。
圖1A-1B顯示根據實施例之用於在多個晶粒之間提供高速連接的傳統實作的示例。圖1A顯示拼貼形式的四個晶粒102、104、106、108的示例傳統實作的封裝100a,其被耦合以使用EMIB 110、112、114、116進行高速資料傳輸。單一EMIB 110耦合晶粒1 102與晶粒2 104,但是不能用於與任何其他晶粒例如晶粒3 106或晶粒4 108分別直接耦合。第二EMIB 116可以用於將晶粒1 102與晶粒4 108耦合。然而,在該實施方式中,晶粒1 102沒有與晶粒3 106的直接通訊路徑。
EMIB 110、112、114、116可以包括基板,該基板具有嵌入有機基板中的小型以矽為基礎的互連,以沿共享晶粒邊緣的高頻寬資料路徑將主機晶片(例如,晶粒1 102)與輔助小晶片(例如,晶粒2 104)互連。
圖1B包括封裝100b,其顯示使用用於耦合晶粒122、124、126、128的中介層120的示例傳統實作。中介層120可以是矽中介層,其用作大矽晶粒以用於在晶粒之間進行佈線目的。在實施例中,晶粒122、124、126、128可以附接到中介層120的一側,並在晶粒之間提供導電路徑130、132、134、136。中介層120提供了另一高密度架構,該架構使用位於整個晶粒複合體下方的大型無源矽晶粒。
如圖所示,導電路徑130、132、134、136不提供所有晶粒之間的直接通訊路徑。例如,晶粒1 122不具有與晶粒3 126的直接通訊路徑。如上所述,使用矽中介層120的傳統實作增加了成本,並且面臨製程大小的限制以及更大的基礎晶粒所帶來的組裝良率風險。
圖2顯示根據實施例之使用互連轂互連多個晶粒的封裝組件的俯視圖的示例。圖2A顯示封裝200,該封裝200包括藉由互連轂218連接的四個晶粒202、204、206、208。在實施例中,互連轂218與晶粒202、204、206、208中的每個晶粒的角重疊並且與每個晶粒的至少一子集的電子裝置實體及/或電耦合。
該互連轂218可以包括無源或有源矽橋,該無源或有源矽橋分別與四個拼貼的表面安裝晶粒202、204、206、208的角相交。
晶粒到晶粒的通訊流250顯示互連轂218可促進的可能的通訊路徑。在實施例中,每個單獨的流程可以藉由可能存在於互連轂218內的一層或多層中的高頻寬、高速資料連接來實現。例如,使用互連轂218,晶粒1 202可以與晶粒2 204、晶粒3 206及/或晶粒4 208直接通訊。
在實施例中,晶粒202、204、206、208中的每一者可以是不同類型的晶粒,包括來自不同製造商的晶粒,它們藉由互連轂218通訊地耦合。在實施例中,晶粒可以是相同的晶粒,具有在晶粒的特定角區域設計的通訊電路。當晶粒202、204、206、208被拼貼時,它們可以以順時針佈局定位,其中,每個晶粒旋轉90度,使得具有該通訊電路的特定角區域靠近其他晶粒並且可以與互連轂218電耦合。
圖3A-3C顯示根據實施例之將互連轂附接到多個晶粒的示例。可以在不同的連接性解決方案中配置附接實施例。圖3A-3B顯示將互連轂定位在拼貼晶粒的頂部上的配置的示例。這允許直接拼貼的晶粒到封裝連接,以實現更直接的功率傳輸和高速IO佈線。該架構有兩種變體,取決於晶粒到晶粒互連的性能要求以及用於穿過封裝基板的拼貼晶粒的信號要求。
圖3A顯示拼貼的晶粒302a及304a,其可類似於圖2的晶粒202及204,它們各自的有源電路302a1、304a1面向上朝互連轂318a。當晶粒302a、304a連接到互連轂318a時,資料將在各個路徑319a中從第一晶粒302a的有源電路302a1經由互連轂318a傳輸到第二晶粒304a的有源電路304a1,並且反之亦然。晶粒的各自的有源電路302a1、304a1可以使用經由TSV 302a3、304a3與各自的球柵陣列302a2、304a2耦合,以提供與基板(未顯示)的電連接。
圖3A所示的實施例實作為:避免在對應的有源電路302a1、304a1通訊之間插入TSV。這些實施例具有晶粒到晶粒的頻寬和延遲的優點。穿過封裝的IO及電源必須經由TSV 302a3、304a3變遷,它們可能具有更高的功率傳輸環路電感,增加高速信令損耗並為通過封裝的信號產生更高的串音。
圖3B顯示拼貼的晶粒302b和304b,其可類似於圖2的晶粒202和204,它們各自的有源電路302b1、304b1面向下遠離互連轂318b。當晶粒302b、304b連接到互連轂318b時,資料將使用通孔302b3、304b3在各個路徑319b中從晶粒302b、304b的有源電路302b1、304b1經由互連轂318b傳輸。晶粒的各自的有源電路302b1、304b1可以與各自的球柵陣列302b2、304b2耦合,以提供與基板(未顯示)的電連接。
圖3B的實施例僅將TSV用於晶粒到晶粒的互連,因此有源電路302b1、304b1上的所有其他IO和功率輸送可以避免TSV。為了改善機械可靠度和更好的散熱,可以在有源拼貼晶粒302b、304b的頂部上添加「虛擬」晶粒303,以形成用於晶粒複合體的均勻頂部。這些「虛擬」晶粒303創造基於矽的直接路徑,用於從基礎拼貼到上方的熱溶液的散熱。在機械上,晶粒複合體將受益於具有更均勻的矩形橫截面和較小的應力奇異性。「虛擬」晶粒303可以是不具有金屬特徵的無源矽,或者可以是具有簡單的無源金屬特徵的無源矽,例如具有直接晶粒到晶粒互連到基礎拼貼的電容器及/或電感器。虛擬拼貼也可以是具有附加邏輯電路或記憶體(例如SRAM)的有源矽。
圖3C顯示互連轂318c的側視圖,其可類似於圖2的互連轂218。互連轂318c位於拼貼的晶粒302c、304c與基板(未顯示)之間的位置。銅柱321可以將對應的晶粒302c、304c連接到球柵陣列323,該球柵陣列323實體地耦合到基板(未顯示)。在這種配置中,可以實現晶粒到晶粒的連接319c而無需互連轂318c或晶粒302c、304c中的TSV。另外,此配置將提供從晶粒302c、304c到散熱解決方案的均勻頂部晶粒平面,而無需「虛擬」晶粒303。互連轂318c的間距(standoff)可在拼貼的晶粒凸塊與封裝第一級互連之間產生垂直間隙,可以藉由使用銅柱321或藉由使用另一種高密度(例如10-200 µm間距)的垂直電導率實作來封閉第一級互連。
圖4顯示用於使用EMIB結構互連3×3晶粒拼貼的傳統實作的示例。如圖所示,晶粒402可類似於圖1的晶粒102,它們以3×3的圖案拼貼並且在傳統實現作藉由12個EMIB 410晶粒互連。如關於圖1A所示以及如關於圖1A所討論者,EMIB 410可以僅將晶粒410與緊接在晶粒410的上方、下方、左側或右側的另一個晶粒直接連接。因此,與此處描述的實施例相比,需要大量的EMIB 410結構來實現較少的晶粒402的互連性。
圖5顯示根據實施例之用於互連3×3晶粒拼貼的四個垂直互連轂架構的示例。晶粒502可類似於圖2的晶粒202,以3×3圖案拼貼並且使用互連轂518互連,該互連轂518可類似於圖2的互連轂218。如圖所示,僅使用了四個互連轂518,但是與圖4中類似的晶粒拼貼圖案所示的12個EMIB晶粒410相比,此技術提供更大的互連覆蓋範圍。
圖5所示的拼貼和互連轂架構可以針對較大的拼貼複合體分層地擴展,同時減少晶粒間區域的開銷,使用較少的連接並增加連接的晶粒502之間的頻寬。圖6顯示根據實施例之用於互連4×4晶粒拼貼的五互連轂架構的示例。可以使用五個互連轂618來耦合拼貼晶粒602,該五個互連轂618可類似於圖5的互連轂518。
圖7顯示根據實施例之用於互連4×4晶粒拼貼的垂直互連轂的示例。晶粒702可類似於圖2的晶粒202,以4×4圖案拼貼。代替如圖6所示使用五個較小的轂橋618,其中,晶粒到晶粒的導電性被限制為每個轂四個拼貼,圖7顯示一個大的轂752的架構,該轂752與所有的基礎拼貼晶粒702相交並互連。
圖8顯示根據實施例之用於使用垂直互連轂以拼貼形式互連三或更多晶粒的製程的示例。在實施例中,結合圖2、3A-3C及4-7描述的製程元件可以被包括在內。
在方塊802處,製程可包括將三或更多晶粒以拼貼形式定位在平面內。在實施例中,三或更多晶粒可以對應於圖2的拼貼晶粒202、204、206、208、圖3A-3C的晶粒302a、304a、302b、304b、302c、304c、圖5的拼貼晶粒502、圖6的拼貼晶粒602、以及圖7的拼貼晶粒702。
在方塊804處,該製程可以包括將互連轂的一側電耦合至三或更多晶粒的一側,其中,互連轂的平面實質上平行於拼貼形式中的晶粒的平面,以促進晶粒之間的高速資料傳輸。在實施例中,互連轂可以對應於圖2的互連轂218、圖3A至圖3C的互連轂318a、318b、318c、圖5的互連轂518、以及圖6的互連轂618。
圖9示意性地顯示根據實施例的計算裝置。根據本發明所揭示的若干實施例及其等效物中的任一者,所描繪的電腦系統900(也稱為電子系統900)可體現用於晶粒的互連轂。電腦系統900可以是諸如小筆電之類的行動裝置。電腦系統900可以是諸如無線智慧型電話的行動裝置。電腦系統900可以是桌上型電腦。電腦系統900可以是手持閱讀器。電腦系統900可以是伺服器系統。電腦系統900可以是超級電腦或高性能計算系統。
在一實施例中,電子系統900是電腦系統,其包括系統匯流排920以電耦合電子系統900的各個組件。根據各種實施例,系統匯流排920是單一匯流排或匯流排的任何組合。電子系統900包括向積體電路910提供功率的電壓源930。在一些實施例中,電壓源930經由系統匯流排920將電流提供給積體電路910。
根據實施例,積體電路910電耦合到系統匯流排920,並且包括任何電路或電路的組合。在一實施例中,積體電路910包括可以是任何類型的處理器912。如本文所使用者,處理器912可以表示任何類型的電路,例如但不限於微處理器、微控制器、圖形處理器、數位信號處理器或另一處理器。在一實施例中,如本文所揭示者,處理器912包括用於晶粒的互連轂或與之耦合。在一實施例中,在處理器的記憶體快取中找到SRAM實施例。可以包括在積體電路910中的其他類型的電路是定製電路或應用特定積體電路(ASIC),例如用於諸如蜂巢式電話、智慧型電話、呼叫器、攜帶式電腦、雙向無線電及類似的電子系統之類的無線裝置中的通訊電路914,或伺服器的通訊電路。在一實施例中,積體電路910包括晶粒上記憶體916,諸如靜態隨機存取記憶體(SRAM)。在一實施例中,積體電路910包括嵌入式晶粒上記憶體916,諸如嵌入式動態隨機存取記憶體(eDRAM)。
在一個實施例中,積體電路910補充有後續的積體電路911。有用的實施例包括雙處理器913及雙通訊電路915以及雙晶粒上記憶體917,例如SRAM。在一實施例中,雙積體電路910包括嵌入式晶粒上記憶體917,例如eDRAM。
在一實施例中,電子系統900還包括外部記憶體940,該外部記憶體940又可以包括一或多個適合於特定應用的記憶體元件,例如RAM形式的主記憶體942、一或多個硬碟驅動器944及/或一或多個處理可拆卸媒體946的驅動器,例如軟碟、光碟(CD)、數位可變磁碟(DVD)、快閃記憶體驅動器以及本領域已知的其他可拆卸媒體。根據一實施例,外部記憶體940還可以是嵌入式記憶體948,諸如晶粒堆疊中的第一晶粒。
在一實施例中,電子系統900還包括顯示裝置950、音頻輸出960。在一實施例中,電子系統900包括諸如控制器970之類的輸入裝置,該輸入裝置可以是鍵盤、滑鼠、軌跡球、遊戲控制器、麥克風、語音識別裝置或將資訊輸入到電子系統900中的任何其他輸入裝置。在一個實施例中,輸入裝置970是相機。在一實施例中,輸入裝置970是數位錄音機。在一實施例中,輸入裝置970是相機及數位錄音機。
如本文中所示,可以在許多不同的實施例中實現積體電路910,包括具有根據幾個揭示的實施例及其等同物中的任何一者之用於晶粒的互連轂的封裝基板、電子系統、電腦系統、一種或多種製造積體電路的方法以及一種或多種製造電子組件的方法,該電子組件包括具有根據本文在各個實施例以及它們在技術上公認的等價物中闡述的幾個揭示實施例中的任何一者之用於晶粒的互連轂的封裝基板。元素、材料、幾何形狀、尺寸及操作順序都可以改變,以適應特定的I/O耦合要求,包括陣列觸點數量、嵌入在處理器安裝基板中的微電子晶粒的陣列觸點配置(根據所揭示的幾種方法中的任何一種)具有用於晶粒實施例及其等效物的互連轂的封裝基板。如圖9的虛線所示,可以包括基礎基板。也如圖9所示,也可以包括無源裝置。
示例
示例1是一種互連轂,其包含:第一側;與該第一側相對以與三或更多晶粒耦合的第二側,並且其中,該第二側包括多個電耦合,以將三或更多晶粒中的至少一者與三或更多晶粒中的另一者電耦合;其中,該等電耦合促進在該三或更多晶粒的至少一子集中之間的資料傳輸。
示例2可以包括示例1的互連轂,其中,該第二側與該三或更多晶粒實體耦合。
示例3可以包括示例1的互連轂,其中,該互連轂的該第二側的一角與該三或更多晶粒之一者的角實體耦合。
示例4可以包括示例1的互連轂,其中,該三或更多晶粒是拼貼晶粒。
示例5可以包括示例1的互連轂,其中,該多個電耦合的子集與佈線通道耦合,以促進該三或更多晶粒中的第一者與該三或更多晶粒中的第二者之間的直接通訊 。
示例6可以包括示例1的互連轂,其中,該互連轂是矽橋或中介層。
示例7可以包括示例1的互連轂,其中,該三或更多晶粒是旋轉90度、180度或270度的同一晶粒。
示例8可以包括示例1的互連轂,其中,該互連轂包括至少一個有源組件或至少一個無源組件。
示例9可以包括示例1至8中任一示例的互連轂,其中,資料傳輸包括高速IO資料傳輸。
示例10是一種系統,包含:三或更多晶粒;實體耦接到該三或更多晶粒的互連轂,包含:第一側;與該第一側相對以與該三或更多晶粒耦合的第二側,並且其中,該第二側包括多個電耦合,以將該三或更多晶粒中的至少一者與該三或更多晶粒中的另一者電耦合;並且其中,該等電耦合促進在該三或更多晶粒的至少一子集中之間的高速資料傳輸。
示例11可以包括示例10的系統,其中,該互連轂第二側的一角與該三或更多晶粒的一角實體耦合。
示例12可以包括示例11的系統,其中,該三或更多晶粒是拼貼晶粒。
示例13可以包括示例10的系統,其中,該多個電耦合的子集與佈線通道耦合,以促進該三或更多晶粒中的第一者與該三或更多晶粒中的第二者之間的直接通訊。
示例14可以包括示例10的系統,其中,該三或更多晶粒是旋轉90度,180度或270度的同一晶粒。
示例15可以包括示例10的系統,其中,該互連轂包括至少一個有源組件或至少一個無源組件。
示例16可以包括示例10的系統,其中,該互連轂的該第二側直接與該三或更多晶粒的有源側耦合。
示例17可以包括示例10至16中任一示例的系統,其中,資料傳輸包括高速IO資料傳輸。
示例18是一種方法,該方法包含:將三或更多晶粒以拼貼形式定位在一平面內;以及將互連轂的一側電耦合到三或更多晶粒的一側,其中,該互連轂的平面實質上平行於該拼貼形式的該晶粒的該平面,以促進該晶粒之間的高速資料傳輸。
示例19可以包括示例18的方法,其中,電耦合還包括實體耦合到該三或更多晶粒中的每一者的角。
示例20可以包括示例18至19中任一項的方法,其中,將該互連轂的該側電耦合至該三或更多晶粒的側還包括將該互連轂的該側電耦合至該三或更多晶粒的有源側。
各種實施例可以包括上述實施例的任何合適的組合,包括以結合形式(及)在上面描述的實施例的替代(或)實施例(例如,「及」可以是「及/或」)。此外,一些實施例可包括具有儲存在其上的指令的一或多個製品(例如,非暫態性電腦可讀媒體),該指令在被執行時導致任何上述實施例的動作。而且,一些實施例可以包括具有用於執行上述實施例的各種操作的任何適當裝置的設備或系統。
包括摘要中描述的內容在內的圖示實施例的以上描述並非旨在窮舉或將實施例限制為所揭示的精確形式。儘管本文為說明性目的描述特定實施例,但是如熟於相關技術的人士將體認者,在實施例的範圍內各種等效修改是可能的。
可以根據以上詳細說明對實施例進行此等修改。所附申請專利範圍中使用的術語不應被解釋為將實施例限制為說明書及申請專利範圍中揭示的具體實施方式。而是,本發明的範圍將完全由所附申請專利範圍來判定,所附申請專利範圍將根據請求項解釋的既定原則來解釋。
100a:封裝 100b:封裝 102:晶粒1 104:晶粒2 106:晶粒3 108:晶粒4 110:嵌入式多晶粒互連橋/EMIB 112:嵌入式多晶粒互連橋/EMIB 114:嵌入式多晶粒互連橋/EMIB 116:嵌入式多晶粒互連橋/EMIB 120:中介層 122:晶粒 124:晶粒 126:晶粒 128:晶粒 130:導電路徑 132:導電路徑 134:導電路徑 136:導電路徑 200:封裝 202:晶粒1 204:晶粒2 206:晶粒3 208:晶粒4 218:互連轂 250:通訊流 302a:晶粒 302a1:有源電路 302a2:球柵陣列 302a3:通過矽通孔/TSV 302b:晶粒 302b1:有源電路 302b2:球柵陣列 302b3:通孔 302c:晶粒 303:晶粒 304a:晶粒 304a1:有源電路 304a2:球柵陣列 304a3:通過矽通孔/TSV 304b:晶粒 304b1:有源電路 304b2:球柵陣列 304b3:通孔/TSV 304c:晶粒 318a:互連轂 318b:互連轂 318c:互連轂 319a:路徑 319b:路徑 319c:連接 321:銅柱 323:球柵陣列 402:晶粒 410:嵌入式多晶粒互連橋/EMIB/晶粒 502:晶粒 518:互連轂 602:晶粒 618:互連轂 702:晶粒 752:互連轂 800:製程 802:方塊/製程 804:方塊/製程 900:電腦系統/電子系統 910:積體電路/晶粒 911:積體電路/晶粒 912:處理器 913:雙處理器/處理器 914:通訊電路 915:雙通訊電路/通訊電路 916:晶粒上記憶體/SRAM/eDRAM 917:雙晶粒上記憶體/SRAM/eDRAM 920:系統匯流排 930:電壓源 940:外部記憶體 942:主記憶體/RAM 944:硬碟驅動器 946:可拆卸媒體 948:嵌入式記憶體 950:顯示裝置/顯示器 960:音頻輸出/音頻 970:控制器/輸入裝置
[圖1A-1B]顯示根據實施例之用於在多個晶粒之間提供高速連接的傳統實作的示例。
[圖2]顯示根據實施例之使用互連轂互連多個晶粒的封裝組件的俯視圖的示例。
[圖3A-3C]顯示根據實施例之將互連轂附接到多個晶粒的示例。
[圖4]顯示用於使用嵌入式多晶粒互連橋(Embedded Multi-die Interconnect Bridge (EMIB))結構來互連3×3晶粒拼貼(tile)的傳統實作的示例。
[圖5]顯示根據實施例之用於互連3×3晶粒拼貼的四個垂直互連轂架構的示例。
[圖6]顯示根據實施例之用於互連4×4晶粒拼貼的五垂直互連轂架構的示例。
[圖7]顯示根據實施例之用於互連4×4晶粒拼貼的垂直互連轂的示例。
[圖8]顯示根據實施例之用於使用垂直互連轂以拼貼形式互連三或更多晶粒的製程的示例。
[圖9]示意性地顯示根據實施例的計算裝置。
200:封裝
202:晶粒1
204:晶粒2
206:晶粒3
208:晶粒4
218:互連轂
250:通訊流

Claims (20)

  1. 一種互連轂,包含: 第一側; 第二側,與該第一側相對以與三或更多晶粒耦合,並且其中,該第二側包括多個電耦合,以將該三或更多晶粒中的至少一者與該三或更多晶粒中的另一者電耦合;以及 其中,該等電耦合促進該三或更多晶粒的至少一子集之間的資料傳輸。
  2. 如請求項1之互連轂,其中,該第二側與該三或更多晶粒實體耦合。
  3. 如請求項1之互連轂,其中,該互連轂的該第二側的角與該三或更多晶粒之一者的角實體耦合。
  4. 如請求項1之互連轂,其中,該三或更多晶粒是拼貼晶粒。
  5. 如請求項1之互連轂,其中,該多個電耦合的子集與佈線通道耦合,以促進該三或更多晶粒中的第一晶粒與該三或更多晶粒中的第二晶粒之間的直接通訊。
  6. 如請求項1之互連轂,其中,該互連轂是矽橋或中介層。
  7. 如請求項1之互連轂,其中,該三或更多晶粒是旋轉90度、180度或270度的同一晶粒。
  8. 如請求項1之互連轂,其中,該互連轂包括至少一有源組件或至少一無源組件。
  9. 如請求項1之互連轂,其中,資料傳輸包括高速IO資料傳輸。
  10. 一種系統,包含: 三或更多的晶粒; 互連轂,實體耦接到該三或更多晶粒,包含: 第一側; 第二側,與該第一側相對以與該三或更多晶粒耦合,並且其中,該第二側包括多個電耦合,以將該三或更多晶粒中的至少一者與該三或更多晶粒中的另一者電耦合;以及 其中,該等電耦合促進該三或更多晶粒的至少一子集之間的高速資料傳輸。
  11. 如請求項10之系統,其中,該互連轂的該第二側的角與該三或更多晶粒的角實體耦合。
  12. 如請求項11之系統,其中,該三或更多晶粒是拼貼的晶粒。
  13. 如請求項10之系統,其中,該多個電耦合的子集與佈線通道耦合,以促進該三或更多晶粒中的第一晶粒與該三或更多晶粒中的第二晶粒之間的直接通訊。
  14. 如請求項10之系統,其中,該三或更多晶粒是旋轉90度、180度或270度的同一晶粒。
  15. 如請求項10之系統,其中,該互連轂包括至少一有源組件或至少一無源組件。
  16. 如請求項10之系統,其中,該互連轂的該第二側與該三或更多晶粒的有源側直接耦合。
  17. 如請求項10之系統,其中,該資料傳輸包括高速IO資料傳輸。
  18. 一種方法,包含: 將三或更多的晶粒以拼貼形式定位在一平面內;以及 將互連轂的一側電耦合到該三或更多晶粒的一側,其中,該互連轂的平面實質上平行於該拼貼形式的該晶粒的該平面,以促進該等晶粒之間的高速資料傳輸。
  19. 如請求項18之方法,其中,電耦合還包括實體耦合到該三或更多晶粒中的每個角。
  20. 如請求項19之方法,其中,將該互連轂的該側電耦合至該三或更多晶粒的側還包括將該互連轂的該側電耦合至該三或更多晶粒的有源側。
TW109113163A 2019-05-22 2020-04-20 晶粒的互連轂 TW202101727A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/419,374 US11621223B2 (en) 2019-05-22 2019-05-22 Interconnect hub for dies
US16/419,374 2019-05-22

Publications (1)

Publication Number Publication Date
TW202101727A true TW202101727A (zh) 2021-01-01

Family

ID=70057041

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109113163A TW202101727A (zh) 2019-05-22 2020-04-20 晶粒的互連轂

Country Status (6)

Country Link
US (1) US11621223B2 (zh)
EP (1) EP3742480B1 (zh)
KR (1) KR20200135165A (zh)
CN (1) CN111987077A (zh)
SG (1) SG10202003640TA (zh)
TW (1) TW202101727A (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11233002B2 (en) * 2019-10-10 2022-01-25 Marvell Asia Pte, Ltd. High density low power interconnect using 3D die stacking
WO2022246603A1 (zh) * 2021-05-24 2022-12-01 华为技术有限公司 一种芯片封装结构、其制作方法及电子设备
US20220107808A1 (en) * 2021-12-16 2022-04-07 Intel Corporation Method to reduce register access latency in split-die soc designs

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060095639A1 (en) 2004-11-02 2006-05-04 Guenin Bruce M Structures and methods for proximity communication using bridge chips
US9595513B2 (en) 2014-12-01 2017-03-14 Micron Technology, Inc. Proximity coupling of interconnect packaging systems and methods
US10916516B2 (en) 2017-06-07 2021-02-09 Xilinx, Inc. High bandwidth memory (HBM) bandwidth aggregation switch
US11449453B2 (en) * 2020-04-16 2022-09-20 Mediatek Inc. Multi-package system using configurable input/output interface circuits for single-ended intra-package communication and differential inter-package communication

Also Published As

Publication number Publication date
SG10202003640TA (en) 2020-12-30
US20200373235A1 (en) 2020-11-26
KR20200135165A (ko) 2020-12-02
CN111987077A (zh) 2020-11-24
EP3742480A1 (en) 2020-11-25
US11621223B2 (en) 2023-04-04
EP3742480B1 (en) 2024-09-11

Similar Documents

Publication Publication Date Title
US11894324B2 (en) In-package RF waveguides as high bandwidth chip-to-chip interconnects and methods for using the same
US11594524B2 (en) Fabrication and use of through silicon vias on double sided interconnect device
JP6014907B2 (ja) ウィンドウインタポーザを有する3d集積回路パッケージ
TWI724016B (zh) 包含在晶粒的設備、形成包含背側或底側敷金屬之積體電路晶粒的方法及包括封裝基板的系統
US20230138386A1 (en) Bridge hub tiling architecture
TWI706471B (zh) 用於具有互連件之半導體的設備、方法以及包括封裝基板及晶粒之系統
US20220285278A1 (en) Via structures having tapered profiles for embedded interconnect bridge substrates
TW202101727A (zh) 晶粒的互連轂
US10943851B1 (en) Reconstituted wafer assembly
US20230352412A1 (en) Multiple die package using an embedded bridge connecting dies
JP6416276B2 (ja) Tsv接続された背部側分離
US20230022714A1 (en) Method to enable 30 microns pitch emib or below
US11322445B2 (en) EMIB copper layer for signal and power routing
JP7544439B2 (ja) 集積回路構造体および集積回路構造体の製造方法
TW202345301A (zh) 整合式頂側電力遞送熱技術
US20200027812A1 (en) Thermal management solutions that reduce inductive coupling between stacked integrated circuit devices