TW202009989A - 半導體基板之加工方法 - Google Patents
半導體基板之加工方法 Download PDFInfo
- Publication number
- TW202009989A TW202009989A TW108128708A TW108128708A TW202009989A TW 202009989 A TW202009989 A TW 202009989A TW 108128708 A TW108128708 A TW 108128708A TW 108128708 A TW108128708 A TW 108128708A TW 202009989 A TW202009989 A TW 202009989A
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor substrate
- peeling
- peeling layer
- substrate
- grinding
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02002—Preparing wafers
- H01L21/02005—Preparing bulk and homogeneous wafers
- H01L21/02008—Multistep processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02002—Preparing wafers
- H01L21/02005—Preparing bulk and homogeneous wafers
- H01L21/02008—Multistep processes
- H01L21/0201—Specific process step
- H01L21/02013—Grinding, lapping
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/7806—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices involving the separation of the active layers from a substrate
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K26/00—Working by laser beam, e.g. welding, cutting or boring
- B23K26/36—Removing material
- B23K26/38—Removing material by boring or cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02002—Preparing wafers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02002—Preparing wafers
- H01L21/02005—Preparing bulk and homogeneous wafers
- H01L21/02008—Multistep processes
- H01L21/0201—Specific process step
- H01L21/02016—Backside treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02373—Group 14 semiconducting materials
- H01L21/02378—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02587—Structure
- H01L21/0259—Microstructure
- H01L21/02595—Microstructure polycrystalline
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
Abstract
[課題] 提供一種「可從二層構造半導體基板效率良好地去除第一半導體基板」之半導體基板之加工方法,該二層構造半導體基板,係使第二半導體基板磊晶成長於第一半導體基板之上面。
[解決手段] 半導體基板之加工方法,係包含有:剝離層形成工程,將對於第一半導體基板(2)具有穿透性之波長之雷射光線(LB)的聚光點定位於第一半導體基板(2)的內部,且對第一半導體基板(2)照射雷射光線(LB)而形成剝離層(8);第二半導體基板形成工程,在實施該剝離層形成工程後,藉由磊晶成長,在第一半導體基板(2)的上面形成第二半導體基板(12);剝離工程,將第一半導體基板(2)從剝離層(8)剝離;及磨削工程,在實施該剝離工程後,將第一半導體基板(2)磨削而去除。
Description
本發明,係關於一種「可從二層構造半導體基板效率良好地去除第一半導體基板」之半導體基板之加工方法,該二層構造半導體基板,係使第二半導體基板磊晶成長於第一半導體基板之上面。
IC、LSI、功率元件等的複數個元件,係藉由交叉之複數個分割預定線所區劃,且被形成於Si(矽)、SiC(碳化矽)等的半導體基板的上面,並藉由切割裝置、雷射加工裝置等而被分割成一個個的元件晶片,經分割之各元件晶片,係被利用在行動電話、個人電腦等的電氣機器上。
又,由於單結晶SiC基板為高價位,因此,提出一種如下述之技術:藉由磊晶成長,使高電阻多結晶SiC基板成長於低電阻多結晶SiC基板的上面,其後,藉由磊晶成長,在高電阻多結晶SiC基板的上面形成單結晶SiC膜(例如參閱專利文獻1)。
[先前技術文獻]
[專利文獻]
[專利文獻1] 日本特表2007-503726號公報
[本發明所欲解決之課題]
但是,當磨削低電阻多結晶SiC基板而從高電阻多結晶SiC基板進行去除時,存在相當耗費時間且生產率差這樣的問題。
因此,本發明之目的,係提供提供一種「可從二層構造半導體基板效率良好地去除第一半導體基板」之半導體基板之加工方法,該二層構造半導體基板,係使第二半導體基板磊晶成長於低電阻多結晶SiC基板等的第一半導體基板之上面。
[用以解決課題之手段]
根據本發明,提供一種半導體基板之加工方法,其特徵係,具備有:剝離層形成工程,將對於第一半導體基板具有穿透性之波長之雷射光線的聚光點定位於該第一半導體基板的內部,且對該第一半導體基板照射雷射光線而形成剝離層;第二半導體基板形成工程,在實施該剝離層形成工程後,藉由磊晶成長,在該第一半導體基板的上面形成第二半導體基板;剝離工程,將該第一半導體基板從該剝離層剝離;及磨削工程,在實施該剝離工程後,將該第一半導體基板磨削而去除。
較佳為,該第一半導體基板,係低電阻多結晶SiC基板,該第二半導體基板,係高電阻多結晶SiC基板。
[發明之效果]
根據本發明,在剝離層形成工程中,在離第一半導體基板之上面淺的位置上形成剝離層,藉此,可在磨削工程之前,將剝離層作為起點,剝離第一半導體基板的大部分,並可縮短耗費於磨削工程之時間且效率良好地去除第一半導體基板。
以下,參閱圖面,說明關於本發明之半導體基板之加工方法的較佳實施形態。
在圖1中,係表示藉由本發明之半導體基板之加工方法實施加工的第一半導體基板2。本實施形態之第一半導體基板2,係厚度900μm左右之被形成為圓盤狀的低電阻多結晶SiC基板。
在本實施形態中,係首先實施剝離層形成工程,該剝離層形成工程,係將對於第一半導體基板2具有穿透性之波長之雷射光線的聚光點定位於第一半導體基板2的內部,且對第一半導體基板2照射雷射光線而形成剝離層。剝離層形成工程,係例如可使用在圖2(a)顯示一部分的雷射加工裝置4來加以實施。
雷射加工裝置4,係具備有:夾頭座(未圖示),吸引保持被加工物;及聚光器6,對被吸引保持於夾頭座之被加工物照射脈衝雷射光線LB。夾頭座,係被構成為以延伸於上下方向之軸線為中心而旋轉自如,並且被構成為在圖2(a)中以箭頭X所表示之X軸方向與垂直於X軸方向之Y軸方向(圖2(a)中以箭頭Y所表示之方向)的各者中進退自如。聚光器6,係包含有:聚光透鏡(未圖示),用以將雷射加工裝置4之脈衝雷射振盪器(未圖示)射出的脈衝雷射光線LB進行聚光且照射至被加工物。另外,X軸方向及Y軸方向規定之平面,係實質上為水平。
參閱圖2(a)繼續進行說明,在剝離層形成工程中,係首先,以夾頭座之上面吸引保持第一半導體基板2。其次,以雷射加工裝置4之聚光點位置調整裝置(未圖示)來使聚光器6升降,並將聚光點定位於第一半導體基板2的內部。在本實施形態中,係將聚光點定位於離第一半導體基板2之上面相對淺的位置上(例如20~30μm左右)。其次,當一面以預定的進給速度使夾頭座朝X軸方向移動,一面將對於第一半導體基板2具有穿透性之波長之脈衝雷射光線LB從聚光器6照射至第一半導體基板2時,則SiC因脈衝雷射光線LB的照射而分離成Si(矽)與C(碳),接著所照射之脈衝雷射光線LB會被之前形成的C接收,SiC連鎖地分離成Si與C,並且,形成從SiC分離成Si與C之部分等向性地延伸的裂痕(未圖示),從而形成剝離層8。另外,在將脈衝雷射光線LB照射至第一半導體基板2之際,係亦可使聚光器6移動以代替夾頭座。又,對第一半導體基板2之同一部位照射脈衝雷射光線LB的次數(通過數),係可任意進行設定。
而且,藉由「一面使夾頭座相對於聚光點而在Y軸方向上以預定分度量Li相對地進行分度進給,一面重複脈衝雷射光線LB之照射」的方式,在Y軸方向上,隔著預定分度量Li之間隔形成複數個連續地延伸於X軸方向的剝離層8,並且,依序形成從剝離層8等向性地延伸的裂痕。藉此,可在離第一半導體基板2之上面相對淺的位置上,形成由複數個剝離層8及裂痕所構成之強度降低的剝離起點10。另外,分度進給之際,係亦可使聚光器6移動以代替夾頭座。像這樣的剝離層形成工程,係可藉由例如以下的加工條件來進行。
脈衝雷射光線之波長 :1064nm
重複頻率 :30kHz
平均輸出 :1.6W
進給速度 :234mm/s
分度量 :0.125mm
通過數 :25次
在實施剝離層形成工程後,如圖3所示般,實施第二半導體基板形成工程,該第二半導體基板形成工程,係藉由磊晶成長,在「由低電阻多結晶SiC基板所構成之第一半導體基板2的上面」形成第二半導體基板12。本實施形態之第二半導體基板1,係指被形成為厚度500μm左右的高電阻多結晶SiC基板。另外,以符號14來表示由第一半導體基板2與第二半導體基板12所構成的二層構造半導體基板。
在實施第二半導體基板形成工程後,實施從剝離層8剝離第一半導體基板2的剝離工程。剝離工程,係例如可使用剝離裝置(未圖示)來加以實施,該剝離裝置,係超音波振動器被浸漬於儲存有水的水槽內。在使用該剝離裝置實施剝離工程的情況下,係使二層構造半導體基板14浸水且使超音波振動器動作。在使超音波振動器動作之際,係亦可使超音波振動器與二層構造半導體基板14接觸,抑或,亦可在超音波振動器與二層構造半導體基板14之間設置間隙(例如2~3mm)。當使超音波振動器動作時,剝離層8會被來自超音波振動器之超音波刺激而破壞。藉此,如圖4所示般,可將形成於離第一半導體基板2之上面相對淺的位置之剝離層8作為起點,從二層構造半導體基板14剝離第一半導體基板2的大部分。另外,以符號2’表示少許殘留於二層構造半導體基板14(例如厚度20~30μm左右)之上面側的第一半導體基板,並且,以符號2”表示從二層構造半導體基板14所剝離之下面側的第一半導體基板。又,剝離工程,係亦可藉由「使用如厚度朝向前端而變薄之鑿般的構件,對剝離層8施加衝擊」的方式來加以實施。
在實施剝離工程後,實施將第一半導體基板2’磨削而去除的磨削工程。磨削工程,係例如可使用在圖5(a)及圖5(b)顯示一部分的磨削裝置16來加以實施。磨削裝置16,係具備有:夾頭座18,吸引保持被加工物;及磨削機構20,磨削被吸引保持於夾頭座18的被加工物。
如圖5(a)所示般,在夾頭座18之上端部分,係配置有被連接於吸引機構(未圖示)之多孔質之圓形的吸附夾盤22,在夾頭座18中,係藉由吸引機構,在吸附夾盤22之上面形成吸引力,從而吸引保持被載於上面的被加工物。又,夾頭座18,係被構成為以延伸於上下方向之軸線為中心而旋轉自如。
磨削機構20,係被連結於轉軸用馬達(未圖示),且包含有:轉軸24,延伸於上下方向;及圓板狀之輪座(wheel mount)26,被固定於轉軸24的下端。在輪座26之下面,係藉由螺栓28固定有環狀的磨削輪30。在磨削輪30之下面的外周緣部,係沿周方向隔著間隔地固定有呈環狀配置的複數個磨削砥石32。
參閱圖5繼續進行說明,在磨削工程中,係首先,將第一半導體基板2’朝向上方,以夾頭座18之上面來吸引保持二層構造半導體基板14。其次,從上方觀之,使夾頭座18以預定的旋轉速度(例如300rpm)逆時針旋轉。又,從上方觀之,使轉軸24以預定的旋轉速度(例如6000rpm)逆時針旋轉。其次,以磨削裝置16之升降機構(未圖示)使轉軸24下降,並使磨削砥石32接觸於第一半導體基板2’。其後,以預定的磨削進給速度(例如1.0μm/s)使轉軸24下降。藉此,如圖5(c)所示般,可將第一半導體基板2’磨削而去除。另外,在磨削工程中,係只要可將第一半導體基板2’之剝離面平坦化,並去除第一半導體基板2’的大部分即可,且亦可在二層構造半導體基板14殘留些許第一半導體基板2’。
如以上般,由於在本實施形態中,係藉由「在剝離層形成工程中,在離第一半導體基板2之上面相對淺的位置形成剝離層8」的方式,可在磨削工程之前,將剝離層8作為起點,剝離第一半導體基板2的大部分,因此,即便由如低電阻多結晶SiC般比較硬的材質(在磨削上耗費時間的材質)形成第一半導體基板2,亦可縮短耗費於磨削工程之時間,並從二層構造半導體基板14效率良好地去除第一半導體基板2。因此,在本實施形態中,係可使生產率提升。
在本實施形態中,雖係說明了「第一半導體基板2由低電阻多結晶SiC所形成,第二半導體基板12由高電阻多結晶SiC所形成」的例子,但第一半導體基板2及第二半導體基板12,係亦可由上述以外的材料所形成。
關於從二層構造半導體基板14所剝離之下面側的第一半導體基板2”,係藉由「使用上述磨削裝置16等來磨削第一半導體基板2”之剝離面而使其平坦化」的方式,可作為用以實施上述之半導體基板之加工方法等的基板而進行再利用。
另外,在將第二半導體基板形成於第一半導體基板的上面後,將雷射光線之聚光點從第一半導體基板的下面定位於第二半導體基板附近,且對第一半導體基板照射雷射光線,藉此,只要形成剝離層,則可獲得與上述之實施形態相同的效果。但是,在第一半導體基板之厚度厚至1mm左右的情況下,係在第一半導體基板之內部中,雷射光線會在比聚光點更前方處被吸收而無法到達第二半導體基板附近,從而難以達到與上述之實施形態相同的效果。
2‧‧‧第一半導體基板
4‧‧‧雷射加工裝置
6‧‧‧聚光器
8‧‧‧剝離層
12‧‧‧第二半導體基板
[圖1] 第一半導體基板的立體圖。
[圖2] (a)表示實施剝離層形成工程之狀態的立體圖;(b)形成了剝離層之第一半導體基板的剖面圖。
[圖3] 使第二半導體基板磊晶成長於第一半導體基板的上面之二層構造半導體基板的立體圖。
[圖4] 實施了剝離工程之二層構造半導體基板的立體圖。
[圖5] (a)表示將二層構造半導體基板載置於磨削裝置之夾頭座之狀態的立體圖;(b)表示實施磨削工程之狀態的立體圖;(c)第二半導體基板的立體圖。
2’‧‧‧上面側的第一半導體基板
2”‧‧‧下面側的第一半導體基板
12‧‧‧第二半導體基板
14‧‧‧二層構造半導體基板
Claims (2)
- 一種半導體基板之加工方法,其特徵係,具備有: 剝離層形成工程,將對於第一半導體基板具有穿透性之波長之雷射光線的聚光點定位於該第一半導體基板的內部,且對該第一半導體基板照射雷射光線而形成剝離層; 第二半導體基板形成工程,在實施該剝離層形成工程後,藉由磊晶成長,在該第一半導體基板的上面形成第二半導體基板; 剝離工程,將該第一半導體基板從該剝離層剝離;及 磨削工程,在實施該剝離工程後,將該第一半導體基板磨削而去除。
- 如申請專利範圍第1項之半導體基板之加工方法,其中, 該第一半導體基板,係低電阻多結晶SiC基板,該第二半導體基板,係高電阻多結晶SiC基板。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018152567A JP7235456B2 (ja) | 2018-08-14 | 2018-08-14 | 半導体基板の加工方法 |
JP2018-152567 | 2018-08-14 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202009989A true TW202009989A (zh) | 2020-03-01 |
TWI807083B TWI807083B (zh) | 2023-07-01 |
Family
ID=69320683
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108128708A TWI807083B (zh) | 2018-08-14 | 2019-08-13 | 半導體基板之加工方法 |
Country Status (8)
Country | Link |
---|---|
US (1) | US10872757B2 (zh) |
JP (1) | JP7235456B2 (zh) |
KR (1) | KR20200019566A (zh) |
CN (1) | CN110828297A (zh) |
DE (1) | DE102019212101A1 (zh) |
MY (1) | MY194179A (zh) |
SG (1) | SG10201907085QA (zh) |
TW (1) | TWI807083B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10562130B1 (en) | 2018-12-29 | 2020-02-18 | Cree, Inc. | Laser-assisted method for parting crystalline material |
US10576585B1 (en) | 2018-12-29 | 2020-03-03 | Cree, Inc. | Laser-assisted method for parting crystalline material |
US11024501B2 (en) | 2018-12-29 | 2021-06-01 | Cree, Inc. | Carrier-assisted method for parting crystalline material along laser damage region |
US10611052B1 (en) | 2019-05-17 | 2020-04-07 | Cree, Inc. | Silicon carbide wafers with relaxed positive bow and related methods |
US11848197B2 (en) | 2020-11-30 | 2023-12-19 | Thinsic Inc. | Integrated method for low-cost wide band gap semiconductor device manufacturing |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003007616A (ja) * | 2001-03-23 | 2003-01-10 | Matsushita Electric Ind Co Ltd | 半導体膜の製造方法 |
FR2855650B1 (fr) | 2003-05-30 | 2006-03-03 | Soitec Silicon On Insulator | Substrats pour systemes contraints et procede de croissance cristalline sur un tel substrat |
KR100616656B1 (ko) * | 2005-01-03 | 2006-08-28 | 삼성전기주식회사 | 질화갈륨계 단결정 기판의 제조방법 및 제조장치 |
TWI270025B (en) * | 2005-03-21 | 2007-01-01 | Au Optronics Corp | Dual emission display with integrated touch screen and fabricating method thereof |
TWI408264B (zh) * | 2005-12-15 | 2013-09-11 | Saint Gobain Cristaux & Detecteurs | 低差排密度氮化鎵(GaN)之生長方法 |
JP2011114018A (ja) * | 2009-11-24 | 2011-06-09 | Disco Abrasive Syst Ltd | 光デバイスの製造方法 |
JP5375695B2 (ja) * | 2010-03-19 | 2013-12-25 | 株式会社リコー | Iii族窒化物結晶の製造方法 |
US9424775B2 (en) * | 2012-10-15 | 2016-08-23 | The Hong Kong University Of Science And Technology | LEDoS projection system |
JP6456228B2 (ja) * | 2015-04-15 | 2019-01-23 | 株式会社ディスコ | 薄板の分離方法 |
JP6572694B2 (ja) * | 2015-09-11 | 2019-09-11 | 信越化学工業株式会社 | SiC複合基板の製造方法及び半導体基板の製造方法 |
JP6562819B2 (ja) * | 2015-11-12 | 2019-08-21 | 株式会社ディスコ | SiC基板の分離方法 |
US10934634B2 (en) * | 2016-04-05 | 2021-03-02 | Sicoxs Corporation | Polycrystalline SiC substrate and method for manufacturing same |
JP6773506B2 (ja) * | 2016-09-29 | 2020-10-21 | 株式会社ディスコ | ウエーハ生成方法 |
US10697090B2 (en) * | 2017-06-23 | 2020-06-30 | Panasonic Intellectual Property Management Co., Ltd. | Thin-film structural body and method for fabricating thereof |
-
2018
- 2018-08-14 JP JP2018152567A patent/JP7235456B2/ja active Active
-
2019
- 2019-07-19 CN CN201910653979.5A patent/CN110828297A/zh active Pending
- 2019-07-29 MY MYPI2019004356A patent/MY194179A/en unknown
- 2019-08-01 SG SG10201907085QA patent/SG10201907085QA/en unknown
- 2019-08-07 KR KR1020190096047A patent/KR20200019566A/ko active Search and Examination
- 2019-08-08 US US16/535,389 patent/US10872757B2/en active Active
- 2019-08-13 TW TW108128708A patent/TWI807083B/zh active
- 2019-08-13 DE DE102019212101.2A patent/DE102019212101A1/de active Pending
Also Published As
Publication number | Publication date |
---|---|
CN110828297A (zh) | 2020-02-21 |
SG10201907085QA (en) | 2020-03-30 |
MY194179A (en) | 2022-11-17 |
KR20200019566A (ko) | 2020-02-24 |
TWI807083B (zh) | 2023-07-01 |
JP7235456B2 (ja) | 2023-03-08 |
DE102019212101A1 (de) | 2020-02-20 |
JP2020027895A (ja) | 2020-02-20 |
US20200058483A1 (en) | 2020-02-20 |
US10872757B2 (en) | 2020-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI721206B (zh) | SiC晶圓之生成方法 | |
TWI807083B (zh) | 半導體基板之加工方法 | |
US10056263B2 (en) | Method of processing SiC wafer | |
CN108447769B (zh) | 晶片生成方法 | |
CN108372434B (zh) | SiC晶片的生成方法 | |
CN108447783B (zh) | SiC晶片的生成方法 | |
CN111203652B (zh) | 晶片的生成方法 | |
TWI811325B (zh) | 晶圓的生成方法 | |
TWI781306B (zh) | 晶圓生成方法以及晶圓生成裝置 | |
TWI793246B (zh) | 平坦化方法 | |
JP6180223B2 (ja) | ウェーハの製造方法 | |
TW201929131A (zh) | 晶圓生成裝置及搬送托盤 | |
TW201939599A (zh) | 晶圓之生成方法及晶圓之生成裝置 | |
CN109807693B (zh) | SiC晶锭的成型方法 | |
TWI703623B (zh) | 光元件晶圓的加工方法 | |
TW202205421A (zh) | 矽基板製造方法 | |
CN110871506A (zh) | SiC基板的加工方法 | |
TWI825091B (zh) | 晶圓之加工方法 | |
TW202140870A (zh) | 晶圓之生成方法 | |
TWI838421B (zh) | 晶圓的生成方法 | |
JP2023026921A (ja) | ウエーハの加工方法 |