TW201943047A - 半導體裝置及半導體裝置的製造方法 - Google Patents

半導體裝置及半導體裝置的製造方法 Download PDF

Info

Publication number
TW201943047A
TW201943047A TW108112026A TW108112026A TW201943047A TW 201943047 A TW201943047 A TW 201943047A TW 108112026 A TW108112026 A TW 108112026A TW 108112026 A TW108112026 A TW 108112026A TW 201943047 A TW201943047 A TW 201943047A
Authority
TW
Taiwan
Prior art keywords
insulator
conductor
transistor
addition
semiconductor device
Prior art date
Application number
TW108112026A
Other languages
English (en)
Other versions
TWI818008B (zh
Inventor
掛端哲彌
遠藤佑太
Original Assignee
日商半導體能源研究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商半導體能源研究所股份有限公司 filed Critical 日商半導體能源研究所股份有限公司
Publication of TW201943047A publication Critical patent/TW201943047A/zh
Application granted granted Critical
Publication of TWI818008B publication Critical patent/TWI818008B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76844Bottomless liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76865Selective removal of parts of the layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53271Conductive materials containing semiconductor material, e.g. polysilicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/70Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Thin Film Transistor (AREA)
  • Noodles (AREA)
  • Bipolar Transistors (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

提供一種微型化及高積體化的半導體裝置。本發明的一個實施方式的半導體裝置包括第一絕緣體、第二絕緣體、第一導電體、第二導電體及半導體層。第一絕緣體包括露出半導體層的開口部。第一導電體以在開口部的底面與半導體層接觸的方式配置。第二絕緣體以接觸於第一導電體的上表面及開口部內的側面的方式配置。第二導電體與第一導電體的上表面接觸並隔著第二絕緣體配置在開口部內。第二絕緣體對氧具有阻擋性。

Description

半導體裝置及半導體裝置的製造方法
本發明的一個實施方式係關於一種半導體裝置及能夠用於半導體裝置的製造方法的使用金屬的佈線以及插頭的形成方法。
注意,本說明書等中的半導體裝置是指藉由利用半導體特性而能夠工作的所有裝置。除了電晶體等的半導體元件之外,半導體電路、運算裝置或記憶體裝置也是半導體裝置的一個實施方式。顯示裝置(液晶顯示裝置、發光顯示裝置等)、投影、照明設備、電光裝置、蓄電裝置、記憶體裝置、半導體電路、撮像裝置及電子裝置等有時包括半導體裝置。
注意,本發明的一個實施方式不侷限於上述技術領域。本說明書等所公開的發明的一個實施方式係關於一種物體、方法或製造方法。本發明的一個實施方式係關於一種製程(process)、機器(machine)或產品(manufacture)。
隨著半導體裝置的高積體化的發展,半導體裝置內佈線部分所佔的比率有逐漸增大的趨勢,已在研討多層佈線結構。另外,為了多層佈線層間的連接,形成在導通孔、接觸孔等中埋入導電體的插頭。
例如,作為半導體裝置中的多層佈線及佈線層間的連接,可以藉由使用導電體並利用CMP技術去除不需要的導電體來形成埋入插頭結構。
再者,隨著半導體裝置的積體度的提高,要求對佈線及其接觸孔的開 口直徑等的尺寸進行微型化。因此,為了避免高度微型化時發生佈線間導通不良,已公開有一種良好的佈線間的連接結構(例如,參照專利文獻1)。在專利文獻1中,藉由利用氣體離子的照射使在佈線的形成區域中產生的凹凸平滑化來提高佈線的覆蓋率。
[專利文獻1]日本專利申請公開第2009-54879號公報
本發明的一個實施方式的目的之一是抑制高度微型化的半導體裝置中半導體元件與佈線間或者佈線間的導通不良。本發明的一個實施方式的目的之一是提供一種能夠微型化或高積體化的半導體裝置。本發明的一個實施方式的目的之一是提供一種設計彈性高的半導體裝置。
本發明的一個實施方式的目的之一是提供一種在包括電晶體的半導體裝置中電晶體的電特性及可靠性穩定的半導體裝置。本發明的一個實施方式的目的之一是提供一種具有良好的電特性的半導體裝置。本發明的一個實施方式的目的之一是提供一種生產率高的半導體裝置。
本發明的一個實施方式的目的之一是提供一種能夠抑制功耗的半導體裝置。本發明的一個實施方式的目的之一是提供一種資訊的寫入速度快的半導體裝置。本發明的一個實施方式的目的之一是提供一種能夠長期間保持資料的半導體裝置。本發明的一個實施方式的目的之一是提供一種新穎的半導體裝置。
此外,這些目的的記載不妨礙其他目的的存在。此外,本發明的一個實施方式並不需要實現所有上述目的。另外,從說明書、圖式、申請專利範圍等的記載中可明顯看出這些目的以外的目的,而可以從說明書、圖式、申請專利範圍等的記載中衍生這些目的以外的目的。
本發明的一個實施方式的半導體裝置包括第一絕緣體、第二絕緣體、第一導電體、第二導電體及半導體層。第一絕緣體包括露出半導體層的開口部。第一導電體以在開口部的底面與半導體層接觸的方式配置。第二絕緣體以接觸於第一導電體的上表面及開口部內的側面的方式配置。第二導電體與第一導電體的上表面接觸並隔著第二絕緣體配置在開口部內。第二絕緣體包括含有選自鉿、鋁、硼、鎵、鋅、釔、鋯、鎢、鈦、鉭、鎳、鍺、鎂等中的一種或兩種以上的氧化物或者含有鋁或矽的氮化物。
在上述本發明的一個實施方式中,半導體層含有In、元素M(M為Al、Ga、Y或Sn)及Zn。
本發明的一個實施方式的半導體裝置包括第一絕緣體、第二絕緣體、第一導電體、第二導電體及第三導電體。第一絕緣體包括露出第三導電體的開口部。第一導電體以在開口部的底面與第三導電體接觸的方式配置。第二絕緣體對氧具有阻擋性並以接觸於第一導電體的上表面及開口部內的側面的方式配置。第二導電體與第一導電體的上表面接觸並隔著第二絕緣體配置在開口部內。第二絕緣體包括含有選自鉿、鋁、硼、鎵、鋅、釔、鋯、鎢、鈦、鉭、鎳、鍺及鎂等中的一種或兩種以上的氧化物或者含有鋁或矽的氮化物。
在上述本發明的一個實施方式中,較佳為第一導電體具有難氧化性。
在上述本發明的一個實施方式中,較佳為第一導電體比第二導電體的投影面積大。
在上述本發明的一個實施方式中,較佳為第一絕緣體含有過量氧且第二絕緣體對氧具有阻擋性。
另外,藉由本發明的一個實施方式可以提供一種抑制了半導體元件與佈線間或佈線間的導通不良的半導體裝置。藉由本發明的一個實施方式可 以提供一種能夠微型化或高積體化的半導體裝置。藉由本發明的一個實施方式可以提供一種設計彈性高的半導體裝置。
藉由本發明的一個實施方式可以提供一種包括電晶體的半導體裝置中、電晶體的電特性及可靠性穩定的半導體裝置。藉由本發明的一個實施方式可以提供一種具有良好的電特性的半導體裝置。藉由本發明的一個實施方式可以提供一種生產率高的半導體裝置。
藉由本發明的一個實施方式可以提供一種資訊的寫入速度快的半導體裝置。藉由本發明的一個實施方式可以提供一種能夠長期間保持資料的半導體裝置。藉由本發明的一個實施方式可以提供一種能夠抑制功耗的半導體裝置。藉由本發明的一個實施方式可以提供一種新穎的半導體裝置。
此外,這些效果的記載不妨礙其他效果的存在。此外,本發明的一個實施方式並不需要具有所有上述效果。另外,從說明書、圖式、申請專利範圍等的記載中可明顯看出這些效果以外的效果,而可以從說明書、圖式、申請專利範圍等的記載中衍生這些效果以外的效果。
200‧‧‧電晶體
200A‧‧‧電晶體
200B‧‧‧電晶體
200C‧‧‧電晶體
200D‧‧‧電晶體
200E‧‧‧電晶體
203‧‧‧導電體
205‧‧‧導電體
210‧‧‧絕緣體
212‧‧‧絕緣體
214‧‧‧絕緣體
216‧‧‧絕緣體
220‧‧‧絕緣體
222‧‧‧絕緣體
224‧‧‧絕緣體
230‧‧‧半導體層
230a‧‧‧半導體層
230b‧‧‧半導體層
230c‧‧‧半導體層
231‧‧‧區域
231d‧‧‧區域
231s‧‧‧區域
240‧‧‧導電體
240d‧‧‧導電體
240s‧‧‧導電體
241‧‧‧開口部
241d‧‧‧開口部
241s‧‧‧開口部
244‧‧‧導電體
244A‧‧‧導電膜
244bg‧‧‧導電體
244d‧‧‧導電體
244s‧‧‧導電體
244tg‧‧‧導電體
246‧‧‧導電體
246A‧‧‧導電膜
246bg‧‧‧導電體
246d‧‧‧導電體
246s‧‧‧導電體
246tg‧‧‧導電體
250‧‧‧絕緣體
260‧‧‧導電體
260a‧‧‧導電體
260b‧‧‧導電體
270‧‧‧絕緣體
271‧‧‧絕緣體
274‧‧‧絕緣體
275‧‧‧絕緣體
276‧‧‧絕緣體
276A‧‧‧絕緣膜
276bg‧‧‧絕緣體
276d‧‧‧絕緣體
276s‧‧‧絕緣體
276tg‧‧‧絕緣體
280‧‧‧絕緣體
282‧‧‧絕緣體
284‧‧‧絕緣體
在圖式中:圖1A和圖1E是根據本發明的一個實施方式的半導體裝置的俯視圖,圖1B、圖1C、圖1D和圖1F是根據本發明的一個實施方式的半導體裝置的剖面圖;圖2A至圖2F是說明根據本發明的一個實施方式的半導體裝置製造方法的圖;圖3A至圖3F是說明根據本發明的一個實施方式的半導體裝置製造方法的圖;圖4A至圖4F是說明根據本發明的一個實施方式的半導體裝置製造方法的圖; 圖5A至圖5F是說明根據本發明的一個實施方式的半導體裝置製造方法的圖;圖6A是根據本發明的一個實施方式的半導體裝置的俯視圖,圖6B、圖6C和圖6D是根據本發明的一個實施方式的半導體裝置的剖面圖;圖7是根據本發明的一個實施方式的半導體裝置的剖面圖;圖8A是根據本發明的一個實施方式的半導體裝置的俯視圖,圖8B、圖8C和圖8D是根據本發明的一個實施方式的半導體裝置的剖面圖;圖9A是根據本發明的一個實施方式的半導體裝置的俯視圖,圖9B、圖9C和圖9D是根據本發明的一個實施方式的半導體裝置的剖面圖;圖10A是根據本發明的一個實施方式的半導體裝置的俯視圖,圖10B、圖10C和圖10D是根據本發明的一個實施方式的半導體裝置的剖面圖;圖11A是根據本發明的一個實施方式的半導體裝置的俯視圖,圖11B、圖11C和圖11D是根據本發明的一個實施方式的半導體裝置的剖面圖;圖12A是示出根據本發明的一個實施方式的記憶體裝置的結構例的方塊圖,圖12B是示出根據本發明的一個實施方式的記憶體裝置的結構例的透視圖;圖13A至圖13H是示出根據本發明的一個實施方式的記憶體裝置的結構例的電路圖;圖14A和圖14B是根據本發明的一個實施方式的半導體裝置的示意圖;圖15A至圖15E是根據本發明的一個實施方式的記憶體裝置的示意圖;圖16A、圖16B、圖16C、圖16D、圖16E1、圖16E2和圖16F是示出根據本發明的一個實施方式的電子裝置的圖。
下面,參照圖式對實施方式進行說明。但是,所屬技術領域的通常知識者可以很容易地理解一個事實,就是實施方式可以以多個不同形式來實施,其方式和詳細內容可以在不脫離本發明的精神及其範圍的條件下被變換為各種各樣的形式。因此,本發明不應該被解釋為僅限定在下面的實施方式所記載的內容中。
在圖式中,為便於清楚地說明,有時誇大表示大小、層的厚度或區域。因此,本發明並不一定限定於上述尺寸。此外,在圖式中,示意性地示出理想的例子,因此本發明不侷限於圖式所示的形狀或數值等。另外,在圖式中,在不同的圖式之間共同使用相同的元件符號來表示相同的部分或具有相同功能的部分,而省略其重複說明。此外,當表示具有相同功能的部分時有時使用相同的陰影線,而不特別附加元件符號。
在本說明書等中,為方便起見,使用了“上”、“下”等表示配置的詞句,以參照圖式說明組件的位置關係。另外,組件的位置關係根據描述各組件的方向適當地改變。因此,不侷限於本說明書中所說明的詞句,可以根據情況適當地更換。
在本說明書等中,電晶體是指至少包括閘極、汲極以及源極這三個端子的元件。電晶體在汲極(汲極端子、汲極區域或汲極電極)與源極(源極端子、源極區域或源極電極)之間具有通道將形成於其中的區域,並且電流能夠流過汲極、通道將形成於其中的區域以及源極。注意,在本說明書等中,通道將形成於其中的區域是指電流主要流過的區域。
另外,在採用極性不同的電晶體的情況或電路工作中的電流方向變化的情況等下,源極及汲極的功能有時相互調換。因此,在本說明書等中,源極和汲極可以相互調換。
在本說明書等中,“電連接”包括藉由“具有某種電作用的元件”連接的情況。在此,“具有某種電作用的元件”只要可以進行連接對象間的電信號的授受,就對其沒有特別的限制。例如,“具有某種電作用的元件”不僅包括電極和佈線,而且還包括電晶體等的切換元件、電阻元件、電感器、電容器、其他具有各種功能的元件等。
注意,在本說明書等中,氮氧化物是指氮含量大於氧含量的化合物。 另外,氧氮化物是指氧含量大於氮含量的化合物。另外,例如可以使用拉塞福背散射光譜學法(RBS:Rutherford Backscattering Spectrometry)等來測量各元素的含量。
在本說明書等中,“平行”是指兩條直線形成的角度為-10°以上且10°以下的狀態。因此,也包括該角度為-5°以上且5°以下的狀態。“大致平行”是指兩條直線形成的角度為-30°以上且30°以下的狀態。另外,“垂直”是指兩條直線的角度為80°以上且100°以下的狀態。因此,也包括該角度為85°以上且95°以下的狀態。“大致垂直”是指兩條直線形成的角度為60°以上且120°以下的狀態。
注意,在本說明書中,障壁膜是指具有抑制氫等雜質或氧的透過的功能的膜,在該障壁膜具有導電性的情況下,有時也將其稱為導電障壁膜。
另外,在本說明書等中,電晶體的常開啟特性是指閘極電壓為0V時處於導通狀態的特性。例如,電晶體的常開啟特性有時是指在對電晶體的閘極施加的電壓(Vg)為0V的情況下汲極與源極間流過電流(Id)的電特性。
在本說明書等中,氧化物半導體是一種金屬氧化物(metal oxide)。金屬氧化物是包含金屬元素的氧化物。金屬氧化物有時根據組成及形成方法呈現絕緣性、半導體性以及導電性。呈現半導體性的金屬氧化物被稱為金屬氧化物半導體或氧化物半導體(Oxide Semiconductor,也可以簡稱為OS)等。呈現絕緣性的金屬氧化物被稱為金屬氧化物絕緣體或氧化物絕緣體。呈現導電性的金屬氧化物被稱為金屬氧化物導電體或氧化物導電體。換言之,用於電晶體的通道形成區中等的金屬氧化物可以被稱為氧化物半導體。
實施方式1
在本實施方式中,參照圖1A至圖11D對本發明的一個實施方式的半導 體裝置進行說明。
〈半導體裝置的結構例1〉
圖1A至圖1F是抽出本發明的一個實施方式的包括多個電晶體的半導體裝置的一個區域的圖。圖1A示出包括電晶體200的區域的俯視圖。圖1B是沿著圖1A的點劃線A5-A6所示的部位的剖面圖。圖1C是沿著圖1A的點劃線A1-A2所示的部位的剖面圖。另外,圖1D是沿著圖1A的點劃線A3-A4所示的部位的剖面圖。注意,在圖1A至圖1F中,為了使圖更明瞭化省略了部分組件。
隨著電晶體的微型化,需要對用作與電晶體電連接的插頭或佈線的導電體進行微型化。此外,有時插頭或佈線被層間膜等中包含的氧氧化而高電阻化。插頭或佈線的高電阻化會導致半導體裝置的工作速度下降或功耗增大等。尤其是,插頭或佈線被微型化時該影響尤為顯著。
為此,本發明的一個實施方式的半導體裝置包括電晶體200、與電晶體200電連接的導電體244s、導電體244s上的導電體246s及絕緣體276s、與電晶體200電連接的導電體244d、導電體244d上的導電體246d及絕緣體276d。
注意,有時也將導電體244s和導電體244d的兩者或者其任一方稱為導電體244。同樣地,有時也將絕緣體276s和絕緣體276d的兩者或其任一方稱為絕緣體276,將導電體246s和導電體246d的兩者或其任一方稱為導電體246。
另外,如圖1A至圖1F所示,電晶體200至少包括用作第一閘極的導電體260以及包括通道將形成於其中的區域(以下也稱為通道形成區)的半導體層230。
在本發明的一個實施方式中,導電體244、導電體246及絕緣體276配 置在層間膜中的開口部(以下也稱為接觸孔或導通孔)的內部。但是,有時導電體246或絕緣體276也設置在該開口部的外側,例如,高出層間膜的上表面的位置。該開口部至少以露出半導體層230的方式設置。
這裡,隨著半導體裝置的高積體化,插頭與插頭間的距離、插頭與其他電極(例如,閘極電極)間的距離變窄。其結果,有時寄生電容增大導致半導體裝置的工作速度下降。為此,藉由將絕緣體276配置在導電體246與層間膜間,即便在半導體裝置被高積體化的情況下,也可以抑制寄生電容增大從而進一步提高半導體裝置的工作速度。
另外,由於半導體裝置的高積體化,插頭或佈線也被微型化。當將插頭或佈線微型化時,有時容易發生插頭或佈線的氧化而使其高電阻化。為此,藉由作為絕緣體276使用具有抑制氧擴散的功能的絕緣體,可以防止插頭或佈線的氧化,由此可以抑制其被高電阻化。
作為對氧具有阻擋性的材料,例如,作為絕緣體276可以使用含有選自鉿、鋁、硼、鎵、鋅、釔、鋯、鎢、鈦、鉭、鎳、鍺、鎂等中的一種或兩種以上的氧化物或者含有鋁或矽的氮化物。
另外,隨著電晶體的微型化,半導體層230與源極電極及汲極電極的接觸面積也有變小的傾向。也就是說,有半導體層230與源極電極及汲極電極的接觸電阻增大而使電晶體的通態特性降低的可能。為此,為了維持電晶體的高通態特性,在將電晶體微型化的情況,較佳為使半導體層230與源極電極及汲極電極的接觸面積儘量大。
絕緣體276與半導體層230間及導電體246與半導體層230間設置有導電體244。與不設置導電體244的結構相比,藉由設置導電體244可以增大半導體層230與源極電極及汲極電極的接觸面積。亦即,利用該結構可以增加半導體層230與源極電極及汲極電極的接觸面積,從而可以降低接觸電阻。
例如,當從俯視圖看到的開口部的形狀為矩形時,藉由使開口部的一個邊的寬度極小可以使用作插頭或佈線的導電體246在開口部的一個邊的寬度極小。當從俯視圖看到的開口部的形狀為圓形(包括橢圓形)時,藉由使開口部的直徑(圓形時,長軸或短軸)的寬度極小可以使用作插頭或佈線的導電體246的一個邊的寬度極小。這裡,導電體246的寬度比開口部的一個邊的寬度小,差絕緣體276的厚度。
明確而言,以開口部的一個邊的長度為22nm的正方形為例進行說明。當絕緣體276的厚度為單側5nm(開口部的兩側加起來10nm)時,導電體246的一個邊的長度縮至12nm。亦即,當不設置導電體244時,半導體層230與導電體246的接觸面積變為30%左右。另一方面,由於導電體244的寬度可以與開口部的寬度差不多大,所以藉由配置導電體244可以降低接觸電阻。
上述只是一個例子,也可以藉由將絕緣體276形成為較薄等方法來抑制導電體246與半導體層230的接觸面積減少。但是,當將絕緣體276形成得較薄時有可能使阻擋性降低,因此較佳為以導電體246的電阻極小的方式適當地選擇絕緣體276的種類或厚度。
另外,較佳為導電體244包含難氧化性材質。藉由對導電體244使用難氧化性材質,可以防止導電體244被氧化而高電阻化。其結果,可以提高電晶體的通態特性。作為難氧化性材料,例如,可以使用氮化鉭、氮化鎢、氮化鈦、釕、鉑、銥、銀、金、鈦鋁合金、鈦鋁合金的氮化物等。或者,可以使用與鉭、鎢、鈦、鉬、鋁、銅、鉬鎢合金的疊層膜。
另外,導電體244可以使用導電性金屬氧化物。即便是在導電體244中存在氧的狀態下,藉由使用具有導電性的金屬氧化物,也可以抑制導電體244的氧吸收導致的高電阻化。其結果,可以提高電晶體的通態特性。例如,作為導電性金屬氧化物,可以使用銦錫氧化物(ITO)、含矽的銦錫 氧化物(ITSO)、氧化鋅(ZnO)、含鋅的銦錫氧化物、含鎵的氧化鋅(GZO)、含鋁的氧化鋅(AZO)、氧化錫(SnO2)、含氟的氧化錫(FTO)或者含鋁的氧化錫(ATO)、氧化釕等。另外,例如,也可以使用In-Ga-Zn類氧化物中導電性高的氧化物。
另外,導電體244可以使用導電率高的半導體、含有磷等雜質元素的多晶矽或者鎳矽化物等矽化物。另外,導電體244還可以使用與半導體層230反應形成導電性化合物的導電體。
導電體246較佳為使用鎢、多晶矽等埋入性高的導電材料。另外,還可以使用埋入性高的導電材料和鈦層、氮化鈦層、氮化鉭層等的與半導體層230及埋入性高的導電材料密接性高的層的組合。
另外,在將開口部形成為狹縫狀並將導電體244及導電體246或者與導電體244及導電體246由同一製程形成的導電體用作佈線的情況下,較佳為使用以鎢、銅或鋁為主要成分的導電性高的導電材料。例如,當作為導電體246使用含有銅的導電材料時,較佳為導電體244為對銅具有阻擋性的導電材料。此外,較佳為絕緣體276為對銅具有阻擋性的絕緣性材料。
作為對銅具有阻擋性的導電材料,例如,可以使用鉭、氮化鉭、鎢、氮化鎢、鈦、氮化鈦、釕、氧化釕等。另外,作為對銅具有阻擋性的絕緣性材料,例如,可以使用氮化矽、氧化鋁、氮化鋁、氧化鉿、氧化鋯、氧化硼、氧化鎵、氧化釔、氧化鉭、氧化鎂等。另外,導電體244及導電體246也可以採用疊層結構。
明確地說,在圖1A、圖1B及圖1C中,絕緣體276為管狀,絕緣體276的內部(也稱為內側)設置有導電體246。另外,導電體244的側面與絕緣體276的外側的面成為同一平面狀。藉由該結構可以抑制導電體246的氧化並可以降低與半導體層230的接觸電阻。
因此,較佳為導電體244的投影面積比導電體246的投影面積大。另外,較佳為導電體244的投影面積與絕緣體276的投影面積之和與導電體244的投影面積相等。
另外,半導體層230可以使用單晶半導體、多晶半導體、微晶半導體或非晶半導體等的單體或組合。
作為半導體材料,例如,可以使用金屬氧化物等氧化物半導體。例如,較佳為使用In-M-Zn氧化物(元素M為選自鋁、鎵、釔、錫、銅、釩、鈹、硼、鈦、鐵、鎳、鍺、鋯、鉬、鑭、鈰、釹、鉿、鉭、鎢和鎂等中的一種或多種)等金屬氧化物。尤其是,元素M較佳為使用鋁、鎵、釔或錫。另外,作為半導體層230,可以使用In氧化物、Zn氧化物、In-Ga氧化物或In-Zn氧化物。
另外,作為半導體材料可以使用矽、鍺等。另外,也可以使用矽鍺、碳化矽、砷化鎵、氧化物半導體、氮化物半導體等化合物半導體或有機半導體等。
例如,當作為半導體層使用有機半導體時,可以使用具有芳環的低分子有機材料或π電子共軛導電高分子等。例如,紅螢烯、稠四苯、稠五苯、苝二醯亞胺、四氰基對醌二甲烷、聚噻吩、聚乙炔、聚對伸苯基伸乙烯基等。
半導體層也可以採用疊層結構。當半導體層採用疊層結構時,可以使用具有不同結晶狀態的半導體,也可以使用不同半導體材料。
〈半導體裝置的結構例2〉
例如,可以如圖1E及圖1F所示地採用將開口設置為超過半導體層230的外側的結構。這裡,半導體層230也可以為線狀。此外,雖然在圖中示出半導體層230為直線狀,其也可以具有曲線。藉由將半導體層230以一 維方式配置,可以易於形成微小的形狀。另外,當採用半導體層具有固定寬度的結構時,可以提高佈局設計的彈性,所以是較佳的。也就是說,可以更容易地實現電晶體的微型化及高積體化。
如上所述,當將半導體裝置高積體化時半導體層230與源極電極或汲極電極的接觸電阻有變高的傾向。因此,較佳為如圖1E及圖1F所示地以使設置於層間膜中的開口直徑大於半導體層230的W長方向寬度的方式設置。也就是說,在設置於層間膜中的開口部的底部露出有半導體層230的上表面及側面。因此,導電體244與半導體層230的上表面及側面接觸,由此可以降低接觸電阻。
〈半導體裝置的製造方法〉
接著,參照圖2A至圖5F對圖1A至圖1F所示的根據本發明的包括電晶體200的半導體裝置進行說明。另外,在圖2A至圖5F中,各圖式的圖A及圖D為俯視圖。另外,各圖式的圖B是沿著圖A中的A5-A6的點劃線的部位的剖面圖。另外,各圖式的圖C是沿著圖A中的A1-A2的點劃線的部位的剖面圖。另外,各圖式的圖E是沿著圖D中的A5-A6的點劃線的部位的剖面圖。另外,各圖式的圖F是沿著圖D中的A1-A2的點劃線的部位的剖面圖。注意,在各圖式的圖A的俯視圖中,為了明確起見省略了部分組件。
如圖2A、圖2B及圖2C所示地形成包括半導體層230及導電體260的電晶體200。接著,覆蓋電晶體200形成層間膜。
接著,如圖2D、圖2E及圖2F所示地形成使半導體層230露出的開口部241s及開口部241d。另外,開口部例如包括槽或狹縫等。開口部可以利用濕蝕刻法形成,但乾蝕刻法更適於微加工。
這裡,開口部241s及開口部241d的側面較佳為與基板垂直或者接近垂直的高角度。藉由使開口部241s及開口部241d的側面與基板大致垂直, 可以在設置多個電晶體200時實現小面積化、高密度化。
接著,如圖3A、圖3B及圖3C所示地覆蓋半導體層230、開口部241地形成導電膜244A。在此,導電膜244A以至少形成在開口部241的底部的方式形成即可。也就是說,較佳為使導電膜244A不形成於開口部的側面或者使覆蓋開口部的側面的導電膜244A的厚度薄於覆蓋開口部的底部的導電膜244A的厚度。
作為在開口部的側面與底部形成厚度不同的導電膜244A的成膜方法,例如,可以利用準直濺射法、低壓長拋濺射法、離子化濺射法(包括利用非平衡磁石的濺射法)、重疊DC電力和RF電力的濺射法、基板側的電容可變的濺射法、對基板側施加偏壓的濺射法或組合上述濺射法等進行成膜。或者,可以利用CVD法等以選擇性成長的方式僅在開口部的底部形成導電膜244A。
當開口部的側面形成有導電膜244A時,如圖3D、圖3E及圖3F所示,去除形成在開口部的側面的導電膜244A形成導電體244。例如,可以利用濕蝕刻法或乾蝕刻法去除導電膜244A直到露出開口部的側面為止。由此,有時導電體244的膜厚度薄於形成於開口部的底部的導電膜244A的膜厚度。
接著,如圖4A、圖4B及圖4C所示地覆蓋導電體244及開口部的側面形成絕緣膜276A。絕緣膜276A使用對氧具有阻擋性的絕緣膜。另外,絕緣膜276A可以利用濺射法、CVD法、MBE法或PLD法、ALD法等形成。
這裡,可以藉由適當地設定絕緣膜276A的膜厚度決定相對於開口部的面積的絕緣體276接觸的比率。也就是說,為了實現插頭或佈線的微型化,較佳為儘量地薄薄地均勻地形成絕緣膜276A。因此,較佳為利用ALD法形成絕緣膜276A。藉由利用ALD法形成絕緣層,可以薄薄地形成裂縫或針孔等缺陷少或具有均勻厚度的緻密的膜。
接著,如圖4D、圖4E及圖4F所示地藉由去除絕緣膜276A的一部分使導電體244露出來形成絕緣體276,可以利用各向異性乾蝕刻進行該加工。
接著,如圖5A、圖5B及圖5C所示地覆蓋導電體244及絕緣體276形成導電膜246A。導電膜246A較佳為使用以鎢、銅或鋁為主要成分的導電材料。另外,導電膜246A也可以採用疊層結構。
接著,如圖5D、圖5E及圖5F所示地藉由去除包括導電膜246A的一部分的結構體使層間膜露出。在本製程中,例如,可以利用CMP(化學機械拋光)處理。藉由利用CMP處理去除不需要的結構體來使層間膜露出,可以使導電體246僅殘存在開口部。另外,有時經過該CMP處理層間膜的一部分被去除。另外,根據CMP的選擇比,與層間膜的上表面相比,有時絕緣體276、導電體246的一部分在上,有時絕緣體276、導電體246的一部分在下。
因此,藉由在開口部內設置導電體244、導電體246及抑制氧化的絕緣體276,可以容易地進行半導體裝置的微型化及高積體化。另外,可以提高半導體裝置的工作速度。此外,可以降低半導體裝置的功耗。
本實施方式所示的構成、結構和方法等可以與其他實施方式所示的構成、結構和方法等適當地組合而實施。
實施方式2
在本實施方式中參照圖6A至圖11D對上述實施方式所示的電晶體200的結構例進行說明。本實施方式所示的電晶體200包括氧化物半導體。
這裡,氧化物半導體可以使用含有銦的金屬氧化物。例如,可以使用In-M-Zn氧化物(元素M為選自鋁、鎵、釔、銅、釩、鈹、硼、鈦、鐵、鎳、 鍺、鋯、鉬、鑭、鉿、鉭、鎢和鎂等中的一種或多種)等金屬氧化物。另外,氧化物半導體也可以使用In-Ga氧化物、In-Zn氧化物。
例如,作為通道將形成於其中的區域使用氧化物半導體的電晶體在非導通狀態下洩漏電流極小,因此可以提供低功耗的半導體裝置。
另外,藉由使用氧化物半導體,可以將各種元件進行層疊來對其進行立體集成化。也就是說,可以利用濺射法等形成氧化物半導體,由此可以形成不僅在基板的平面上設置有電路而且在垂直方向上也設置有電路的立體積體電路(三維積體電路)。
另外,元件的各組件可以藉由反復進行使用適用於各組件的材料進行成膜並對該膜進行加工成形來製造。
〈電晶體的結構例1〉
下面,參照圖6A至圖6D及圖7對電晶體200A的結構例進行說明。圖6A是電晶體200A的俯視圖。另外,在圖6A的俯視圖中,為了明確起見圖中省略了部分組件。圖6B是沿著圖6A中的點劃線L1-L2所示的部位的剖面圖。圖6C是沿著圖6A中的點劃線W1-W2所示的部位的剖面圖。另外,圖6D是沿著圖6A中的點劃線W3-W4所示的部位的剖面圖。另外,圖7是示出圖6C中的導電體260及導電體203的延長上的區域的剖面圖。
圖6A至圖6D及圖7中示出電晶體200A及用作層間膜的絕緣體210、絕緣體212、絕緣體214、絕緣體216、絕緣體280、絕緣體282、絕緣體284、絕緣體276(絕緣體276s、絕緣體276d、絕緣體276tg及絕緣體276bg)。此外,還示出與電晶體200A電連接的用作接觸插頭的導電體244(導電體244s、導電體244d、導電體244tg及導電體244bg)及導電體246(導電體246s、導電體246d、導電體246tg及導電體246bg)以及用作佈線的導電體203。
作為層間膜,可以使用氧化矽、氧氮化矽、氮氧化矽、氧化鋁、氧化鉿、氧化鉭、氧化鋯、鋯鈦酸鉛(PZT)、鈦酸鍶(SrTiO3)、(Ba,Sr)TiO3(BST)等絕緣體的單層或疊層。或者,例如也可以對上述絕緣體添加氧化鋁、氧化鉍、氧化鍺、氧化鈮、氧化矽、氧化鈦、氧化鎢、氧化釔、氧化鋯。或者,也可以對上述絕緣體進行氮化處理。或者,也可以對上述絕緣體層疊氧化矽、氧氮化矽或氮化矽。
例如,絕緣體210、絕緣體214、絕緣體216及絕緣體282較佳為用作抑制水、氫等雜質從基板一側混入電晶體200A的障壁膜。藉由採用該結構可以抑制水、氫等雜質越過上述絕緣體從基板一側擴散到電晶體200A一側。
因此,絕緣體210、絕緣體214、絕緣體216、絕緣體280及絕緣體284較佳為使用能夠抑制氫、水、銅等雜質擴散(不易使上述雜質透過)的絕緣性材料。另外,較佳為使用能夠抑制氧擴散(不易使氧透過)的絕緣性材料。另外,例如,作為上述絕緣體可以使用氧化鋁、氮化矽等。
例如,較佳為絕緣體212及絕緣體216比絕緣體210的介電常數低。藉由將介電常數低的材料用作層間膜可以降低佈線間產生的寄生電容。
導電體203以埋入絕緣體212的方式形成。這裡,可以使導電體203的上表面的高度與絕緣體212的上表面的高度大致相同。注意,雖然示出導電體203為單層結構的情況,但是本發明不侷限於此。例如,導電體203也可以為2層以上的多層膜結構。作為導電體203,較佳為使用以鎢、銅或鋁為主要成分的導電性高的導電材料。
電晶體200A包括用作第一柵(也稱為“頂閘極”)電極的導電體260(導電體260a及導電體260b)、用作第二柵(也稱為“底閘極”)電極的導電體205、用作第一閘極絕緣體的絕緣體250、用作第二閘極絕緣體的絕緣體220、絕緣體222及絕緣體224以及包括通道將形成於其中的區域的半導體層230(半導體層230a、半導體層230b及半導體層230c)、絕緣體270、 絕緣體275、絕緣體271及絕緣體274。
另外,半導體層230包括區域231s及區域231d。區域231s及區域231d中的一方用作源極區域,另一方用作汲極區域。另外,區域231(區域231s及區域231d)是包含構成半導體層的元素及使半導體層230低電阻化的元素的低電阻化區域。另外,作為使半導體層230低電阻化的元素,不僅有該元素自身成為施體或受體在半導體層230中生成載子的元素,也有藉由添加該元素間接性地在半導體層230中生成載子的元素。
另外,當對半導體層230使用氧化物半導體時,作為低電阻化元素,典型地可以舉出硼或磷。另外,也可以使用氫、碳、氮、氟、硫、氯、鈦、稀有氣體等。作為稀有氣體的代表例,可以舉出氦、氖、氬、氪及氙等。另外,作為該元素的添加方法,可以使用對離子化了的源氣體進行質量分離而添加的離子植入法、不對離子化了的源氣體進行質量分離而添加的離子摻雜法、電漿浸沒離子佈植技術等。
這裡,在電晶體200中,半導體層230較佳為使用能夠用作氧化物半導體的金屬氧化物(以下也稱為“氧化物半導體”)。使用氧化物半導體的電晶體在非導通狀態下的洩漏電流極小,因此可以提供低功耗的半導體裝置。另外,氧化物半導體可以利用濺射法等進行成膜,所以可以用於構成高集成型半導體裝置的電晶體。
但是,使用氧化物半導體的電晶體有時因氧化物半導體中的雜質及氧缺陷發生電特性變動導致可靠性降低。另外,當氧化物半導體含有氫時,由於加熱處理等氫與與金屬原子鍵合的氧發生反應生成水,其結果有時氧化物半導體中形成氧缺陷。另外,由於氫進入該氧缺陷(原來氧所在的位點),有時生成為載子的電子。為此,使用氧缺陷多的氧化物半導體的電晶體容易變為常開啟特性。因此,較佳為儘量減少氧化物半導體中的氧缺陷。
為了減少氧化物半導體中的氧缺陷,較佳為在氧化物半導體的附近設 置與滿足化學計量組成的氧相比含有更多氧的氧化物。例如,較佳為絕緣體224、絕緣體250及絕緣體275中形成有與化學計量組成相比氧過剩存在的區域(以下也稱為“過量氧區域”)。由此,可以藉由使該過量氧擴散到氧化物半導體來補償氧缺陷。
作為具有過量氧區域的絕緣體,明確地說,較佳為使用藉由加熱而一部分的氧脫離的氧化物材料。藉由加熱氧脫離的氧化物是指在TDS分析中換算為氧分子的氧的脫離量為1.0×1018molecules/cm3以上,較佳為3.0×1020molecules/cm3以上的氧化物膜。注意,上述TDS分析時的膜的表面溫度較佳為100℃以上且700℃以下或100℃以上且500℃以下。
例如,絕緣體224、絕緣體250及絕緣體275較佳為氧化矽膜或氧氮化矽膜等包含氧的絕緣體。注意,在本說明書中,“氧氮化矽”是指在其組成中氧含量多於氮含量的材料,而“氮氧化矽”是指在其組成中氮含量多於氧含量的材料。
另外,絕緣體222、絕緣體274較佳為具有阻擋性。藉由使絕緣體222及絕緣體274具有阻擋性,可以抑制雜質向半導體層230擴散。由此,可以抑制氧化物半導體中的雜質及氧缺陷的發生。
例如,絕緣體222、絕緣體274較佳為使用氧化鋁、氧化鉿、含有鋁及鉿的氧化物(鋁酸鉿)、氧化鉭、氧化鋯、鋯鈦酸鉛(PZT)、鈦酸鍶(SrTiO3)、(Ba,Sr)TiO3(BST)等絕緣體的單層或疊層。
尤其是,絕緣體222較佳為使用含有high-k材料的絕緣體。隨著電晶體的微型化及高積體化,由於閘極絕緣體的薄膜化,有時出現產生洩漏電流等問題。藉由作為用作閘極絕緣體的絕緣體使用high-k材料,可以在保持物理膜厚的同時降低電晶體工作時的閘極電壓。
另外,也可以設置絕緣體220。例如,絕緣體220較佳為具有熱穩定性。 例如,因為氧化矽及氧氮化矽具有熱穩定性,所以藉由與使用high-k材料的絕緣體的絕緣體222組合,可以實現具有熱穩定性且相對介電常數高的疊層結構。
另外,在電晶體200A中,藉由對第二閘極電極施加電壓,可以控制電晶體200A的臨界電壓。尤其是,藉由對第二閘極電極施加負電壓,可以使電晶體200A的臨界電壓大於0V,由此降低關態電流。也就是說,藉由對第二閘極電極施加負電壓,可以減少對第一閘極電極施加的電位為0V時的汲極電流。
另外,例如,藉由重疊設置第一閘極電極和第二閘極電極,在對各電極施加相同電位時,可以利用第一閘極電極產生的電場及第二閘極電極產生的電場覆蓋形成於半導體層230的通道形成區。
也就是說,可以利用第一閘極電極的電場與第二閘極電極的電場電圍繞通道形成區。在本說明書中,將由第一閘極電極的電場和第二閘極電極的電場電圍繞通道形成區域的電晶體的結構稱為surrounded channel(S-channel:圍繞通道)結構。
作為用作第二閘極的導電體205,以與絕緣體214及絕緣體216的開口的內壁接觸的方式形成有第一導電體並且在該第一導電體內側形成有第二導電體。注意,在電晶體200中層疊有第一導電體和第二導電體,但是本發明不侷限於此。例如,導電體205可以具有單層結構,也可以具有三層以上的疊層結構。
這裡,導電體205的第一導電體較佳為使用具有抑制水、氫或銅等雜質擴散的功能(不易使上述雜質透過)的導電材料。此外,較佳為使用能夠抑制氧擴散的功能(不易使氧透過)的導電材料。作為具有抑制氧擴散的功能的導電材料,例如,較佳為使用鉭、氮化鉭、釕、氧化釕等。藉由使導電體205的第一導電體具有抑制氧擴散的功能,可以抑制導電體205 的第二導電體被氧化而使導電率下降。
另外,當導電體205還具有佈線的功能的情況下,導電體205的第二導電體較佳為使用以鎢、銅或鋁為主要成分的導電性高的導電材料。注意,雖然圖式中以單層示出導電體205的第二導電體,但是也可以為疊層結構,例如,可以採用鈦、氮化鈦與上述導電材料的疊層。
另外,用作第一閘極電極的導電體260包括導電體260a及導電體260a上的導電體260b。導電體260a與導電體205的第一導電體同樣地較佳為使用具有抑制水、氫或銅等雜質擴散的功能的導電材料。此外,較佳為使用具有抑制氧擴散的功能的導電材料。
藉由使導電體260a具有抑制氧擴散的功能,可以提高導電體260b的材料選擇性。也就是說,藉由包括導電體260a,可以抑制導電體260b的氧化,由此可以防止導電率下降。
作為具有抑制氧擴散的功能的導電材料,例如,較佳為使用鉭、氮化鉭、釕、氧化釕等。另外,作為導電體260a可以使用能夠用作半導體層230的氧化物半導體。此時,藉由作為導電體260b使用吸收氧的導電體,可以在作為導電體260a的氧化物半導體中形成氧缺陷而使其電阻值降低變為導電體。可以將該導電體稱為OC(Oxide Conductor)電極。
另外,由於導電體260用作佈線,所以較佳為使用導電性高的導電體。例如,導電體260b可以使用以鎢、銅或鋁為主要成分的導電材料。另外,導電體260b也可以採用疊層結構,例如,可以使用鈦、氮化鈦與上述導電材料的疊層。
另外,可以在導電體260上設置用作障壁膜的絕緣體270。絕緣體270較佳為使用具有抑制水或氫等雜質及氧透過的功能的絕緣材料。例如較佳為使用氧化鋁或氧化鉿等。由此,可以防止導電體260的氧化。另外,可 以抑制水或氫等雜質藉由導電體260及絕緣體250進入氧化物230中。
另外,較佳為在絕緣體270上設置用作硬遮罩的絕緣體271。藉由設置絕緣體270,可以以其側面與基板表面大致垂直的方式對導電體260進行加工,明確而言,可以使導電體260的側面與基板表面所形成的角度為75度以上且100度以下,較佳為80度以上且95度以下。亦即,可以使導電體260微型化。
另外,較佳為導電體260與導電體244之間設置有絕緣體275。絕緣體275以至少與導電體260及絕緣體270的側面接觸的方式設置。該絕緣體275較佳為使用氧化矽等絕緣耐性相對高的材質。隨著電晶體的微型化及高積體化,導電體260與導電體246的物理距離變近,有時發生形成寄生電容、產生洩漏電流等問題。因此,可以藉由設置絕緣體275謀求提高電晶體的電特性。
對圖6A至圖6D及圖7所示的電晶體200A設置實施方式1中說明的導電體244、導電體246及絕緣體276。這裡,作為電晶體200,當作為半導體層230使用氧化物半導體時,藉由設置導電體244可以降低進行加工時對半導體層230的損傷。
也就是說,在不設置導電體244時,在由氧化物半導體構成的半導體層230上以與其接觸的方式形成絕緣體276。當利用各向異性蝕刻形成絕緣體276時,在進行該各向異性蝕刻時會對半導體層230、絕緣體224造成蝕刻損傷。另外,當作為絕緣體276使用金屬氧化物時,由於半導體層230與絕緣膜276A的蝕刻速率相近,難以得到良好的加工形狀。但是,藉由在露出有半導體層230的開口部的底部以覆蓋半導體層230的方式設置導電體244,可以利用導電體244與絕緣體276的蝕刻的選擇性(選擇比)進行加工。由此,藉由恰當地選擇導電體244的材料,可以得到良好的加工形狀。
藉由採用上述結構,可以提供具有通態電流大的電晶體的半導體裝置。此外,可以提供具有關態電流小的電晶體的半導體裝置。此外,可以提供電特性變動得到抑制的具有穩定的電特性且可靠性高的半導體裝置。
〈電晶體的結構例2〉
下面,參照圖8A至圖8D對電晶體200B的結構例進行說明。圖8A是電晶體200B的俯視圖。圖8B是沿著圖8A中的點劃線L1-L2所示的部位的剖面圖。圖8C是沿著圖8A中的點劃線W1-W2所示的部位的剖面圖。圖8D是沿著圖8A中的點劃線W3-W4所示的部位的剖面圖。另外,在圖8A的俯視圖中,為了明確起見圖中省略了部分組件。
電晶體200B是電晶體200A的變形例。因此,為了防止重複說明,主要對其與電晶體200A的不同之處進行說明。
形成在層間膜中的開口部241s或開口部241d可以以露出絕緣體275的側面及絕緣體270的上表面的方式設置。可以在如下蝕刻條件下形成該結構:在絕緣體280中形成開口時,使絕緣體275及絕緣體270的蝕刻速度遠遠小於絕緣體280的蝕刻速度。例如,假設絕緣體275的蝕刻速度為1時,較佳為絕緣體280的蝕刻速度為5以上,更佳為10以上。
由此,在去除絕緣體280的一部分時,即便絕緣體270及絕緣體275露出也不會被去除。也就是說,配置於該絕緣體內部的導電體260、絕緣體250等電晶體200B的組件被保護。藉由採用該結構,可以自對準地形成開口部241。
藉由採用圖8A至圖8D所示的結構,用於使開口部與閘極電極對準的餘地變寬,由此可以將開口部與閘極電極的間隔設計為小,由此可以實現半導體裝置的高積體化。
〈電晶體的結構例3〉
參照圖9A至圖9D對電晶體200C的結構例進行說明。圖9A是電晶體200C的俯視圖。圖9B是沿著圖9A中的點劃線L1-L2所示的部位的剖面圖。圖9C是沿著圖9A中的點劃線W1-W2所示的部位的剖面圖。圖9D是沿著圖9A中的點劃線W3-W4所示的部位的剖面圖。另外,在圖9A的俯視圖中,為了明確起見圖中省略了部分組件。
電晶體200C是電晶體200A的變形例。因此,為了防止重複說明,主要對其與電晶體200A的不同之處進行說明。
另外,在圖9A至圖9D所示的電晶體200C中,半導體層230c、絕緣體250及導電體260在設置於絕緣體280中的開口部內以隔著具有阻擋性的絕緣體274的方式配置。
另外,半導體層230c較佳為在設置於絕緣體280中的開口部內以隔著絕緣體274的方式設置。另外,絕緣體250用作第一閘極絕緣層。絕緣體250較佳為在設置於絕緣體280中的開口部內以隔著半導體層230c及絕緣體274的方式設置。
在該結構中,在絕緣體280與電晶體200B之間設置絕緣體274。絕緣體274較佳為使用具有抑制水、氫等雜質及氧擴散的功能的絕緣性材料。例如,較佳為使用氧化鋁、氧化鉿等。另外,例如,還可以使用氧化鎂、氧化鎵、氧化鍺、氧化釔、氧化鋯、氧化鑭、氧化釹、氧化鉭等金屬氧化物、氮氧化矽、氮化矽等。
藉由包括絕緣體274,可以抑制絕緣體280中的水、氫等雜質藉由半導體層230c及絕緣體250擴散到半導體層230b中。
〈電晶體的結構例4〉
參照圖10A至圖10D對電晶體200D的結構例進行說明。圖10A是電晶體200D的俯視圖。圖10B是沿著圖10A中的點劃線L1-L2所示的部位的剖 面圖。圖10C是沿著圖10A中的點劃線W1-W2所示的部位的剖面圖。圖10D是沿著圖10A中的點劃線W3-W4所示的部位的剖面圖。另外,在圖10A的俯視圖中,為了明確起見圖中省略了部分組件。
電晶體200D是電晶體200A的變形例。因此,為了防止重複說明,主要對其與電晶體200A的不同之處進行說明。
另外,圖10A至圖10D所示的電晶體200D包括導電體240(導電體240s及導電體240d)。另外,導電體240的一方用作源極電極,另一方用作汲極電極。
另外,作為導電體240,較佳為使用選自鋁、鉻、銅、銀、金、鉑、鉭、鎳、鈦、鉬、鎢、鉿、釩、鈮、錳、鎂、鋯、鈹、銦、釕、銥、鍶、鑭的金屬元素或以上述金屬元素為成分的合金、組合上述金屬元素的合金等。例如,較佳為使用氮化鉭、氮化鈦、鎢、包含鈦和鋁的氮化物、包含鉭和鋁的氮化物、氧化釕、氮化釕、包含鍶和釕的氧化物、包含鑭和鎳的氧化物等。另外,由於氮化鉭、氮化鈦、包含鈦和鋁的氮化物、包含鉭和鋁的氮化物、氧化釕、氮化釕、包含鍶和釕的氧化物、包含鑭和鎳的氧化物是不易氧化的導電材料或即便吸收氧也保持導電性的材料,所以是較佳的。
另外,導電體240具有與半導體層230c、絕緣體250及導電體260重疊的區域。藉由採用該結構,可以提供通態電流高的電晶體。另外,可以提供控制性高的電晶體。
但是,半導體層230b與導電體240間形成導電體240的膜厚度寬的步階部。由於該步階部中嵌有半導體層230c及絕緣體250,所以難以使電晶體200D微型化。為此,較佳為儘可能薄地形成導電體240。但是,當導電體240的膜厚較薄時,在形成開口部241時,導電體240被去除而使半導體層230被暴露於加工氛圍中,由此造成形狀不良使電晶體的電特性產生偏差。另外,由於半導體層230的側面沒有形成有導電體240,所以對半導 體層230造成損傷的概率高。
因此,對電晶體200D設置實施方式1中說明的導電體244、導電體246及絕緣體276。也就是說,藉由對半導體層230的側面及導電體240的側面及上表面設置導電體244可以減少進行加工時對半導體層230的損傷。另外,即便在導電體240形成得較薄的情況下,也可以降低接觸電阻。
〈電晶體的結構例5〉
參照圖11A至圖11D對電晶體200E的結構例進行說明。圖11A是電晶體200E的俯視圖。圖11B是沿著圖11A中的點劃線L1-L2所示的部位的剖面圖。圖11C是沿著圖11A中的點劃線W1-W2所示的部位的剖面圖。圖11D是沿著圖11A中的點劃線W3-W4所示的部位的剖面圖。另外,在圖11A的俯視圖中,為了明確起見圖中省略了部分組件。
電晶體200E是電晶體200B及電晶體200D的變形例。因此,為了防止重複說明,主要對其與電晶體電晶體200B及電晶體200D的不同之處進行說明。
另外,圖11A至圖11D所示的電晶體200D包括導電體240(導電體240s及導電體240d)。另外,導電體240的一方用作源極電極,另一方用作汲極電極。
另外,半導體層230c較佳為設置在設置於絕緣體280中的開口部內。另外,絕緣體250用作第一閘極絕緣層。絕緣體250較佳為在設置於絕緣體280中的開口部內以隔著半導體層230c的方式設置。
在該結構中,絕緣體280與半導體層230c接觸。因此,較佳為絕緣體280中形成有過量氧區域。藉由使該過量氧擴散到氧化物半導體中可以補償氧缺陷。
本實施方式可以與其他的實施方式、實施例等所記載的結構適當地組合而實施。
實施方式3
在本實施方式中,參照圖12A至圖13H,對根據本發明的一個實施方式的使用將氧化物用於半導體的電晶體(以下有時稱為OS電晶體)及電容器的記憶體裝置(以下有時稱為OS記憶體裝置)進行說明。0S記憶體裝置是至少包括電容器和控制該電容器的充放電的OS電晶體的記憶體裝置。因OS電晶體的關態電流極小所以OS記憶體裝置具有優良的保持特性,從而可以被用作非揮發性記憶體。
〈記憶體裝置的結構例子〉
圖12A示出OS記憶體裝置的結構的一個例子。記憶體裝置1400包括週邊電路1411及記憶單元陣列1470。週邊電路1411包括行電路1420、列電路1430、輸出電路1440、控制邏輯電路1460。
列電路1430例如包括列解碼器、預充電電路、感測放大器、寫入電路等。預充電電路具有對佈線進行預充電的功能。感測放大器具有放大從記憶單元讀出的資料信號的功能。注意,上述佈線是連接到記憶單元陣列1470所包括的記憶單元的佈線,下面描述其詳細內容。被放大的資料信號作為資料信號RDATA藉由輸出電路1440輸出到記憶體裝置1400的外部。此外,行電路1420例如包括行解碼器、字線驅動器電路等,並可以選擇要存取的行。
對記憶體裝置1400從外部供應作為電源電壓的低電源電壓(VSS)、週邊電路1411用高電源電壓(VDD)及記憶單元陣列1470用高電源電壓(VIL)。此外,對記憶體裝置1400從外部輸入控制信號(CE、WE、RE)、位址信號ADDR及資料信號WDATA。位址信號ADDR被輸入到行解碼器及列解碼器,資料信號WDATA被輸入到寫入電路。
控制邏輯電路1460對來自外部的控制信號(CE、WE、RE)進行處理來生成行解碼器及列解碼器的控制信號。控制信號CE是晶片賦能信號,控制信號WE是寫入賦能信號,並且控制信號RE是讀出賦能信號。控制邏輯電路1460所處理的信號不侷限於此,根據需要而輸入其他控制信號即可。
記憶單元陣列1470包括配置為行列狀的多個記憶單元MC及多個佈線。注意,連接記憶單元陣列1470和行電路1420的佈線的數量取決於記憶單元MC的結構、包括在一個列中的記憶單元MC的數量等。此外,連接記憶單元陣列1470和列電路1430的佈線的數量取決於記憶單元MC的結構、包括在一個行中的記憶單元MC的數量等。
另外,雖然在圖12A中示出在同一平面上形成週邊電路1411和記憶單元陣列1470的例子,但是本實施方式不侷限於此。例如,如圖12B所示,也可以以重疊於週邊電路1411的一部分上的方式設置記憶單元陣列1470。例如,也可以採用以重疊於記憶單元陣列1470下的方式設置感測放大器的結構。
圖13A至圖13H說明能夠適用於上述記憶單元MC的記憶單元的結構例子。
[DOSRAM]
圖13A至圖13C示出DRAM的記憶單元的電路結構例子。在本說明書等中,有時將使用1OS電晶體1電容器型記憶單元的DRAM稱為DOSRAM。圖13A所示的記憶單元1471包括電晶體M1及電容器CA。另外,電晶體M1包括閘極(有時稱為頂閘極)及背閘極。
電晶體M1的第一端子與電容器CA的第一端子連接,電晶體M1的第二端子與佈線BIL連接,電晶體M1的閘極與佈線WOL連接,電晶體M1的背閘極與佈線BGL連接。電容器CA的第二端子與佈線CAL連接。
佈線BIL被用作位元線,佈線WOL被用作字線。佈線CAL被用作用來對電容器CA的第二端子施加指定的電位的佈線。在資料的寫入及讀出時,較佳為對佈線CAL施加低位準電位。佈線BGL被用作用來對電晶體M1的背閘極施加電位的佈線。藉由對佈線BGL施加任意電位,可以增加或減少電晶體M1的臨界電壓。
此外,記憶單元MC不侷限於記憶單元1471,而可以改變其電路結構。例如,記憶單元MC也可以採用如圖13B所示的記憶單元1472那樣的電晶體M1的背閘極不與佈線BGL連接,而與佈線WOL連接的結構。另外,例如,記憶單元MC也可以是如圖13C所示的記憶單元1473那樣的由單閘極結構的電晶體,亦即,不包括背閘極的電晶體M1構成的記憶單元。
在將上述實施方式所示的半導體裝置用於記憶單元1471等的情況下,作為電晶體M1可以使用之前的實施方式所示的電晶體。藉由作為電晶體M1使用OS電晶體,可以使電晶體M1的洩漏電流為極低。換言之,因為可以由電晶體M1長時間保持寫入的資料,所以可以降低記憶單元的更新頻率。此外,還可以不進行記憶單元的更新工作。此外,由於洩漏電流極低,因此可以將多值資料或類比資料保持在記憶單元1471、記憶單元1472、記憶單元1473中。
此外,在DOSRAM中,在如上所述那樣地採用以重疊於記憶單元陣列1470下的方式設置感測放大器的結構時,可以縮短位元線。由此,位元線電容減小,從而可以減少記憶單元的存儲電容。
[NOSRAM]
圖13D至圖13H示出2電晶體1電容器的增益單元型記憶單元的電路結構例子。圖13D所示的記憶單元1474包括電晶體M2、電晶體M3、電容器CB。另外,電晶體M2包括頂閘極(有時簡稱為閘極)及背閘極。在本說明書等中,有時將包括將OS電晶體用於電晶體M2的增益單元型記憶單元 的記憶體裝置稱為NOSRAM(Nonvolatile Oxide Semiconductor RAM)。
電晶體M2的第一端子與電容器CB的第一端子連接,電晶體M2的第二端子與佈線WBL連接,電晶體M2的閘極與佈線WOL連接,電晶體M2的背閘極與佈線BGL連接。電容器CB的第二端子與佈線CAL連接。電晶體M3的第一端子與佈線RBL連接,電晶體M3的第二端子與佈線SL連接,電晶體M3的閘極與電容器CB的第一端子連接。
佈線WBL被用作寫入位元線,佈線RBL被用作讀出位元線,佈線WOL被用作字線。佈線CAL被用作用來對電容器CB的第二端子施加指定的電位的佈線。在資料的寫入、保持及讀出時,較佳為對佈線CAL施加低位準電位。佈線BGL被用作用來對電晶體M2的背閘極施加電位的佈線。藉由對佈線BGL施加任意電位,可以增加或減少電晶體M2的臨界電壓。
此外,記憶單元MC不侷限於記憶單元1474,而可以適當地改變其電路結構。例如,記憶單元MC也可以採用如圖13E所示的記憶單元1475那樣的電晶體M2的背閘極不與佈線BGL連接,而與佈線WOL連接的結構。另外,例如,記憶單元MC也可以是如圖13F所示的記憶單元1476那樣的由單閘極結構的電晶體,亦即,不包括背閘極的電晶體M2構成的記憶單元。此外,例如,記憶單元MC也可以具有如圖13G所示的記憶單元1477那樣的將佈線WBL和佈線RBL組合為一個佈線BIL的結構。
在將上述實施方式所示的半導體裝置用於記憶單元1474等的情況下,作為電晶體M2可以使用之前的實施方式所示的電晶體。藉由作為電晶體M2使用OS電晶體,可以使電晶體M2的洩漏電流為極低。由此,因為可以由電晶體M2長時間保持寫入的資料,所以可以降低記憶單元的更新頻率。此外,還可以不進行記憶單元的更新工作。此外,由於洩漏電流極低,因此可以將多值資料或類比資料保持在記憶單元1474中。記憶單元1475至記憶單元1477也是同樣的。
另外,電晶體M3也可以是在通道形成區域中包含矽的電晶體(以下有時稱為Si電晶體)。Si電晶體的導電型可以是n通道型或p通道型。Si電晶體的場效移動率有時比OS電晶體高。因此,作為用作讀出電晶體的電晶體M3,也可以使用Si電晶體。此外,藉由將Si電晶體用於電晶體M3,可以層疊於電晶體M3上地設置電晶體M2,從而可以減少記憶單元的佔有面積,並可以實現記憶體裝置的高積體化。
此外,電晶體M3也可以是OS電晶體。在將OS電晶體用於電晶體M2、電晶體M3時,在記憶單元陣列1470中可以只使用n型電晶體構成電路。
另外,圖13H示出3電晶體1電容器的增益單元型記憶單元的一個例子。圖13H所示的記憶單元1478包括電晶體M4至電晶體M6及電容器CC。電容器CC可以適當地設置。記憶單元1478與佈線BIL、佈線RWL、佈線WWL、佈線BGL及佈線GNDL電連接。佈線GNDL是供應低位準電位的佈線。另外,也可以將記憶單元1478電連接到佈線RBL、佈線WBL,而不與佈線BIL電連接。
電晶體M4是包括背閘極的OS電晶體,該背閘極與佈線BGL電連接。另外,也可以使電晶體M4的背閘極和閘極互相電連接。或者,電晶體M4也可以不包括背閘極。
另外,電晶體M5、電晶體M6各自可以是n通道型Si電晶體或p通道型Si電晶體。或者,電晶體M4至電晶體M6都是OS電晶體。在此情況下,可以在記憶單元陣列1470中只使用n型電晶體構成電路。
在將上述實施方式所示的半導體裝置用於記憶單元1478時,作為電晶體M4可以使用之前的實施方式所示的電晶體。藉由作為電晶體M4使用OS電晶體,可以使電晶體M4的洩漏電流為極低。
注意,本實施方式所示的週邊電路1411、記憶單元陣列1470等的結構 不侷限於上述結構。另外,也可以根據需要改變,去除或追加這些電路及連接到該電路的佈線、電路元件等的配置或功能。
本實施方式可以與其他實施方式、實施例等所記載的結構適當地組合而實施。
實施方式4
在本實施方式中,參照圖14A和圖14B說明安裝有本發明的半導體裝置的晶片1200的一個例子。在晶片1200上安裝有多個電路(系統)。如此,在一個晶片上集成有多個電路(系統)的技術有時被稱為系統晶片(System on Chip:SoC)。
如圖14A所示,晶片1200包括CPU(Central Processing Unit:中央處理器)1211、GPU(Graphics Processing Unit:圖形處理器)1212、一個或多個運算部1213、一個或多個記憶體控制器1214、一個或多個介面1215、一個或多個網路電路1216等。
在晶片1200上設置有凸塊(未圖示),該凸塊如圖14B所示那樣與印刷線路板(PCB:Printed Circuit Board)1201的第一面連接。此外,在PCB1201的第一面的背面設置有多個凸塊1202,該凸塊1202與主機板1203連接。
此外,也可以在主機板1203上設置有DRAM1221、快閃記憶體1222等的記憶體裝置。例如,可以將上述實施方式所示的DOSRAM應用於DRAM1221。此外,例如,可以將上述實施方式所示的NOSRAM應用於快閃記憶體1222。
CPU1211較佳為具有多個CPU核。此外,GPU1212較佳為具有多個GPU核。此外,CPU1211和GPU1212可以分別具有暫時儲存資料的記憶體。或者,也可以在晶片1200上設置有CPU1211和GPU1212共同使用的記憶體。可以 將上述NOSRAM或DOSRAM應用於該記憶體。此外,GPU1212適合用於多個資料的平行計算,其可以用於影像處理或積和運算。藉由作為GPU1212設置使用本發明的氧化物半導體的影像處理電路或積和運算電路,可以以低功耗執行影像處理及積和運算。
此外,因為在同一晶片上設置有CPU1211和GPU1212,所以可以縮短CPU1211和GPU1212之間的佈線,並可以以高速進行從CPU1211到GPU1212的資料傳送、CPU1211及GPU1212所具有的記憶體之間的資料傳送以及GPU1212中的運算結束之後的從GPU1212到CPU1211的運算結果傳送。
類比運算部1213具有類比/資料(A/D)轉換電路和資料/類比(D/A)轉換電路中的一者或兩者。此外,也可以在類比運算部1213中設置上述積和運算電路。
記憶體控制器1214具有用作DRAM1221的控制器的電路及用作快閃記憶體1222的介面的電路。
介面1215具有與如顯示裝置、揚聲器、麥克風、影像拍攝裝置、控制器等外部連接設備之間的介面電路。控制器包括滑鼠、鍵盤、遊戲機用控制器等。作為上述介面,可以使用通用USB(Universal Serial Bus:通用序列匯流排)、HDMI(High-Definition Multimedia Interface:高清晰度多媒體介面)(註冊商標)等。
網路電路1216具有LAN(Local Area Network:區域網路)等網路電路。此外,還可以具有網路安全用電路。
上述電路(系統)可以經同一製程形成在晶片1200上。由此,即使晶片1200所需的電路個數增多,也不需要增加製程,可以以低成本製造晶片1200。
可以將包括設置有具有GPU1212的晶片1200的PCB1201、DRAM1221以及快閃記憶體1222的主機板1203稱為GPU模組1204。
GPU模組1204因具有使用SoC技術的晶片1200而可以減少其尺寸。此外,GPU模組1204因具有高影像處理能力而適合用於智慧手機、平板終端、膝上型個人電腦、可攜式(可攜帶)遊戲機等可攜式電子裝置。此外,藉由利用使用GPU1212的積和運算電路,可以執行深度神經網路(DNN)、卷積神經網路(CNN)、遞迴神經網路(RNN)、自編碼器、深度波茲曼機(DBM)、深度置信網路(DBN)等方法,由此可以將晶片1200用作AI晶片,或者,可以將GPU模組用作AI系統模組。
本實施方式所示的結構可以與其他實施方式、實施例等所示的結構適當地組合而實施。
實施方式5
在本實施方式中,說明使用上述實施方式所示的半導體裝置的記憶體裝置的應用例子。上述實施方式所示的半導體裝置例如可以應用於各種電子裝置(例如,資訊終端、電腦、智慧手機、電子書閱讀器終端、數位相機(也包括攝影機)、錄影再現裝置、導航系統等)的記憶體裝置。注意,在此,電腦包括平板電腦、筆記型電腦、桌上型電腦以及大型電腦諸如伺服器系統。或者,上述實施方式所示的半導體裝置應用於記憶體卡(例如,SD卡)、USB記憶體、SSD(固態硬碟)等各種卸除式存放裝置。圖15A至圖15E示意性地示出卸除式存放裝置的幾個結構例子。例如,上述實施方式所示的半導體裝置加工為被封裝的記憶體晶片並用於各種記憶體裝置或卸除式記憶體。
圖15A是USB記憶體的示意圖。USB記憶體1100包括外殼1101、蓋子1102、USB連接器1103及基板1104。基板1104被容納在外殼1101中。例如,基板1104上安裝有記憶體晶片1105及控制器晶片1106。可以將上述 實施方式所示的半導體裝置組裝於基板1104上的記憶體晶片1105等。
圖15B是SD卡的外觀示意圖,圖15C是SD卡的內部結構的示意圖。SD卡1110包括外殼1111、連接器1112及基板1113。基板1113被容納在外殼1111中。例如,基板1113上安裝有記憶體晶片1114及控制器晶片1115。藉由在基板1113的背面一側也設置記憶體晶片1114,可以增大SD卡1110的容量。此外,也可以將具有無線通訊功能的無線晶片設置於基板1113。由此,藉由主機裝置與SD卡1110之間的無線通訊,可以進行記憶體晶片1114的資料的讀出及寫入。可以將上述實施方式所示的半導體裝置組裝於基板1113上的記憶體晶片1114等。
圖15D是SSD的外觀示意圖,圖15E是SSD的內部結構的示意圖。SSD1150包括外殼1151、連接器1152及基板1153。基板1153被容納在外殼1151中。例如,基板1153上安裝有記憶體晶片1154、記憶體晶片1155及控制器晶片1156。記憶體晶片1155為控制器晶片1156的工作記憶體,例如,可以使用DOSRAM晶片。藉由在基板1153的背面一側也設置記憶體晶片1154,可以增大SSD1150的容量。可以將上述實施方式所示的半導體裝置組裝於基板1153上的記憶體晶片1154等。
本實施方式可以與其他的實施方式、實施例等所記載的結構適當地組合而實施。
實施方式6
根據本發明的一個實施方式的半導體裝置可以應用於如CPU、GPU等處理器或晶片。圖16A至圖16D、圖16E1、圖16E2以及圖16F示出具有根據本發明的一個實施方式的如CPU、GPU等處理器或晶片的電子裝置的具體例子。
<電子裝置及系統>
根據本發明的一個實施方式的GPU或晶片可以安裝在各種各樣的電子裝置。作為電子裝置的例子,例如除了電視機、桌上型或膝上型個人電腦、用於電腦等的顯示器、數位看板(Digital Signage)、彈珠機等大型遊戲機等具有較大的螢幕的電子裝置以外,還可以舉出數位相機、數位攝影機、數位相框、行動電話機、可攜式遊戲機、可攜式資訊終端、音頻再生裝置等。此外,藉由將根據本發明的一個實施方式的積體電路或晶片設置在電子裝置中,可以使電子裝置具備人工智慧。
本發明的一個實施方式的電子裝置也可以包括天線。藉由由天線接收信號,可以在顯示部上顯示影像或資訊等。此外,在電子裝置包括天線及二次電池時,可以將天線用於非接觸電力傳送。
本發明的一個實施方式的電子裝置也可以包括感測器(該感測器具有測定如下因素的功能:力、位移、位置、速度、加速度、角速度、轉速、距離、光、液、磁、溫度、化學物質、聲音、時間、硬度、電場、電流、電壓、電力、輻射線、流量、濕度、傾斜度、振動、氣味或紅外線)。
本發明的一個實施方式的電子裝置可以具有各種功能。例如,可以具有如下功能:將各種資訊(靜態影像、動態圖片、文字影像等)顯示在顯示部上的功能;觸控面板的功能;顯示日曆、日期或時間等的功能;執行各種軟體(程式)的功能;進行無線通訊的功能;讀出儲存在存儲介質中的程式或資料的功能;等。圖16A至圖16D、圖16E1、圖16E2以及圖16F示出電子裝置的例子。
[行動電話機]
圖16A示出資訊終端之一的行動電話機(智慧手機)。資訊終端5500包括外殼5510及顯示部5511,作為輸入介面在顯示部5511中具備觸控面板,並且在外殼5510上設置有按鈕。
藉由將本發明的一個實施方式的晶片應用於資訊終端5500,可以執行利用人工智慧的應用程式。作為利用人工智慧的應用程式,例如,可以舉出識別會話來將該會話的內容顯示在顯示部5511上的應用程式、識別由使用者輸入到顯示部5511所具備的觸控面板的文字或圖形等來將該文字或該圖形顯示在顯示部5511上的應用程式、執行指紋或聲紋等的生物識別的應用程式等。
[資訊終端]
圖16B示出桌上型資訊終端5300。桌上型資訊終端5300包括資訊終端主體5301、顯示器5302及鍵盤5303。
與上述資訊終端5500同樣,藉由將本發明的一個實施方式的晶片應用於桌上型資訊終端5300,可以執行利用人工智慧的應用程式。作為利用人工智慧的應用程式,例如,可以舉出設計支援軟體、文章校對軟體、功能表自動生成軟體等。此外,藉由使用桌上型資訊終端5300,可以研發新穎的人工智慧。
注意,在上述例子中,圖16A及圖16B示出智慧手機及桌上型資訊終端作為電子裝置的例子,但是也可以應用智慧手機及桌上型資訊終端以外的資訊終端。作為智慧手機及桌上型資訊終端以外的資訊終端,例如可以舉出PDA(Personal Digital Assistant:個人數位助理)、筆記本式資訊終端、工作站等。
[電器產品]
圖16C示出電器產品的一個例子的電冷藏冷凍箱5800。電冷藏冷凍箱5800包括外殼5801、冷藏室門5802及冷凍室門5803等。
藉由將本發明的一個實施方式的晶片應用於電冷藏冷凍箱5800,可以實現具備人工智慧的電冷藏冷凍箱5800。藉由利用人工智慧,可以使電冷藏冷凍箱5800具有基於儲存在電冷藏冷凍箱5800中的食品或該食品的消 費期限等自動生成功能表的功能、根據所儲存的食品自動調整電冷藏冷凍箱5800的溫度的功能。
在上述例子中,作為電器產品說明了電冷藏冷凍箱,但是作為其他電器產品,例如可以舉出吸塵器、微波爐、電烤箱、電鍋、熱水器、IH炊具、飲水機、包括空氣調節器的冷暖空調機、洗衣機、乾衣機、視聽設備等。
[遊戲機]
圖16D示出遊戲機的一個例子的可攜式遊戲機5200。可攜式遊戲機包括外殼5201、顯示部5202及按鈕5203等。
藉由將本發明的一個實施方式的GPU或晶片應用於可攜式遊戲機5200,可以實現低功耗的可攜式遊戲機5200。此外,借助於低功耗,可以降低來自電路的發熱,由此可以減少因發熱而給電路本身、週邊電路以及模組帶來的負面影響。
此外,藉由將本發明的一個實施方式的GPU或晶片應用於可攜式遊戲機5200,可以實現具備人工智慧的可攜式遊戲機5200。
遊戲的進展、遊戲中出現的生物的言行、遊戲上發生的現象等的表現本來是由該遊戲所具有的程式規定的,但是藉由將人工智慧應用於可攜式遊戲機5200,可以實現不侷限於遊戲的程式的表現。例如,可以實現遊戲玩者提問的內容、遊戲的進展情況、時間、遊戲上出現的人物的言行變化等的表現。
此外,當使用可攜式遊戲機5200玩需要多個人玩的遊戲時,可以利用人工智慧構成擬人的遊戲玩者,由此可以將人工智慧的遊戲玩者當作對手,一個人也可以玩多個人玩的遊戲。
雖然圖16D示出可攜式遊戲機作為遊戲機的一個例子,但是應用本發明的一個實施方式的GPU或晶片的遊戲機不侷限於此。作為應用本發明的一個實施方式的GPU或晶片的遊戲機,例如可以舉出家用固定式遊戲機、設置在娛樂設施(遊戲中心,遊樂園等)的街機遊戲機、設置在體育設施的擊球練習用投球機等。
[移動體]
本發明的一個實施方式的GPU或晶片可以應用於作為移動體的汽車及汽車的駕駛席周邊。
圖16E1是示出移動體的一個例子的汽車5700的圖,圖16E2是示出汽車室內的前擋風玻璃周邊的圖。圖16E2示出安裝在儀表板的顯示面板5701、顯示面板5702、顯示面板5703以及安裝在支柱的顯示面板5704。
顯示面板5701至顯示面板5703可以藉由顯示速度表、轉速計、行駛距離、加油量、排檔狀態、空調的設定等提供各種資訊。此外,使用者可以根據喜好適當地改變顯示面板所顯示的顯示內容及佈局等,可以提高設計性。顯示面板5701至顯示面板5703還可以用作照明設備。
藉由將由設置在汽車5700的攝像裝置(未圖示)拍攝的影像顯示在顯示面板5704上,可以補充被支柱遮擋的視野(死角)。也就是說,藉由顯示由設置在汽車5700外側的攝像裝置拍攝的影像,可以補充死角,從而可以提高安全性。此外,藉由顯示補充看不到的部分的影像,可以更自然、更舒適地確認安全。顯示面板5704還可以用作照明設備。
因為可以將本發明的一個實施方式的GPU或晶片用作人工智慧的組件,例如可以將該晶片用於汽車5700的自動駕駛系統。該晶片也可以用於進行導航、危險預測等的系統。此外,可以在顯示面板5701至顯示面板5704上顯示導航、危險預測等資訊。
雖然在上述例子中作為移動體的一個例子說明了汽車,但是移動體不侷限於汽車。例如,作為移動體,也可以舉出電車、單軌鐵路、船舶、飛行物(直升機、無人駕駛飛機(無人機)、飛機、火箭)等,可以對這些移動體應用本發明的一個實施方式的晶片,以提供利用人工智慧的系統。
[廣播電視系統]
本發明的一個實施方式的GPU或晶片可以應用於廣播電視系統。
圖16F示意性地示出廣播電視系統中的資料傳送。明確而言,圖16F示出從廣播電視臺5680發送的電波(廣播電視信號)到達每個家庭的電視接收機(TV)5600的路徑。TV5600具備接收機(未圖示),由此天線5650所接收的廣播電視信號藉由該接收機輸入TV5600。
雖然在圖16F中示出超高頻率(UHF)天線作為天線5650,但是可以使用BS及110度CS天線、CS天線等作為天線5650。
電波5675A及電波5675B為地面廣播電視信號,電波塔5670放大所接收的電波5675A並發送電波5675B。各家庭藉由用天線5650接收電波5675B,就可以用TV5600收看地面TV播放。此外,廣播電視系統可以為利用人造衛星的衛星廣播電視、利用光路線的資料廣播電視等而不侷限於圖16F所示的地面廣播電視。
此外,也可以將本發明的一個實施方式的晶片應用於上述廣播電視系統,以形成利用人工智慧的廣播電視系統。當從廣播電視臺5680向每個家庭的TV5600發送廣播電視資料時,利用編碼器進行廣播電視資料的壓縮;當天線5650接收該廣播電視資料時,利用包括在TV5600中的接收機的解碼器進行該廣播電視資料的恢復。藉由利用人工智慧,例如可以在編碼器的壓縮方法之一的變動補償預測中識別包含在顯示影像中的顯示模型。此外,也可以進行利用人工智慧的幀內預測等。例如,當TV5600接收低解析度的廣播電視資料而進行高解析度的顯示時,可以在解碼器所進行的廣播 電視資料的恢復中進行上轉換等影像的補充處理。
上述利用人工智慧的廣播電視系統適合用於廣播電視資料量增大的超高清晰度電視(UHDTV:4K、8K)播放。
此外,作為TV5600一側的人工智慧的應用,例如,可以在TV5600內設置具備人工智慧的錄影裝置。藉由採用這種結構,可以使該具備人工智慧的錄影裝置學習使用者的愛好,而可以自動對符合使用者的愛好的電視節目錄影。
在本實施方式中說明的電子裝置、該電子裝置的功能、人工智慧的應用例子以及其效果等可以與其他的電子裝置的記載適當地組合而實施。
本實施方式可以與其他的實施方式、實施例等所記載的結構適當地組合而實施。

Claims (6)

  1. 一種半導體裝置,包括:第一絕緣體;第二絕緣體;第一導電體;第二導電體;以及半導體層,其中,該第一絕緣體包括露出該半導體層的開口部,該第一導電體以在該開口部的底面與該半導體層接觸的方式配置,該第二絕緣體以接觸於該第一導電體的上表面及該開口部內的側面的方式配置,該第二導電體與該第一導電體的上表面接觸並隔著該第二絕緣體配置在該開口部內,並且,該第二絕緣體包括含有選自鉿、鋁、硼、鎵、鋅、釔、鋯、鎢、鈦、鉭、鎳、鍺、鎂等中的一種或兩種以上的氧化物或者含有鋁或矽的氮化物。
  2. 根據申請專利範圍第1項之半導體裝置,其中該半導體層含有In、元素M(M為Al、Ga、Y或Sn)及Zn。
  3. 一種半導體裝置,包括:第一絕緣體;第二絕緣體;第一導電體;第二導電體;以及第三導電體,其中,該第一絕緣體包括露出該第三導電體的開口部,該第一導電體以在該開口部的底面與該第三導電體接觸的方式配置,該第二絕緣體對氧具有阻擋性並以接觸於該第一導電體的上表面及該開口部內的側面的方式配置,該第二導電體與該第一導電體的上表面接觸並隔著該第二絕緣體配置在該開口部內, 並且,該第二絕緣體包括含有選自鉿、鋁、硼、鎵、鋅、釔、鋯、鎢、鈦、鉭、鎳、鍺及鎂等中的一種或兩種以上的氧化物或者含有鋁或矽的氮化物。
  4. 根據申請專利範圍第1至3中任一項之半導體裝置,其中該第一導電體具有難氧化性。
  5. 根據申請專利範圍第1至4中任一項之半導體裝置,其中該第一導電體比該第二導電體的投影面積大。
  6. 根據申請專利範圍第1至5中任一項之半導體裝置,其中該第一絕緣體含有過量氧且該第二絕緣體對氧具有阻擋性。
TW108112026A 2018-04-04 2019-04-03 半導體裝置及半導體裝置的製造方法 TWI818008B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018-072258 2018-04-04
JP2018072258 2018-04-04

Publications (2)

Publication Number Publication Date
TW201943047A true TW201943047A (zh) 2019-11-01
TWI818008B TWI818008B (zh) 2023-10-11

Family

ID=68100515

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108112026A TWI818008B (zh) 2018-04-04 2019-04-03 半導體裝置及半導體裝置的製造方法

Country Status (5)

Country Link
US (1) US11362034B2 (zh)
JP (1) JP7337777B2 (zh)
CN (1) CN111937161A (zh)
TW (1) TWI818008B (zh)
WO (1) WO2019193463A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11705524B2 (en) 2018-04-27 2023-07-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3114864B2 (ja) * 1998-04-16 2000-12-04 日本電気株式会社 半導体基板における微細コンタクトおよびその形成方法
JP2009054879A (ja) 2007-08-28 2009-03-12 Sanyo Electric Co Ltd 集積回路の製造方法
US8569810B2 (en) * 2010-12-07 2013-10-29 International Business Machines Corporation Metal semiconductor alloy contact with low resistance
JP2014082279A (ja) * 2012-10-15 2014-05-08 Panasonic Corp 不揮発性記憶装置及びその製造方法
WO2014121469A1 (zh) * 2013-02-06 2014-08-14 深圳市柔宇科技有限公司 一种薄膜晶体管及其像素单元的制造方法
CN104347641B (zh) * 2013-08-05 2018-02-06 瀚宇彩晶股份有限公司 薄膜晶体管阵列基板
US9105636B2 (en) * 2013-08-26 2015-08-11 Micron Technology, Inc. Semiconductor constructions and methods of forming electrically conductive contacts
US9153483B2 (en) * 2013-10-30 2015-10-06 Taiwan Semiconductor Manufacturing Company, Ltd. Method of semiconductor integrated circuit fabrication
TWI569421B (zh) * 2014-03-27 2017-02-01 友達光電股份有限公司 畫素結構及其製作方法
WO2015188181A1 (en) * 2014-06-06 2015-12-10 Polyera Corporation Self-aligned metal oxide transistors and methods of fabricating same
US9685542B2 (en) * 2014-12-30 2017-06-20 Qualcomm Incorporated Atomic layer deposition of P-type oxide semiconductor thin films
US9761732B2 (en) * 2015-02-25 2017-09-12 Snaptrack Inc. Tunnel thin film transistor with hetero-junction structure
TWI613706B (zh) * 2015-07-03 2018-02-01 友達光電股份有限公司 氧化物半導體薄膜電晶體及其製作方法
US10096718B2 (en) * 2016-06-17 2018-10-09 Semiconductor Energy Laboratory Co., Ltd. Transistor, electronic device, manufacturing method of transistor
CN115799342A (zh) 2016-07-26 2023-03-14 株式会社半导体能源研究所 半导体装置
CN107195641B (zh) * 2017-06-30 2020-05-05 上海天马有机发光显示技术有限公司 一种阵列基板及其制备方法、显示面板
US11107929B2 (en) 2018-12-21 2021-08-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device

Also Published As

Publication number Publication date
WO2019193463A1 (ja) 2019-10-10
JPWO2019193463A1 (ja) 2021-04-01
TWI818008B (zh) 2023-10-11
CN111937161A (zh) 2020-11-13
US20200402910A1 (en) 2020-12-24
JP7337777B2 (ja) 2023-09-04
US11362034B2 (en) 2022-06-14

Similar Documents

Publication Publication Date Title
JP7264894B2 (ja) 半導体装置
JP7483606B2 (ja) 半導体装置
KR102662909B1 (ko) 반도체 장치
JP7442997B2 (ja) 半導体装置
KR102637406B1 (ko) 반도체 장치 및 반도체 장치의 제작 방법
JP7420999B2 (ja) 半導体装置
KR102638143B1 (ko) 반도체 장치 및 반도체 장치의 제작 방법
KR102649488B1 (ko) 반도체 장치 및 반도체 장치의 제작 방법
JP7387418B2 (ja) 半導体装置
JP7235418B2 (ja) 半導体装置の作製方法
JP7391875B2 (ja) 半導体装置
JP7371201B2 (ja) 半導体装置
JP7395488B2 (ja) 半導体装置
TWI818008B (zh) 半導體裝置及半導體裝置的製造方法
KR102668377B1 (ko) 반도체 장치 및 반도체 장치의 제작 방법
JP7462712B2 (ja) 半導体装置
JP2023086851A (ja) 半導体装置
TW201946281A (zh) 半導體裝置以及半導體裝置的製造方法
TW201937571A (zh) 半導體裝置及半導體裝置的製造方法
CN111656530A (zh) 半导体装置及半导体装置的制造方法
TW202345410A (zh) 半導體裝置以及半導體裝置的製造方法