TW201826716A - 減緩調適等化與時序恢復之間的互動 - Google Patents
減緩調適等化與時序恢復之間的互動 Download PDFInfo
- Publication number
- TW201826716A TW201826716A TW106137215A TW106137215A TW201826716A TW 201826716 A TW201826716 A TW 201826716A TW 106137215 A TW106137215 A TW 106137215A TW 106137215 A TW106137215 A TW 106137215A TW 201826716 A TW201826716 A TW 201826716A
- Authority
- TW
- Taiwan
- Prior art keywords
- branch
- cof
- filter
- correction
- equalizer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
- H04L25/03057—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
- H04L25/0307—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure using blind adaptation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03878—Line equalisers; line build-out devices
- H04L25/03885—Line equalisers; line build-out devices adaptive
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/01—Equalisers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/002—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
- H04L7/0029—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of received data signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0054—Detection of the synchronisation error by features other than the received signal transition
- H04L7/0062—Detection of the synchronisation error by features other than the received signal transition detection of error based on data decision error, e.g. Mueller type detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B17/00—Monitoring; Testing
- H04B17/30—Monitoring; Testing of propagation channels
- H04B17/309—Measuring or estimating channel quality parameters
- H04B17/336—Signal-to-interference ratio [SIR] or carrier-to-interference ratio [CIR]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/08—Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/02—Capturing of monitoring data
- H04L43/028—Capturing of monitoring data by filtering
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/002—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
- H04L7/0025—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of clock signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/0033—Correction by delay
- H04L7/0037—Delay of clock signal
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Dc Digital Transmission (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
Abstract
本發明揭示一種時序恢復系統及方法,用來通過一調適等化器恢復具有降低時脈相位修正干擾的一時脈信號。該時序恢復回圈內的該等化器動態調適成隨時間改變的該當前通道特性。該等化器包括補償邏輯,其可操作可偵測並補償屬於該等化調適的時脈相位修正。該補償邏輯可計算一濾波器中心(COF,center of filter)值與一COF標稱值之間的偏移,該偏移指出該等化器所造成時脈相位修正的數量與方向。根據該偏移,該補償邏輯通過調整該等化器的該等分支加權來修正該偏移,來調整該已等化信號,藉此補償該時脈相位修正。
Description
本申請案涉及於2016年5月10日所提出,標題為「TIMING RECOVERY WITH ADAPTIVE CHANNEL RESPONSE ESTIMATION」的第15/151,154號同時待決、共同指定轉讓之美國專利申請案,以及於2016年六月23日所提出,標題為「RESOLVING INTERACTION BETWEEN CHANNEL ESTIMATION AND TIMING RECOVERY」的第15/191,229號同時待決、共同指定轉讓之美國專利申請案。上述專利申請案的內容在此以引用方式完整併入本文中。
本發明一般係關於通訊中信號處理的領域,尤其係關於信號處理中時序恢復的領域。
在通訊系統當中,一發射器以符號將資料串流傳送至一接收器,像是資料位元。由於該接收器時脈通常未與該發射器時脈同步,該接收器需要從所接收的信號本身正確恢復該時脈。此外,當資料通過通訊通道傳輸時,由於許多種噪訊,像是衰退、震盪器飄移、頻率與相位偏移以及接收器熱噪訊,相位與幅度通常會扭曲。在該接收器上,該系統也會在時域內遭遇噪訊以及時序抖動。因此,該接收器需要一時序恢復處理,以獲得符號同步,尤其是修正該時脈延遲並獲得用來取樣該已接收信號以及實現最佳訊噪比(SNR,Signal-to-Noise Ratio)的最佳時脈相位。
通常在一接收器的等化器型時序恢復迴圈內,運用一調適等化器來減緩該通道扭曲所導致的符號間干擾(ISI,intersymbol interference)的影響。一調適等化器可讓該等化處理經過調適,來隨時間改變通道特性。通常,利用動態調適等化參數,像是等化濾波器的分支加權,來執行該調 適。
調適等化本身也會導致修正嵌入該已接收信號內該輸入時脈的時間延遲,這會不適當地干擾到該總時序恢復迴圈執行的該時脈恢復處理,例如由該相同時序恢復迴圈內的一相位偵測器、一迴圈濾波器以及一VCO來執行。尤其是,該干擾可能導致已恢復的資料符號偏離其最佳位置。如此,吾人想要該時序恢復迴圈只修正該已接收信號內該輸入時脈的延遲。
傳統上,通過一旦實現獲取時凍結或減慢該等化器的調適,來解決調適等化器與該相關時序恢復迴圈之間的該問題互動。更特別是,該等化濾波器的所有分支加權都固定或以小步階調適,以避免與該時序恢復迴圈在時間延遲修正方面的互動。不幸的是,凍結或減慢該等化器調適處理不可避免會損害到等化器追蹤通道特性隨時間變化之能力。
因此,本文揭示一種降低或消除有關一等化器型時序恢復迴圈內調適等化與時序恢復之間時脈延遲修正的該互動,並仍舊保留該等化處理內該調適能力之機制。
本發明的具體實施例使用能夠偵測來自等化調適的時脈延遲結果內修正之等化器,並據此在該時脈恢復的時序恢復迴圈內將一已等化信號傳送至一相位偵測器以及其他下游組件之前補償該修正。更特別的是,在一等化調適處理中,該等化器係數隨一通訊通道的時間變化通道特性動態調適。在此同時,決定一當前濾波器中心(COF,Center of Filter)值,並用來當成用於來自該等化調適的時脈延遲修正之度量。在某些具體實施例內,根據該相位偵測器的組態,將COF定義為一或多個分支加權的函數。
在操作期間,該等化濾波器的該分支加權隨時間改變,來調適該通訊通道特性內的變化。計算該濾波器的當前COF值並與一標稱COF值比較,來產生一COF偏移。根據該COF偏移,利用內插/外插另一組選取的分支加權,來調整一組選取的分支加權。將該已調整的分支加權回饋進行調適等化,如此接著導致降低COF偏移。結果,補償了該調適等化處理所導入的時脈延遲修正,並且可有效並有利地避免其與該時序恢復迴圈 的互動。
根據本發明的一個具體實施例,一種用於透過序列連結所傳輸信號的時序恢復之方法包括:產生回應一調適等化處理內一數位輸入信號的一已等化信號。與該數位輸入信號相關聯的時脈延遲內之修正係由動態等化調適所引起。利用監控該等化濾波器的一COF值,可偵測到該時脈延遲內的修正。根據該COF值,通過更新該等化濾波器的已選取分支加權來調整該等化處理,藉此補償等化調適所引起的該已偵測修正。
上述為總結,因此必須簡單扼要並且省略細節;因此精通技術人士將了解,該總結僅為例示,並不成為任何限制。從下列非限制的詳細說明當中,將了解如同申請專利範圍所單獨定義的本發明之其他態樣、發明特色以及優點。
100‧‧‧等化器型時序恢復迴圈
101‧‧‧類比信號R x
102‧‧‧數位信號d k
103‧‧‧等化信號x k
104‧‧‧已評估的符號a k
105‧‧‧錯誤信號e k
106‧‧‧已恢復時脈信號
107‧‧‧選擇器輸出e’ k
110‧‧‧類比數位轉換器
111‧‧‧等化器
112‧‧‧限幅器
113‧‧‧選擇器
114‧‧‧相位偵測器
115‧‧‧迴圈濾波器
116‧‧‧電壓控制震盪器
120‧‧‧控制邏輯
130‧‧‧補償邏輯
201‧‧‧分支加權
202‧‧‧已調整的分支加權
210‧‧‧調適等化器
220‧‧‧控制邏輯
221‧‧‧SNR偵測模組
222‧‧‧模式選擇模組
230‧‧‧補償邏輯
231‧‧‧COF偏移決策邏輯
232‧‧‧內插/外插
233‧‧‧COF_Nom決策邏輯
252‧‧‧內插/外插邏輯
310‧‧‧圖式
320‧‧‧圖式
330‧‧‧圖式
401‧‧‧分支加權
402‧‧‧已調整加權
403‧‧‧誤差
410‧‧‧等化器濾波器
430‧‧‧COF補償邏輯
431‧‧‧COF決策邏輯
432‧‧‧內插/外插邏輯
433‧‧‧暫存器
434‧‧‧乘法器
435‧‧‧加總器
500‧‧‧示範等化處理
600‧‧‧示範等化處理
700‧‧‧示範等化處理
從下列詳細說明並參考附圖可對本發明的具體實施例有通盤了解,其中相同的參考字元用於指示相同的元件,其中:第一圖根據本發明的具體實施例,例示可補償等化調適所引起時脈延遲修正的一示範等化器型時序恢復迴圈之組態;第二圖根據本發明的具體實施例,例示耦合至一調適等化器並可操作來偵測與補償該調適等化器所導入時脈延遲修正的示範控制邏輯之組態;第三圖根據本發明的具體實施例,例示可用於一等化器型時序恢復迴圈內的示範相位偵測器之組態;第四圖根據本發明的具體實施例,例示耦合至該等化器濾波器的示範COF補償邏輯之組態;第五圖根據本發明的具體實施例,為用於其中等化調適已啟用並且COF修正已停用的一示範等化處理之偽碼流程圖;第六圖根據本發明的具體實施例,為用於其中等化調適以及COF修正都已啟用的一示範等化處理之偽碼流程圖;以及第七圖根據本發明的具體實施例,為用於其中等化調適以及COF修正都已啟用的一示範等化處理之偽碼流程圖。
在此將詳細參考本發明的較佳具體實施例,附圖內將說明其範例。雖然本發明將結合較佳具體實施例來說明,吾人將瞭解這並不用於將本發明限制在這些具體實施例上。相反地,本發明用於涵蓋申請專利範圍領域與精神內所包含之變化、修改與同等配置。更進一步,在下列本發明具體實施例的詳細說明中,將公佈許多特定細節以提供對本發明有通盤瞭解。不過,精通此技術的人士將會了解到,不用這些特定細節也可實施本發明。在其他實例中,已知的方法、程序、組件和電路並未詳述,如此就不會模糊本發明具體實施例的領域。儘管為了清楚起見,可以將方法描繪為一系列編號的步驟,但編號並不一定指示該等步驟的順序。應該理解的是,某些步驟可以跳過、同時執行或者不需要保持嚴格的執行順序。顯示本發明具體實施例的圖式是半示意性並且未依照比例,特別是某些尺寸為了清晰呈現,並且在圖式內誇大顯示。類似地,儘管為了便於描述,圖式中的視圖通常顯示類似的方位,但是圖式中的這種描述對大多數零件而言是任意的。一般來說,本發明適用於任何方位。
整體而言,本發明的具體實施例提供一種時序恢復機制,用於恢復一時脈信號並仍舊保留避免一調適等化器與該整體時序恢復迴圈之間有關時脈相位恢復的非所要互動之能力。尤其是,針對一等化器濾波器(或等化濾波器),使用一當前濾波器中心(COF)值與一標稱COF值之間的該偏移,作為來自於一調適等化處理的一時脈相位修正之度量。在某些具體實施例內,一COF可定義為兩選取的分支加權或等於一選取的分支加權之函數。調整等化器濾波器的分支加權來降低該偏移,例如利用根據該偏移內插/外插選取的分支加權。在此方式中,已補償由該調適等化處理所產生的該時脈延遲修正,並降低或消除其與該時序恢復處理的潛在互動。
如上述,當一等化器調適該時間變動通道特性時,該等化器可導致時脈延遲修正。該調適通常利用調適該等化器濾波器的分支加權來實現。第一圖根據本發明的具體實施例,例示可補償等化調適所引起時脈 延遲修正的一示範等化器型時序恢復迴圈100之組態。
如所示,時序恢復迴圈100包括一類比數位轉換器(ADC,Analog-to-Digital Converter)110、一等化器111、一限幅器112、一選擇器113、一相位偵測器114、一迴圈濾波器115以及一電壓控制震盪器(VCO,Voltage Controlled Oscillator)116。ADC 110將一已接收的類比信號R x 101轉換成數位信號d k 102,然後供應給等化器111和限幅器112。等化器111用來在該信號呈現一平坦的頻率響應,並輸出一等化信號x k 103。在限幅器112上取樣之後,產生已評估的符號a k 104並供應至相位偵測器114。
利用比較已等化信號x k 103與已評估的符號a k 104,來產生一錯誤信號e k 105。錯誤信號e k 105和等化信號x k 103也通過選擇器113送至相位偵測器114。
相位偵測器114根據選擇器輸出e’ k 107和已評估的符號a k 104之間的差異,來產生一相位誤差。迴圈濾波器115將該相位誤差平均,並且VCO 116根據該平均相位誤差調整該有效取樣頻率與相位。結果,從VCO 116產生一已恢復時脈信號106,並依次用來對取樣用的ADC 110計時以及用來對下游處理邏輯計時。通過一訊噪比(SNR)或其他有關資料串流內噪訊位準的合適參數,指示符號同步的效能。
在業界內熟知的任何合適組態中都可實現相位偵測器114、迴圈濾波器115和VCO 116。例如:相位偵測器114可以基於Mueller Muller演算法,如底下更詳細的說明。迴圈濾波器115可為典型數位濾波器,用於一第二階相位鎖定迴圈(PLL,Phase Lock Loop)。VCO 116可包括一相位鎖定迴圈(PLL)。另外,可用運用一可程式增益元件、一數位內插器及/或一類比內插器的一相位內插器取代VCO 116。例如:該數位內插器包括一暫存器以及一加總器。該類比相位內插器接收一參考時脈,並輸出具有一相位屬於輸入功能的一時脈信號。此外,在不背離本發明領域之下,可補償由等化調適所引起時脈延遲修正的一等化器型時序恢復迴圈可包括業界內熟知的許多其他組件。
調適等化器111可為透過一有限脈衝響應(FIR,Finite Impulse Response)濾波器實現的一前饋等化器(FFE,Feed-Forward Equalizer),或包括一FFE和一回饋等化器(FBE,Feedback Equalizer)的一決策導向等化器(DDE,Decision-Directed Equalizer)。不過,本發明並不受限於此。
該等化器濾波器(例如一FIR濾波器)為一調適濾波器,可讓其追蹤一傳輸通道隨時間的任何變化。在調適期間,通過具有可程式步階大小用於該等分支的一最小均方(LMS,Least-Mean-Square)調適處理,可更新該等化器濾波器的該等分支加權。尤其是,對於主要三個分支通常具有不同步階大小,換言之就是該參考分支(RefTap,Reference Tap)以及該RefTap之前與之後的分支。
該調適也可導致該通道內時間延遲的修正。如上述,這是有問題的,因為它可能會干擾整個時序恢復迴圈的時序恢復。根據本發明,調適等化器111耦合至控制邏輯120,其設置來控制等化調適,來消除或避免時間延遲修正內的干擾。
根據本發明的一個態樣,利用減慢或中止該等化器內選取的主要分支之調適,可消除時脈延遲修正內的干擾。尤其是在某些具體實施例內,控制邏輯120可在該等化處理期間偵測一SNR,例如在該等化信號內。在一滿足的SNR達成之後,控制邏輯120指示凍結該等化器濾波器的該w -1 分支(該RefTap之前)和w 1 分支(該RefTap之後)之該等分支加權,例如利用將w -1和w 1分支的該步階大小設定為0。所有其他加權(分支)可繼續調適。結果,該等化器濾波器的調適大體上變慢。
在某些其他具體實施例內,控制邏輯120可相對於該時序恢復迴圈1/BW減慢該等化器濾波器內該等主要分支的調適,其中BW為該時序恢復迴圈頻寬。例如:這利用主要兩加權(w -1和w 1分支)所使用的小步階大小就可達成。所有其他分支都能以較高速度,調適隨時間的通道變化。
根據本發明的另一個態樣,該控制邏輯設置成即時偵測等化濾波器調適時所導致時間延遲修正的總量,並利用修改該濾波器的該等分支加權來動態補償該修正。本發明並不受限於用來監控得自於該等化調適的時間延遲修正量之任何特定參數。
如底下更詳細說明,在某些具體實施例內,濾波器中心 (COF,Center of Filter)可用來當成調適等化期間所導入一時脈延遲修正之度量。在某些具體實施例內,濾波器中心(COF)的定義取決於該時序恢復迴圈內所使用該相位偵測器的類型(如第三圖內所示)。在本文內詳述的範例中,
其中w 1 為該RefTap之後該分支的加權並且w -1 為該RefTap之前該分支的加權,該RefTap為關聯於最高分支加權的分支。在由於調適或COF補償的等化器加權內任何改變之後,該COF可連續計算並儲存到一暫存器。將可了解,本發明並不受限於COF的任何規定定義。另外,COF的定義會隨該時序恢復迴圈及其內組件的特定組態而變。
第二圖根據本發明的具體實施例,例示耦合至一調適等化器210並可操作來偵測與補償調適等化器210所導入時脈延遲修正的示範控制邏輯220之組態。將可了解,本發明並不受限於任何特定等化器類型或任何特定處理或調適等化的機制。該等化器的實現取決於特定具體實施例內的該調適處理,像是LMS調適處理或業界內熟知的任何其他方法。在此範例中,等化器210包括具有多個分支的一濾波器,例如具有8分支的一FIR濾波器。利用等化器210內該調適邏輯來控制,通過一LMS調適處理來調適該等化器濾波器的分支加權。
根據本發明的具體實施例,控制邏輯220包括SNR偵測模組221、一模式選擇模組222以及補償邏輯230。補償邏輯230設置成即時偵測,並據此補償該調適等化處理所引起的該時脈相位修正。在例示的範例內,補償邏輯230配備COF偏移決策邏輯231,根據等化器210內該濾波器的該等分支加權來計算COF偏移。COF偏移對應至當前COF與由COF_Nom決策邏輯233所決定的一COF_nom值間之差異。該COF偏移用來指示該調適等化處理所貢獻時脈延遲修正的數量與方向(正或負)。
補償邏輯230內該內插/外插邏輯252內插及/或外插一組選取的分支加權,根據該COF偏移來調整另一組選取的分支加權,底下有更 詳細說明。控制邏輯220可使用邏輯電路、一可程式微控制器、這兩者的組合,或任何其他合適裝置來實現。
模式選擇邏輯222通過選擇性停用或啟用其調適邏輯以及補償邏輯230,來選擇等化器210的操作模式。該操作模式可根據由SNR偵測邏輯221所偵測的該SNR來選擇。以下將參閱第五圖至第七圖,更詳細描述許多操作模式。
在操作期間,從控制邏輯220輸出已調整的分支加權202,供應回等化器210並用於等化,導致降低的COF偏移。結果,補償了調適等化所導入的時脈延遲修正,並且可有效並有利地避免其與該時序恢復迴圈的互動。另外,因為基於使用COF偏移動態計算的該時間延遲修正做為度量來調整該等分支加權,所以與由該分支加權調整所導致之等化調適的干擾有利地被控制在一最小位準。
第三圖根據本發明的具體實施例,例示可用於一等化器型時序恢復迴圈內的示範相位偵測器之組態。該等相位偵測器可用來當成第一圖內的相位偵測器114。一時序恢復迴圈可配備一或多種相位偵測器。根據已啟用相位偵測器的組態,該COF補償邏輯可選擇該對應COF計算。圖式310顯示基於Mueller Muller(MM)演算法的「A型」相位偵測器的組態。該(原始)Mueller-Muller(MM)相位偵測器A型如下所示:x k a k-1 -x k-1 a k
其中針對等化器型時序恢復,x k 為第k樣本上的該限幅器輸入,並且a k 為第k樣本上的該限幅器決策(如第一圖內所示)。
在A型MM的替代實施當中,e k-1.(a k -a k-2)
等同於:e k-1 a k -e k-1 a k-2-(e k-1 a k-2-e k-1 a k )
因為該迴圈將該相位偵測器輸出平均,所以第一項的指數可移位+1,得出:-(e k a k-1-e k-1 a k )。
這等同於原始A型MM等式。
圖式320顯示基於Mueller Muller演算法的「B(1)型」相位偵測器的組態。圖式330顯示基於Mueller Muller演算法的「B(2)型」相位偵測器的組態。B(1)型MM相位偵測器如下所示:x k a k-1
在B型Mueller-Muller PD的另一個版本中,該限幅器誤差e k 取代該限幅器輸入x k ,得出:-e k a k-1。當使用B型MM相位偵測器時,該時序恢復迴圈將該後體(post-cursor)w 1 歸零。
在B(2)型相位偵測器內,該限幅器誤差e k 取代該限幅器輸入-x k ,得出:-(e k a k-1-e k-1 a k )
其中該限幅器誤差e k 所下所示e k =a k -x k 。
因為a k 的平均為零,所以這兩版本相同。
仍舊在B型Mueller-Muller PD的另一個版本中,該限幅器誤差e k 取代該限幅器輸入x k ,得出:e k-l a k 。
COF對應至這些相位偵測器類型的示範定義呈現於等式1內。這些相位偵測器類型的功能為業界內所熟知,因此為了簡化起見,省略其相關詳細說明。將可了解,在不背離本發明範疇之下,也可使用任何其他合適的相位偵測器類型。在這種情況下,COF的定義可因此改變。
第四圖根據本發明的具體實施例,例示耦合至等化器濾波器410的示範COF補償邏輯430之組態。COF決策邏輯431可接收等化器濾波器410的該等分支加權401,並計算等化器濾波器410的當前COF值(或「該COF」),例如等式1內所定義。在由於調適或COF補償的該等分支 加權之任何改變之後,該COF可連續計算並儲存到一暫存器。
COF補償邏輯430包括儲存一標稱COF值(COF_nom)的一暫存器433、用來計算該COF的COF決策邏輯431、用於產生COF偏移的一加總器435、用於將該COF偏移乘上係數μ來產生誤差403的一乘法器434以及內插/外插邏輯432。
在操作期間,若該COF相對於COF_nom位移,則利用修改該等化器濾波器的一組選取的分支,例如該主要三分支,可修正該COF。一替代方式為修改等化器濾波器410的所有該等分支加權。利用內插/外插該主要三或五分支或等等,可執行該等分支加權的修改。
例如:若該等化器過濾器的COF由於LMS而相對於COF_nom(儲存在該COF_nom暫存器內)位移,則利用修改該等化器的該等主要二或一分支來修正該COF。利用該誤差(例如第四圖內的誤差403),來修正該等已更新的兩主要加權:e=μ.(COF-COF_nom), (等式2)
其中該係數μ取決於可程式值n,例如μ可定義成
其中該預設可設定為n=4;並且當n=31,停用該COF修正。
COF修正可用許多合適的方法實現。在第一示範方法中,透過基於3(或5)主要分支的線性內插,執行該COF修正。當使用5主要分支時,套用一線性內插來取得該3個已修正主要分支。當使用3主要分支時,使用一內插或外插來取得該3個已修正主要分支。
為了簡化該實施,差異△COF=COF-COF_nom可為大約值,如此該實施可使用一移位器取代一乘法器。例如:其近似如:
其中「rnd」代表四捨五入,並且abs代表絕對值。當△COF=0,設定e=0。
基於3分支加權的兩主要分支(該RefTap之前與之後)的修 正可由下式給出:y 1=(w 1-w 0).e+w 1
y -1=(w 0-w -1).e+w -1
其中該等3個舊的主要加權為w -1 、w 0 、w 1 ,並且新的3個加權為y -1 、y 0 、y 1。在此範例中,該RefTap的加權並未修正。
然而在替代具體實施例內,該RefTap可結合另兩個主要分支的修正來修正,如上所示。該RefTap修正可呈現為:y 0=(w 1-w 0).e+w 0.e 0
y 0=(w 0-w -1).e+w 0,e<0
在第二示範方法中,主要3分支的修正係基於5分支加權,例如:該等新的3主要加權y i ,i=-1、0、+1,可由下式給出:y i =(w i+1-w i ).e+w i,e 0,i=-1,0,+1
y i =(w i -w i-1).e+w i ,e<0,i=-1,0,+1
也就是,y 0=(w 1-w 0).e+w 0.e 0
y 0=(w 0-w -1).e+w 0,e<0
y 1=(w 2-w 1).e+w 1,e 0
y 1=(w 1-w 0).e+w 1,e<0
y -1=(w 0-w -1).e+w -1,e 0
y -1=(w -1-w -2).e+w -1,e<0
在第三示範方法中,以連續循環方式交替調整該兩主要加權w 1 和w -1 。例如:w 1=w 1-e
w -1=w -1+e。
該交替的週期可由一計數器來設定,例如:該週期的預設值設定為1,並且該修正順序為:w 1 、w -1 、w 1 ,、w -1 、...等等。可使用一「STATE」暫存器,並在該計數器到達尾端之後於0與1之間切換。當STATE=0,則更新w -1 ,並且當STATE=1,則更新w 1 。
可使用一可程式暫存器「COF_TAP_CORRECTION」,結合 該STATE暫存器,來根據COF偏移控制要修正哪個分支。例如:該COF_TAP_CORRECTION之值可定義如下:
雖然本文內所說明的本發明具體實施例使用線性內插/外插,不過也可使用業界內熟知的許多其他合適技術、機制、演算法以及方法,針對COF修正來修改該等分支加權。例如:可使用指數或拋物線內插來取代。進一步,針對在業界所熟知的任何其他合適之方法或演算法內的COF修正,可更新該等分支加權或一等化濾波器的其他種係數。
該RefTap位置代表具有最大絕對分支加權的該主要分支之該分支指數。當該等分支加權由於調適或COF修正而已經更新,則該RefTap可改變至另一個位置(不同的分支指數)。在某些具體實施例內,一旦RefTap的位置因為更新該等分支加權而改變(例如主要三個分支),則忽略該等已更新的分支加權,並且載回這些分支加權的先前值。
在不背離本發明領域之下,可使用許多技術、處理、方法及演算法來獲取一COF_nom。在一個具體實施例內,可根據預期的通道特性指派一COF_nom給使用者。在某些其他具體實施例內,透過使用一些候選的COF_nom值進行編程選拔,來獲得一COF_nom。可選擇產生最佳效能的該候選值,當成用於後續信號處理的該COF_nom。
仍舊在某些其他具體實施例內,在成功時序恢復獲取之後,獲得該等化器的該標稱COF,其中該等化器SNR高於一可程式臨界,或該等化器噪訊低於一可程式臨界。透過例如一平方限幅器誤差的平均,可獲得該等化器噪訊。
在一獲取狀態下,該時序恢復迴圈運行一可程式的符號數量。該可程式數量儲存在一暫存器內,並用來定義該獲取處理的持續時間。該等化器信號的該均方誤差或該SNR、該已等化信號的該均方誤差以及該 等COF值已儲存,而該等分支加權根據已計算的COF偏移已停用來更新。在該獲取結束時,可選擇對應至一最佳SNR的一COF當成該COF_nom。在該追蹤狀態內,根據該已計算的COF偏移來更新該等分支加權。
根據COF補償以及等化調適是否啟用,依照本發明的一時序恢復迴圈可在許多選擇模式內操作。在每一模式中,該時序恢復迴圈可在兩種狀態之一內操作:獲取與追蹤。
在該獲取狀態下,該時序恢復迴圈運行由一暫存器(「acquisition_duration」暫存器)所設定的一可程式之符號數量。在該獲取狀態末端上,該已等化信號的該均方誤差以及COF值都已儲存(停止更新)。另外,該獲取狀態不受該acquisition_duration暫存器控制,而是受該韌體控制。在該追蹤狀態下,該時序恢復處理持續運行。
在某些具體實施例內,在初始搜尋階段內可獲得最佳分支加權及/或COF_nom,並用來當成後續等化處理的初始值,如參閱第五圖至第七圖的更詳細說明。參閱第五圖至第七圖所述的處理可由第一圖內時序恢復迴圈100使用不同組態來執行。
第五圖根據本發明的具體實施例,為用於其中等化調適已啟用並且COF修正已停用的一示範等化處理500之偽碼流程圖。在此模式中,該等化器濾波器分支加權在該獲取狀態內以預備值初始化,並根據該初始搜尋處理(502-507)內的結果噪訊評估來反覆調整。該等調適步驟設定為小值,來降低或消除該等化器與該總時序恢復迴圈之間時脈延遲修正內之互動。例如:用於RefTap之前與之後兩主要分支的該調適步階設定成非常小值或甚至是零。
尤其是,在501上,一噪訊臨界(Best_Noise)設定為「最大」。在502上,使用一組準備值,將該等化器濾波器的該等分支加權(EQ加權)初始化。在503上,設置該獲取狀態,如此該等化器動態調適成通道特性,但即使該COF不等於COF_nom,該等分支加權還是不調整。在504上,將該等化器誤差平均並儲存為「噪訊」。在505上,決定噪訊是否小於Best_Noise。若是,則在506上將該等分支加權儲存為「最佳EQ加權」。在507上檢查反覆次數是否已經用完。若否,則重複上述502-507,來獲得 一組造成滿意的等化器噪訊位準之加權。
若反覆次數已經用完,則在508上將該等分支加權指定為「最佳EQ加權」。在後續等化處理中,獲取狀態509和追蹤狀態510,調適該等化器濾波器的該等分支加權。然而,即使COF不等於COF_nom,並不會根據COF調整該等加權。
第六圖根據本發明的具體實施例,為用於其中等化調適以及COF修正都已啟用的一示範等化處理600之偽碼流程圖。例如:RefTap之前與之後的該兩主要分支都透過該獲取與追蹤狀態來調整。不斷修改該COF,並且該COF修正嘗試修正該COF來使其靠近COF_nom。
在該獲取狀態下,將該等化器濾波器的該等分支加權和COF_nom初始化。在套用等化器調適時,已修正該兩主要分支的加權,如此維持該COF接近COF_nom。在獲取之後,若該SNR低於一可程式臨界,該等化器的另一組分支加權以及COF_nom都已初始化,並且直到該SNR高出一特定臨界之後重新啟動該時序恢復迴圈。一替代方式為選擇該等化器的初始分支加權的最佳組合以及達到許多選拔之間最大SNR的COF_nom。
尤其是,在601上,一噪訊臨界(Best_Noise)設定為「最大」。在602上,使用一組準備值,將該等分支加權和COF_nom初始化。在603上,設置該獲取狀態,如此該等化器動態調適成該通道特性,並不斷調整來補償該COF偏移。
在604上,將該等化器誤差平均並儲存為「噪訊」。在605上,決定噪訊是否小於Best_Noise。若是,將該等化器濾波器的該等即時分支加權儲存為「最佳EQ加權」,並在606上將該即時COF_nom指派為「最佳COF_nom」。在607上檢查反覆次數是否已經用完。若否,則重複上述602-607,來獲得一組造成滿意的等化器噪訊位準之加權。
若反覆次數已經用完,則在608上將該EQ加權以及該COF_nom分別指定為最佳EQ加權以及最佳COF_nom。在後續等化處理中,獲取狀態609和追蹤狀態610,將該等化器濾波器的該等分支加權調適為目前通道特性。另外,根據該COF偏移來調整該等加權。
第七圖根據本發明的具體實施例,為用於其中等化調適以及COF修正都已啟用的一示範等化處理700之偽碼流程圖。在此模式內,在獲取狀態期間都不會修正該COF。若獲取之後獲得的該SNR高於一特定臨界,則獲取之後的該已獲得COF設定為COF_nom。然後在追蹤期間,已修正RefTap之前與之後的該兩主要分支,如此該COF與該設定的最佳COF_nom一樣。
尤其是,在701上,一噪訊臨界(Best_Noise)設定為「最大」。在702上,使用一組準備值,將該等化器濾波器的該等分支加權和COF_nom初始化。在703上,設置該獲取狀態,如此該等化器調適成該通道特性,但該等EQ加權並不根據該COF偏移來調整。
在704上,將該等化器誤差平均並儲存為「噪訊」,並且計算出該COF。在705上,決定噪訊是否小於Best_Noise。若是,將該等即時EQ加權儲存為「最佳EQ加權」,並在706上將該即時COF指派為「最佳COF_nom」。在707上檢查反覆次數是否已經用完。若否,則重複上述702-707,來獲得一組造成滿意的等化器噪訊位準之加權和COF。
若反覆次數已經用完,則在708上將該等EQ加權指定為「最佳EQ加權」。另外,將該COF_nom指派為最佳COF_nom。在後續調適處理中,獲取狀態709和追蹤狀態710,將該等化器的該等分支加權調適成目前通道特性,並且若該COF不等於COF_nom,則根據COF偏移來調適該等加權。
雖然本文已經公開了某些較佳具體實施例和方法,但是精通技術人士從上述公開內容將了解,可在不背離本發明精神和領域的情況下對這些具體實施例和方法進行變化和修改。因此意圖為讓本發明僅受限於所附申請專利範圍所要求的範圍以及所適用法律規則和原則。
Claims (20)
- 一種用於透過串聯所發送信號的時序恢復之方法,該方法包括:根據一組等化器參數,產生一等化的信號來回應一數位輸入信號;偵測關聯於該數位輸入信號的時脈延遲內之一修正,該修正由該產生的該已等化信號所導致;以及根據該偵測來調整該組等化器參數,來補償時脈延遲內的該修正。
- 如申請專利範圍第1項之方法,其中該產生的該已等化信號包括將一等化濾波器套用到該數位輸入信號上;該等化濾波器包括複數個分支;並且該調整該組等化器參數包括調整該等化濾波器的分支加權。
- 如申請專利範圍第2項之方法,其中該偵測包括:決定該等化濾波器的一濾波器中心(COF),其中該COF為該等化濾波器的一第一組選取的分支加權之函數;以及決定具有一標稱COF的該COF間之一偏移,該偏移指出時脈延遲內的該修正。
- 如申請專利範圍第3項之方法,其中該COF等於下列之一者:該等化濾波器的兩選取分支之間一分支加權差異;以及該等化濾波器的一選取分支之一分支加權。
- 如申請專利範圍第3項之方法,其中該調整該等分支加權包括根據該偏移,以及進一步根據內插/外插該等化濾波器內一第三組選取分支的分支加權,來更新該等化濾波器內一第二組選取分支的分支加權。
- 如申請專利範圍第3項之方法,進一步包括由以下決定該標稱COF:評估複數個候選值;分別根據該等複數個候選值,來調整該等化濾波器的分支加權;監控該已等化信號的訊噪比(SNR),該SNR與分別根據該等複數個候選值的該調整該等分支加權相關聯;以及從該等複數個候選值選擇該標稱COF,其中該標稱COF導致該已等化信號的一最佳SNR。
- 如申請專利範圍第5項之方法,其中該第二組選取的分支包括一參考分支、該參考分支之前的一分支以及該參考分支之後的一分支之一或 多者,並且其中該第三組選取的分支包括該參考分支、該參考分支之前的兩分支以及該參考分支之後的兩分支。
- 如申請專利範圍第4項之方法,其中該調整該等分支加權包括交替更新該等化濾波器的兩選取分支加權。
- 如申請專利範圍第1項之方法,其中通過將該等化濾波器內分支動態調適成該數位輸入信號的通道特性,來導致時脈延遲內的該修正,並且進一步包括根據該等化信號產生一已恢復的時脈信號。
- 一種用於信號處理的裝置,該裝置包括:一等化器,其設置成產生一已等化信號來回應一數位輸入信號,其中該等化器包括一等化濾波器;以及補償邏輯,其耦合至該等化器並設置成:偵測關聯於該數位輸入信號的時脈延遲內之一修正,其中該修正由該等化器所導致;以及根據時脈延遲內的該修正來調整該等化濾波器,以補償該修正。
- 如申請專利範圍第10項之裝置,其中該補償邏輯設置成調整該等化濾波器的分支加權,來回應時脈延遲內該修正的偵測。
- 如申請專利範圍第11項之裝置,其中該補償邏輯包括:濾波器中心(COF)邏輯,其設置成決定該等化濾波器的兩選取分支加權間之一當前差異;一儲存單元,其設置成儲存該兩選取分支加權之間一標稱差異;以及一加總器,其設置成產生該標稱差異與該當前差異之間一偏移信號,該偏移代表時脈延遲內的該修正。
- 如申請專利範圍第12項之裝置,其中該補償邏輯進一步包括內插/外插邏輯,其設置成根據該偏移並進一步根據該等化濾波器的一第二組選取分支加權,來更新該等化濾波器的一第一組選取分支加權。
- 如申請專利範圍第11項之裝置,其中該補償邏輯進一步設置成:決定是否更新該第一組選取分支加權,導致該等化濾波器的參考分 支位置改變;以及復原該第一組選取分支的先前分支加權,來回應該變更的一決定。
- 如申請專利範圍第11項之裝置,其中該補償邏輯包括:濾波器中心(COF)邏輯,其設置成決定一已識別分支的一當前分支加權;一儲存單元,其設置成儲存該已識別分支的一標稱分支加權;以及一加總器,其設置成產生該標稱分支加權與該當前分支加權之間一COF偏移,該COF偏移指示時脈延遲內的該修正。
- 如申請專利範圍第11項之裝置,其中該補償邏輯設置成交替調整該等化濾波器的複數個分支加權。
- 一種接收器,包括:一類比數位轉換器(ADC),其設置成產生回應一已接收信號的一數位輸入信號;一時序恢復迴圈,其耦合至該ADC並包括:一等化器,其設置成產生回應該數位輸入信號並通過一調適等化處理的一已等化信號,其中該等化器包括一等化濾波器,並且其中該調適等化處理導致關聯於該數位輸入信號的時脈延遲之修正;補償邏輯,其耦合至該等化器並設置成利用更新該已等化濾波器來補償該修正;以及一相位偵測器,其耦合至該等化器。
- 如申請專利範圍第17項之接收器,其中該補償邏輯包括:濾波器中心(COF)邏輯,其設置成根據該等化濾波器的一或多個分支加權來決定一當前COF;一儲存單元,其設置成儲存一標稱COF;一加總器,其設置成產生該當前COF與該標稱COF的偏移;以及計算邏輯,其設置成根據該偏移決定該等化濾波器內一第一組選取分支的分支加權。
- 如申請專利範圍第18項之接收器,其中該當前COF等於下列之一者: 該等化濾波器的兩選取分支加權之間一差異;以及該等化濾波器的一選取分支之一當前分支加權。
- 如申請專利範圍第19項之接收器,其中該時序恢復迴圈進一步包括模式選擇邏輯,其設置成:啟用或停用該COF補償邏輯;以及啟用或停用該等化器內的等化調適。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/336,435 | 2016-10-27 | ||
US15/336,435 US10135606B2 (en) | 2016-10-27 | 2016-10-27 | Mitigating interaction between adaptive equalization and timing recovery |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201826716A true TW201826716A (zh) | 2018-07-16 |
TWI645676B TWI645676B (zh) | 2018-12-21 |
Family
ID=62022686
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106137215A TWI645676B (zh) | 2016-10-27 | 2017-10-27 | 減緩調適等化與時序恢復之間的互動 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10135606B2 (zh) |
EP (1) | EP3533192A4 (zh) |
CN (1) | CN109891842B (zh) |
TW (1) | TWI645676B (zh) |
WO (1) | WO2018081353A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI764300B (zh) * | 2019-11-25 | 2022-05-11 | 日商富士電機股份有限公司 | 可程式控制器系統及模組 |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6369435B2 (ja) * | 2015-09-28 | 2018-08-08 | 株式会社デンソー | 受信機 |
CN109218237B (zh) * | 2017-07-07 | 2021-02-19 | 扬智科技股份有限公司 | 实体层电路、时钟恢复电路与其频偏纠正方法 |
US10498565B1 (en) * | 2018-09-05 | 2019-12-03 | Macom Technology Solutions Holding, Inc | Sampling phase optimization for digital modulated signals |
US10404496B1 (en) * | 2018-09-07 | 2019-09-03 | MACOM Technology Solutions Holding, Inc. | Mitigating interaction between adaptive equalization and timing recovery in multi-rate receiver |
DE112019004935T5 (de) * | 2019-01-18 | 2021-07-01 | Huawei Technologies Co., Ltd. | Taktrückgewinnungsvorrichtung und -verfahren für entzerrte systeme |
CN112398767B (zh) * | 2019-08-14 | 2024-04-02 | 瑞昱半导体股份有限公司 | 智能相位切换方法及智能相位切换系统 |
US12081642B2 (en) * | 2019-10-29 | 2024-09-03 | International Business Machines Corporation | Time dependent line equalizer for data transmission systems |
CN113300703B (zh) * | 2021-05-24 | 2023-03-14 | 成都振芯科技股份有限公司 | 一种基于相位检测的自适应均衡装置及方法 |
CN115664901B (zh) * | 2022-10-09 | 2024-04-19 | 创智芯(重庆)科技有限公司 | 一种基于定时恢复环路的信号均衡电路 |
Family Cites Families (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE470371B (sv) | 1992-06-23 | 1994-01-31 | Ericsson Telefon Ab L M | Sätt och anordning vid digital signalöverföring att hos en mottagare estimera överförda symboler |
US5615233A (en) | 1992-07-22 | 1997-03-25 | Motorola, Inc. | Method for channel estimation using individual adaptation |
KR100387233B1 (ko) | 1995-11-08 | 2003-08-19 | 삼성전자주식회사 | 데이터 저장기기의 데이터 검출방법 및 장치 |
US6587529B1 (en) | 1999-02-25 | 2003-07-01 | Texas Instruments Incorporated | Phase detector architecture for phase error estimating and zero phase restarting |
US6804695B1 (en) * | 2000-11-22 | 2004-10-12 | Marvell International Ltd. | Method and apparatus for constraining tap coefficients in an adaptive finite impulse response filter |
JP4006294B2 (ja) | 2002-08-07 | 2007-11-14 | 富士通株式会社 | タイミングリカバリ方法及び記憶装置 |
JP2004080210A (ja) | 2002-08-13 | 2004-03-11 | Fujitsu Ltd | デジタルフィルタ |
US7362802B2 (en) * | 2003-09-12 | 2008-04-22 | Zarbana Digital Fund Llc | Frequency domain equalizer for wireless commuications system |
CN1875419A (zh) * | 2003-11-11 | 2006-12-06 | 松下电器产业株式会社 | 滤波器系数调整电路 |
WO2005099399A2 (en) * | 2004-04-09 | 2005-10-27 | Micronas Semiconductors, Inc. | Apparatus for and method of controlling sampling frequency and sampling phase of a sampling device |
US7486747B1 (en) | 2004-07-09 | 2009-02-03 | L-3 Communications Corporation | Digital timing recovery operable at very low or less than zero dB Eb/No |
US7924910B2 (en) | 2005-01-04 | 2011-04-12 | Vitesse Semiconductor Corporation | Adaptive equalization with group delay |
EP1856869B1 (en) | 2005-01-20 | 2017-09-13 | Rambus Inc. | High-speed signaling systems with adaptable pre-emphasis and equalization |
JP2006344294A (ja) | 2005-06-09 | 2006-12-21 | Hitachi Ltd | 情報再生装置及び再生信号処理回路 |
US8077821B2 (en) | 2006-09-25 | 2011-12-13 | Zoran Corporation | Optimized timing recovery device and method using linear predictor |
KR100829455B1 (ko) | 2006-11-13 | 2008-05-15 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 데이터 출력 제어신호 생성회로 및방법 |
JP5061855B2 (ja) | 2007-11-07 | 2012-10-31 | 富士通株式会社 | 電気分散補償装置、光受信装置および光受信方法 |
CN101599801B (zh) * | 2008-06-06 | 2012-02-22 | 富士通株式会社 | 滤波器系数调整装置和方法 |
US8135100B2 (en) | 2008-08-20 | 2012-03-13 | International Business Machines Corporation | Adaptive clock and equalization control systems and methods for data receivers in communications systems |
JP2011014196A (ja) | 2009-07-02 | 2011-01-20 | Renesas Electronics Corp | 適応等化器、情報再生装置、及び適応等化方法 |
US20110013685A1 (en) | 2009-07-14 | 2011-01-20 | Advanced Receiver Technologies, Llc | Channel and Equalization Coefficient Based Timing Recovery |
GB2520650B (en) | 2009-07-23 | 2015-11-04 | Coreoptics Inc | Clock recovery for optical transmission systems |
US7974369B2 (en) | 2009-10-30 | 2011-07-05 | Lsi Corporation | Phase detector for timing recovery loop |
JP5598290B2 (ja) | 2010-11-30 | 2014-10-01 | 富士通株式会社 | 適応等化器、光受信機、及び適応等化器のタップ係数補正方法、 |
US8989325B2 (en) | 2012-01-30 | 2015-03-24 | Intel Corporation | Multi-mode frequency domain equalization with adaptation to varying channel conditions |
US8737549B2 (en) | 2012-04-30 | 2014-05-27 | Lsi Corporation | Receiver having limiter-enhanced data eye openings |
US9166834B2 (en) | 2012-06-20 | 2015-10-20 | MagnaCom Ltd. | Method and system for corrupt symbol handling for providing high reliability sequences |
US8873615B2 (en) | 2012-09-19 | 2014-10-28 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Method and controller for equalizing a received serial data stream |
US9143367B2 (en) * | 2013-07-12 | 2015-09-22 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Clock and data recovery architecture with adaptive digital phase skew |
US9385859B2 (en) | 2013-12-27 | 2016-07-05 | Realtek Semiconductor Corp. | Multi-lane serial data link receiver and method thereof |
US9485121B2 (en) | 2014-01-27 | 2016-11-01 | Multiphy Ltd. | Digital baud rate clock recovery of heavily ISI-induced signals |
US9231751B1 (en) | 2014-09-18 | 2016-01-05 | Realtek Semiconductor Corporation | Clock-data recovery circuit and method thereof |
US9397867B1 (en) | 2015-02-11 | 2016-07-19 | Applied Micro Circuits Corporation | Clock phase adaptation for precursor ISI reduction |
US9774440B2 (en) * | 2015-11-13 | 2017-09-26 | General Electricity Company | Systems and methods for real-time operation of software radio frequency canceller |
-
2016
- 2016-10-27 US US15/336,435 patent/US10135606B2/en active Active
-
2017
- 2017-10-26 EP EP17863633.8A patent/EP3533192A4/en active Pending
- 2017-10-26 CN CN201780066601.4A patent/CN109891842B/zh active Active
- 2017-10-26 WO PCT/US2017/058417 patent/WO2018081353A1/en unknown
- 2017-10-27 TW TW106137215A patent/TWI645676B/zh active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI764300B (zh) * | 2019-11-25 | 2022-05-11 | 日商富士電機股份有限公司 | 可程式控制器系統及模組 |
Also Published As
Publication number | Publication date |
---|---|
CN109891842A (zh) | 2019-06-14 |
EP3533192A1 (en) | 2019-09-04 |
US10135606B2 (en) | 2018-11-20 |
WO2018081353A1 (en) | 2018-05-03 |
US20180123776A1 (en) | 2018-05-03 |
EP3533192A4 (en) | 2020-07-01 |
CN109891842B (zh) | 2022-04-01 |
TWI645676B (zh) | 2018-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI645676B (zh) | 減緩調適等化與時序恢復之間的互動 | |
US10498565B1 (en) | Sampling phase optimization for digital modulated signals | |
US10404496B1 (en) | Mitigating interaction between adaptive equalization and timing recovery in multi-rate receiver | |
CN110582984B (zh) | 自适应均衡与定时恢复之间的减缓交互的方法、设备 | |
US10536304B2 (en) | Receiver with clock recovery circuit and adaptive sample and equalizer timing | |
JP6518836B2 (ja) | 電気信号伝送装置 | |
US8503519B2 (en) | Detecting residual ISI components using two data patterns | |
US8379711B2 (en) | Methods and apparatus for decision-feedback equalization with oversampled phase detector | |
NL1029113C2 (nl) | Werkwijze en inrichting voor automatische besturing van een stapgrootte van een egalisator van het LMS-type. | |
WO2006093389A1 (en) | Channel equalizer and method of equalizing a channel | |
JP2009516459A (ja) | ニアミニマムビットエラーレートイコライザの適応化 | |
WO2009003129A2 (en) | Methods and circuits for adaptive equalization and channel characterization using live data | |
US9882709B2 (en) | Timing recovery with adaptive channel response estimation | |
US9882710B2 (en) | Resolving interaction between channel estimation and timing recovery | |
JP6447142B2 (ja) | 受信回路、受信装置および受信方法 | |
KR100762135B1 (ko) | 디지털 방송 수신 시스템에서의 채널 등화 장치 및 그 방법 | |
WO2010037642A1 (en) | Signal level recovery for partial response channels |