TW201640347A - 初始化埠 - Google Patents

初始化埠 Download PDF

Info

Publication number
TW201640347A
TW201640347A TW105102006A TW105102006A TW201640347A TW 201640347 A TW201640347 A TW 201640347A TW 105102006 A TW105102006 A TW 105102006A TW 105102006 A TW105102006 A TW 105102006A TW 201640347 A TW201640347 A TW 201640347A
Authority
TW
Taiwan
Prior art keywords
input
output port
initialization
port
output
Prior art date
Application number
TW105102006A
Other languages
English (en)
Other versions
TWI591479B (zh
Inventor
賓T 特洛恩
賴瑞W 庫克爾
Original Assignee
惠普研發公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 惠普研發公司 filed Critical 惠普研發公司
Publication of TW201640347A publication Critical patent/TW201640347A/zh
Application granted granted Critical
Publication of TWI591479B publication Critical patent/TWI591479B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4403Processor initialisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/004Error avoidance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2284Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by power-on test, e.g. power-on self test [POST]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Abstract

一種用以初始化一埠之設備係包含一用以連接至一第一裝置的第一輸入-輸出埠以及一控制單元,該控制單元係用以在該設備被啟動時,初始化該設備的所有的輸入-輸出埠,並且響應於一跳過該第一輸入-輸出埠的初始化之請求,在該第一輸入-輸出埠被致能時,跳過該第一輸入-輸出埠的一開機自我測試(power-on self-test;POST)。

Description

初始化埠
本發明係有關於初始化埠。
利用作業系統的計算裝置正越來越普及,並且越來越多的電子裝置係被設置有作業系統。在裝置的作業系統被載入並且正常操作之前,利用作業系統的計算裝置尚未可供使用者利用於正常的操作。為了保護作業系統免於失效,計算裝置係具有各種將會觸發該作業系統的暫停、停止及關閉的狀況。
本發明之一實施例係揭示一種用以初始化一埠之設備,其係包括:一第一輸入-輸出埠,其係用以連接至一第一裝置;以及一控制單元,其係用以在該設備被啟動時,初始化該設備的所有的輸入-輸出埠,並且響應於一跳過該第一輸入-輸出埠的初始化之請求,在該第一輸入-輸出埠被致能時,跳過該第一輸入-輸出埠的一開機自我測試(POST)。
本發明之另一實施例係揭示一種用於控制一電子裝置之方法,其係包括:判斷該電子裝置是否將執行一硬啟動;響應於該硬啟動來供電該電子裝置的所有的輸入-輸出埠;判斷一特定的裝置是否耦接至該電子裝置的一輸入-輸出埠;當該特定的裝置被判斷出是耦接至一輸入-輸出埠 時,跳過該輸入-輸出埠的初始化;以及當所有的輸入-輸出埠都已經被初始化及/或跳過初始化時,初始化一作業系統。
本發明之再一實施例係揭示一種用於跳過一萬用串列匯流排(USB)埠的初始化之方法,其係包括:響應於一請求,在一裝置的一第一USB埠被致能時,跳過該第一USB埠的初始化;初始化一第二USB埠;在該第二USB埠被初始化之後,初始化一作業系統,其中跳過該第一USB埠的初始化係包含跳過該第一USB埠的一開機自我測試(POST)。
100‧‧‧設備
102‧‧‧第一輸入-輸出埠
106‧‧‧第二輸入-輸出埠
110‧‧‧控制單元
112‧‧‧電壓調節器
130‧‧‧第一裝置
140‧‧‧作業系統控制單元
200‧‧‧方法
202、204、206、208、210‧‧‧步驟
300‧‧‧方法
302、304、306‧‧‧步驟
400‧‧‧方法
402、404、406、408‧‧‧步驟
以下的詳細說明係參照圖式,其中:
圖1是描繪根據一例子的一種用以初始化一埠之設備的方塊圖。
圖2是描繪根據一例子的一種用於控制一電子裝置之方法的流程圖。
圖3及4是描繪根據一例子的一種用於跳過一萬用串列匯流排(USB)埠的初始化之方法的流程圖。
在以下的討論中以及在申請專利範圍中,該術語"耦接"係欲包含適當的間接及/或直接的連接。因此,若一第一構件係被描述為耦接至一第二構件,則該耦接例如可以是:(1)透過一直接的電性或機械式連接、(2)透過一經由其它裝置及連接之間接的電性或機械式連接、(3)透過一光電連接、(4)透過一無線的電連接、及/或(5)其它適當的耦接。
如同在此所用的,一"計算裝置"係指任何利用一被載入到電子裝置上的作業系統來操作的電性裝置,例如是一個人電腦、一筆記型電腦、一平板電腦、一行動電話、一智慧型裝置(例如,智慧型手錶)、等等。 如同在此所用的,"啟動"一電腦係指一種計算裝置的初始化,直到該計算裝置的一作業系統被載入為止。一"硬(hard)啟動"係指一種其中一開機自我測試(POST)是針對於該計算裝置中以及耦接至該計算裝置的所有硬體而加以進行的啟動過程。相對地,一"軟(soft)啟動"係指一種其中避免POST的啟動過程,例如是一個人電腦在離開一待機狀態之後可以不執行POST。
一作業系統載入到一計算裝置中所花費的時間係受到各種因素的影響,其係包含導通該計算裝置的構件以及載入該作業系統所花費的時間。此啟動一電腦的過程係包含提供電力至該電腦的各種的硬體構件、以及在載入該作業系統之前測試那些硬體構件是否有效。若一硬體裝置並未通過該測試過程,則該啟動過程可能會終止,以避免損壞該作業系統及電腦。在所有連接至該電腦的硬體裝置都已經被供電及測試之前,該作業系統一般將不會被載入。隨著連接至一計算裝置的硬體裝置的數量增加,該計算裝置的啟動時間係增加,因而硬體裝置更有可能未通過該測試過程。特定的硬體裝置可能會因為各種原因而未通過該測試過程。在某些例子中,未通過該測試過程的原因可能不是對於計算裝置的效能不利的,因而對於保護該計算裝置免於損害而言,終止一啟動過程可能不是必要的。然而,一特定的硬體構件的失效可能會延遲或是妨礙一作業系統載入到該計算裝置上。
為了解決這些問題,在此所述的例子中,一種可以藉由跳過該測試過程以跳過某些埠的初始化來縮短啟動時間之系統係被描述。在一例子中,該系統可以在該啟動過程開始之前,接收指令來跳過某些埠的初始化。在此種例子中,用以跳過某些埠的初始化之指令可以是用以跳過在 一基本輸入/輸出系統(BIOS)層中的一開機自我測試(POST)之指令。在某些例子中,該系統可以偵測是否某些硬體耦接至某些埠,並且決定跳過該些硬體所耦接的埠的初始化。以此種方式,一計算裝置的啟動時間可被縮短,因為在一硬啟動(hard boot)過程期間被初始化的埠的數量可被縮減。
現在參照該圖式,圖1是一種用以初始化一埠之設備100的方塊圖。設備100可以是一種計算裝置,並且包含一控制單元110以及一第一輸入-輸出埠102。該第一輸入-輸出埠102可以耦接至一第一裝置130。儘管被描繪為與圖1中的設備100分開的,但是第一裝置130並不限於此,並且第一裝置130可以是設備100的一構件。例如,第一裝置130可以是設備100的一內部的記憶體儲存、或是任何在設備100的一電路板(例如,主機板)上的其它硬體裝置。在某些例子中,設備100亦可包含一第二輸入-輸出埠106、一電壓調節器112、以及一作業系統控制單元140。
在一例子中,第一輸入-輸出埠102及/或第二輸入-輸出埠106可以是一USB埠。在其它例子中,第一輸入-輸出埠102及/或第二輸入-輸出埠106可以是任何其它類型的能夠耦接至一例如是記憶體、儲存體、鍵盤、滑鼠、印表機、等等的硬體裝置之埠。
控制單元110可以控制第一輸入-輸出埠102及/或第二輸入-輸出埠106的初始化。在某些例子中,控制單元110可以控制第一輸入-輸出埠102及/或第二輸入-輸出埠106在設備100的基本輸入/輸出系統(BIOS)層中的初始化。BIOS可被儲存在該計算裝置的一例如是唯讀記憶體(ROM)、可抹除的可程式化唯讀記憶體(EPROM)、電性可抹除的可程式化唯讀記憶體(EEPROM)、等等之儲存裝置中,該儲存裝置係在設備100的啟動 過程中被使用。在某些例子中,控制單元110可以響應於用以跳過第一輸入-輸出埠102及/或第二輸入-輸出埠106的初始化之指令,來跳過第一輸入-輸出埠102及/或第二輸入-輸出埠106的一POST。在一例子中,用以跳過第一輸入-輸出埠102的初始化之指令可被儲存在一被存取作為該硬啟動過程的部分之儲存裝置中,例如是ROM、EPROM、以及EEPROM、等等。在此種例子中,用以跳過第一輸入-輸出埠102的初始化之指令可被儲存在該BIOS層中。在某些例子中,用以跳過第一輸入-輸出埠102的初始化之指令可以在設備100的硬啟動之前(亦即,在一先前的對話中),被儲存在該儲存裝置中。
在某些例子中,用以跳過第一輸入-輸出埠102及/或第二輸入-輸出埠106的初始化之指令可以是響應於第一裝置130係耦接至第一輸入-輸出埠102及/或第二輸入-輸出埠106的一項判斷,以跳過第一輸入-輸出埠102及/或第二輸入-輸出埠106的初始化之指令。在此種例子中,在一POST操作被執行或是跳過之前,控制單元110可以判斷第一裝置130是否耦接至第一輸入-輸出埠102及/或第二輸入-輸出埠106,以作為該初始化過程的部分。在圖1的一例子中,控制單元110可以判斷第一裝置130係耦接至第一輸入-輸出埠102,並且可以在初始化時跳過第一輸入-輸出埠102及/或第二輸入-輸出埠106的初始化。在此種例子中,控制單元110可以跳過第一輸入-輸出埠102的一POST,而繼續所有相關第一輸入-輸出埠102的其它初始化的操作。例如,在跳過第一輸入-輸出埠102的一POST時,控制單元110可以繼續確保電力被提供至第一輸入-輸出埠102。在一例子中,控制單元110亦可以控制第二輸入-輸出埠106的初始化。如同以上相關第 一輸入-輸出埠102所述的,控制單元110可以控制第二輸入-輸出埠106在BIOS層中的初始化。
電壓調節器112可以提供電力至第一輸入-輸出埠102。在一例子中,電壓調節器112可以在設備100被啟動時,提供電力至第一輸入-輸出埠102。在一例子中,電壓調節器112可以在控制單元110初始化或是跳過第一輸入-輸出埠102的初始化時,提供電力至第一輸入-輸出埠102。如同在此所用的,當充分的電力被提供至一埠以操作該埠時,該埠係被視為"被致能的"。在一例子中,當控制單元110跳過第一輸入-輸出埠102的初始化時,電壓調節器112係供應電力至第一輸入-輸出埠102,使得第一輸入-輸出埠102係被致能。類似地,在一例子中,當控制單元110跳過第二輸入-輸出埠106的初始化時,一第二電壓調節器(未顯示)可以供應電力至第二輸入-輸出埠106,使得第二輸入-輸出埠106係被致能。
在控制單元110已經初始化或是跳過設備100的所有的埠(亦即,第一輸入-輸出埠102以及第二輸入-輸出埠106)的初始化之後,作業系統控制單元140可以載入一作業系統。被載入到設備100上的作業系統可以是任何用在一計算裝置中的作業系統,例如是Linux、Windows®、Windows®Mobile、Android、iOS®、等等。
在一例子中,第一輸入-輸出埠102可以是一USB埠,並且第一裝置130可以耦接至第一輸入-輸出埠102,並且在一硬啟動過程期間可能會未通過一POST,因為其並非是完全USB相容的。在此種例子中,設備100可以接收用以在該設備100的一後續的硬啟動中跳過第一裝置130的初始化之指令。該些指令可以經由一介面而被提供來進入該初始化過程,例 如是進入該BIOS初始化過程。在該介面中,設備100可以提供耦接至該設備100的每一個埠(例如,第一輸入-輸出埠102以及第二輸入-輸出埠106)的裝置之一表列。在此種例子中,設備100可以在跳過第一輸入-輸出埠102的初始化時,經由電壓調節器112來提供電力至第一輸入-輸出埠102。一旦第一輸入-輸出埠102的初始化被跳過,則控制單元110可以初始化第二輸入-輸出埠106。在一例子中,在控制單元110已經完成在設備100中的所有USB埠的初始化或跳過之後,作業系統控制單元140可以載入設備100的一作業系統。儘管第一裝置130係被描述為在一硬啟動期間未通過該POST,但是例子並不限於此,並且用以跳過第一裝置130的初始化之指令可加以接收,而不論第一裝置130通過POST過程的能力為何。在某些例子中,用以跳過耦接至某一埠的硬體裝置的初始化之指令可以是從一遠端的裝置接收到的。例如,用以跳過初始化之指令可以是由來自一遠端位置的一系統管理者所提供的。
圖2是描繪根據一例子的一種用於控制一電子裝置之方法200的流程圖。儘管方法200的執行係在以下參考上述的設備100來加以描述,但是其它用於方法200的執行之適當的系統亦可被利用。此外,方法200的實施方式並不限於此種例子。
在方法200的步驟202之處,控制單元110係判斷設備100是否將執行一硬啟動。在某些例子中,一計算裝置可以響應於電力被提供至該計算裝置、在離開一休眠狀態之後、等等,來執行一硬啟動。
在步驟204之處,設備100可以響應於該硬啟動來提供電力至設備100的所有的輸入-輸出埠(例如,第一輸入-輸出埠102以及第二輸入 -輸出埠106)。在此種例子中,電壓調節器112可以提供電力至第一輸入-輸出埠102。類似地,一第二電壓調節器(未顯示)可以提供電力至第二輸入-輸出埠106。
在步驟206之處,設備100係判斷一特定的裝置是否耦接至一輸入-輸出埠。例如,控制單元110可以判斷第一裝置130是否耦接至第一輸入-輸出埠102或是第二輸入-輸出埠106。
在步驟208之處,當判斷出一特定的裝置是耦接至一輸入-輸出埠時,設備100係跳過該輸入-輸出埠的初始化。在一例子中,當第一裝置130被判斷出是耦接至第一輸入-輸出埠102時,設備100的控制單元110係跳過第一輸入-輸出埠102的初始化。
在步驟210之處,當所有的輸入-輸出埠都已經被初始化、或是跳過初始化時,設備100係初始化一作業系統。在一例子中,當所有的輸入-輸出埠(例如,第一輸出-輸入單元102以及第二輸出-輸入單元106)都已經被初始化且/或跳過初始化時,作業系統控制單元140係初始化設備100的一作業系統。
圖3是描繪根據一例子的一種用於跳過一萬用串列匯流排(USB)埠的初始化之方法300的流程圖。儘管方法300的執行係在以下參考上述的設備100來加以描述,但是其它用於方法300的執行之適當的系統亦可被利用。此外,方法300的實施方式並不限於此種例子。
在方法300的步驟302之處,設備100係響應於一請求以在設備100的一第一USB埠被致能時,跳過第一USB埠的初始化。在一例子中,設備100係藉由跳過第一輸入-輸出埠102的一POST,來跳過第一輸入 -輸出埠102的初始化。
在步驟304之處,控制單元110係初始化一第二USB埠(例如,第二輸入-輸出埠106)。在圖3的例子中,控制單元110係藉由在一設備100的BIOS層中,在第二輸入-輸出埠106上執行一POST以初始化第二輸入-輸出埠106。
在步驟306之處,作業系統控制單元140係在第二USB埠(例如,第二輸入-輸出埠106)被初始化之後,初始化一作業系統。在圖3的例子中,設備100係包含第一輸入-輸出單元102以及第二輸入-輸出埠106。在其它例子中,一計算裝置可包含超過兩個輸入-輸出埠,並且一旦所有的輸入-輸出埠的初始化都已經完成或是跳過之後,該作業系統將會被載入。
圖4是描繪根據一例子的一種用於跳過一萬用串列匯流排(USB)埠的初始化之方法400的流程圖。儘管方法400的執行係在以下參考上述的設備100來加以描述,但是其它用於方法400的執行之適當的系統亦可被利用。此外,方法400的實施方式並不限於此種例子。
在方法400的步驟402之處,設備100係響應於判斷出一特定的裝置是耦接至一第一USB埠,以產生一請求來跳過第一USB埠的初始化。例如,設備100係響應於判斷出第一裝置130是耦接至第一輸入-輸出埠102,以產生該請求來跳過初始化。
在步驟404之處,設備100係響應於一跳過該第一USB埠的初始化之請求,以在第一USB埠被致能時,跳過設備100的第一USB埠的初始化。在圖4的例子中,設備100的控制單元110係藉由在電壓調節器112正在提供充分的電力以致能第一輸入-輸出埠102時,跳過在第一輸入- 輸出埠102上的一POST操作,來跳過第一輸入-輸出埠102的初始化。
在步驟406之處,控制單元110係初始化一第二USB埠(例如,第二輸入-輸出埠106)。在圖4的例子中,控制單元110係藉由在設備100的一BIOS層中,在第二輸入-輸出埠106上執行一POST來初始化第二輸入-輸出埠106。
在步驟408之處,作業系統控制單元140係在該第二USB埠(例如,第二輸入-輸出埠106)被初始化之後,初始化一作業系統。在圖4的例子中,設備100係包含第一輸入-輸出單元102以及第二輸入-輸出埠106。在其它例子中,一計算裝置可包含超過兩個輸入-輸出埠,並且一旦所有的輸入輸出埠的初始化都已經完成或是跳過之後,該作業系統將會被載入。
100‧‧‧設備
102‧‧‧第一輸入-輸出埠
106‧‧‧第二輸入-輸出埠
110‧‧‧控制單元
112‧‧‧電壓調節器
130‧‧‧第一裝置
140‧‧‧作業系統控制單元

Claims (15)

  1. 一種用以初始化一埠之設備,其係包括:一第一輸入-輸出埠,其係用以連接至一第一裝置;以及一控制單元,其係用以在該設備被啟動時,初始化該設備的所有的輸入-輸出埠,並且響應於一跳過該第一輸入-輸出埠的初始化之請求,在該第一輸入-輸出埠被致能時,跳過該第一輸入-輸出埠的一開機自我測試(POST)。
  2. 如申請專利範圍第1項之設備,其進一步包括:一第二輸入-輸出埠,其係用以連接至一第二裝置,其中該控制單元係響應於一跳過該第二輸入-輸出埠的初始化之請求,以跳過該第二輸入-輸出埠的POST。
  3. 如申請專利範圍第1項之設備,其中該控制單元係用以在接收有關該第一輸入-輸出埠的初始化的指令之前,提供有關該第一裝置的資訊。
  4. 如申請專利範圍第1項之設備,其中該第一輸入-輸出埠是一萬用串列匯流排(USB)埠。
  5. 如申請專利範圍第1項之設備,其中該控制單元係用以跳過該第一輸入-輸出埠在一基本輸入/輸出系統(BIOS)層中的初始化。
  6. 如申請專利範圍第1項之設備,其進一步包括一作業系統控制單元,其係用以在該控制單元已經完成初始化或是跳過該設備的所有的輸入-輸出埠的初始化時,初始化該設備的一作業系統。
  7. 如申請專利範圍第1項之設備,其進一步包括一電壓調節器,其係用以在該控制單元跳過該第一輸入-輸出埠的POST時,提供電力至該第一輸 入-輸出埠。
  8. 一種用於控制一電子裝置之方法,其係包括:判斷該電子裝置是否將執行一硬啟動;響應於該硬啟動來供電該電子裝置的所有的輸入-輸出埠;判斷一特定的裝置是否耦接至該電子裝置的一輸入-輸出埠;當該特定的裝置被判斷出是耦接至一輸入-輸出埠時,跳過該輸入-輸出埠的初始化;以及當所有的輸入-輸出埠都已經被初始化及/或跳過初始化時,初始化一作業系統。
  9. 如申請專利範圍第8項之方法,其中在該輸入-輸出埠的初始化被跳過時,該輸入-輸出埠被致能。
  10. 如申請專利範圍第8項之方法,其中跳過該輸入-輸出埠的初始化係發生在一基本輸入/輸出系統(BIOS)層中。
  11. 如申請專利範圍第8項之方法,其中跳過該輸入-輸出埠的初始化係包含跳過該輸入-輸出埠的一開機自我測試(POST)。
  12. 一種用於跳過一萬用串列匯流排(USB)埠的初始化之方法,其係包括:響應於一請求,在一裝置的一第一USB埠被致能時,跳過該第一USB埠的初始化;初始化一第二USB埠;在該第二USB埠被初始化之後,初始化一作業系統,其中跳過該第一USB埠的初始化係包含跳過該第一USB埠的一開機自 我測試(POST)。
  13. 如申請專利範圍第12項之方法,其中該第一USB埠的一電壓調節器係用以在跳過該第一USB埠的初始化時,提供電力至該第一USB埠。
  14. 如申請專利範圍第12項之方法,其中該第二USB埠的一電壓調節器係用以在初始化該第二USB埠時,提供電力至該第二USB埠。
  15. 如申請專利範圍第12項之方法,其進一步包括響應於判斷一特定的裝置係耦接至該第一USB埠,以接收一跳過該第一USB埠的初始化之請求。
TW105102006A 2015-01-23 2016-01-22 用於初始化電子裝置的埠之設備和方法 TWI591479B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2015/012769 WO2016118171A1 (en) 2015-01-23 2015-01-23 Initialize port

Publications (2)

Publication Number Publication Date
TW201640347A true TW201640347A (zh) 2016-11-16
TWI591479B TWI591479B (zh) 2017-07-11

Family

ID=56417541

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105102006A TWI591479B (zh) 2015-01-23 2016-01-22 用於初始化電子裝置的埠之設備和方法

Country Status (3)

Country Link
US (2) US10528358B2 (zh)
TW (1) TWI591479B (zh)
WO (1) WO2016118171A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108491285B (zh) * 2018-02-23 2021-08-06 Oppo广东移动通信有限公司 应用于电子设备测试的数据保护方法及相关产品
US11334132B2 (en) * 2018-04-18 2022-05-17 Hewlett-Packard Development Company, L.P. Power selection for PUSB ports
CN109949516A (zh) * 2019-03-26 2019-06-28 浪潮金融信息技术有限公司 一种银医设备自动识别子设备端口号的初步检测方法
CN110245100A (zh) * 2019-06-10 2019-09-17 英业达科技有限公司 服务器主机的串行端口信息的控制方法
EP4042254A1 (en) * 2019-11-22 2022-08-17 Hewlett-Packard Development Company, L.P. Power adapters

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5610981A (en) * 1992-06-04 1997-03-11 Integrated Technologies Of America, Inc. Preboot protection for a data security system with anti-intrusion capability
KR100283243B1 (ko) 1998-05-11 2001-03-02 구자홍 운영체제의 부팅방법
US6401198B1 (en) * 1999-03-09 2002-06-04 Texas Instruments Incorporated Storing system-level mass storage configuration data in non-volatile memory on each mass storage device to allow for reboot/power-on reconfiguration of all installed mass storage devices to the same configuration as last use
US6598159B1 (en) * 2000-06-27 2003-07-22 Intel Corporation Option-ROM boot
WO2002095556A1 (en) * 2001-05-18 2002-11-28 Fujitsu Limited Apparatus having stand-by mode, program, and control method for apparatus having stand-by mode
EP1426859B1 (en) 2001-08-22 2009-11-18 Legend (Beijing) Limited Method of computer rapid start-up
US20030097587A1 (en) * 2001-11-01 2003-05-22 Gulick Dale E. Hardware interlock mechanism using a watchdog timer
US7194665B2 (en) * 2001-11-01 2007-03-20 Advanced Micro Devices, Inc. ASF state determination using chipset-resident watchdog timer
JP2006252329A (ja) * 2005-03-11 2006-09-21 Toshiba Corp 情報処理装置および起動制御方法
US7568090B2 (en) * 2005-06-23 2009-07-28 Hewlett-Packard Development Company, L.P. Speedy boot for computer systems
US20070157015A1 (en) 2005-12-29 2007-07-05 Swanson Robert C Methods and apparatus to optimize boot speed
US20080270780A1 (en) 2006-06-06 2008-10-30 Lopez Fernando A Design structure for disabling a universal serial bus port
US9548108B2 (en) * 2008-06-18 2017-01-17 Super Talent Technology, Corp. Virtual memory device (VMD) application/driver for enhanced flash endurance
US8661164B2 (en) 2010-08-24 2014-02-25 Mediatek Inc. Method of USB device enumeration including detecting the operating system type of the USB host
JP2012185596A (ja) 2011-03-04 2012-09-27 Toshiba Tec Corp 電子機器、電子機器の制御方法およびプログラム
TWI436278B (zh) * 2011-03-14 2014-05-01 Shuttle Inc 電腦快速開機系統及其方法
EP2625598A4 (en) 2011-11-28 2014-01-15 Lg Electronics Inc METHOD, RECORDING MEDIUM, AND ELECTRONIC DEVICE FOR REDUCING THE BOOT TIME
EP3100132B1 (en) * 2014-01-31 2021-06-30 Hewlett-Packard Development Company, L.P. Output voltage to serial communicaton port
WO2015169068A1 (en) * 2014-05-09 2015-11-12 Huawei Technologies Co., Ltd. System and method thereof to optimize boot time of computers having multiple cpus
US10127095B2 (en) * 2015-11-04 2018-11-13 Quanta Computer Inc. Seamless automatic recovery of a switch device
US9921629B2 (en) * 2015-11-25 2018-03-20 Dell Products L.P. Systems and methods for a multi-rail voltage regulator with configurable phase allocation

Also Published As

Publication number Publication date
US10528358B2 (en) 2020-01-07
TWI591479B (zh) 2017-07-11
US20170344383A1 (en) 2017-11-30
US11226826B2 (en) 2022-01-18
WO2016118171A1 (en) 2016-07-28
US20190294445A1 (en) 2019-09-26

Similar Documents

Publication Publication Date Title
TWI591479B (zh) 用於初始化電子裝置的埠之設備和方法
TWI335536B (en) Information handling system (ihs) method and for updating a non-volatile memory (nvm) included in an information handling system
US9098305B2 (en) Computer system and bootup and shutdown method thereof
TWI710952B (zh) 韌體更新方法及電腦系統
US8972754B2 (en) Computer device and frequency adjusting method for central processing unit
TW201512831A (zh) 電腦開機啟動偵測系統及方法
US20150205619A1 (en) Information processing apparatus and control method therefor
US20130080755A1 (en) Method for speeding up the boot time of electric device and electric device using the same
US9256443B2 (en) Electronic device having updatable bios and bios updating method thereof
TW201333688A (zh) 具有bmc固件修復功能的電子裝置及修復方法
CN109426527B (zh) 在uefi固件及作业系统间分享蓝牙数据的电脑系统及其方法
CN104572143A (zh) 计算机开机启动侦测系统及方法
TWI526934B (zh) 用以啓動一資訊處理系統的方法、裝置、及電腦程式產品
TWI526817B (zh) 電腦系統、可適性休眠控制模組及其控制方法
US10198270B2 (en) Dynamic hardware configuration via firmware interface at computing device boot
US11822927B2 (en) Boot times in an information processing device with externally connected devices
US20140245428A1 (en) Computer and control method thereof
US9619355B2 (en) Booting verification method of computer and electronic device
CN105068835B (zh) 移动终端及其调试信息显示方法
CN106484438B (zh) 计算机开机方法和系统
US10389851B2 (en) Performing power management during a download and execute operation
US10678552B2 (en) Hardware for system firmware use
TWI567633B (zh) 通用序列匯流排相容的隨身碟的啟動方法及其相關隨身碟
TW200823655A (en) System and method for setting testing procedures of motherboards
TWI438680B (zh) 具有至少兩個bios記憶體之系統

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees