TW201601566A - 可同步網路 - Google Patents

可同步網路 Download PDF

Info

Publication number
TW201601566A
TW201601566A TW104120060A TW104120060A TW201601566A TW 201601566 A TW201601566 A TW 201601566A TW 104120060 A TW104120060 A TW 104120060A TW 104120060 A TW104120060 A TW 104120060A TW 201601566 A TW201601566 A TW 201601566A
Authority
TW
Taiwan
Prior art keywords
network
node
phase
nodes
delay
Prior art date
Application number
TW104120060A
Other languages
English (en)
Other versions
TWI721948B (zh
Inventor
盧卡斯 韋策爾
法蘭克 朱立策
大衛 約瑟夫 約爾格
格哈德 費特維茲
沃爾夫岡 拉維
亞歷山德羅斯 皮拉基斯
Original Assignee
德累斯頓科技大學
馬克思‧普朗克科學促進協會
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 德累斯頓科技大學, 馬克思‧普朗克科學促進協會 filed Critical 德累斯頓科技大學
Publication of TW201601566A publication Critical patent/TW201601566A/zh
Application granted granted Critical
Publication of TWI721948B publication Critical patent/TWI721948B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本發明與包括多個節點的可同步網路有關。本發明特別與大規模網路中的時鐘分配以及自我組織同步有關。本發明也與用於同步包括多個節點的網路的方法有關。 本發明的目的是提供用於同步包括多個互相連接的節點的網路,尤其是大規模網路,其提供穩定同步狀態的解決方案。 這被達成,因為訊號傳輸速度以及網路每個互相連接的長度被配置用以造成由節點從互相連接的另一節點接收的訊號延遲,其大於接收節點的可控制振盪器的固有週期的百萬分之一,使得網路的所有節點在與網路的另一節點的交互作用中、在連續自我組織過程中達成振盪器的全網路同步。

Description

可同步網路
本發明也與同步包括多個節點的網路的方法有關。
現今,在單晶片上整合了數十萬的核心。為了確保穩定且良好定義的系統,共同同步策略是分開處理區塊的計時。全域非同步區域同步(GALS)計時產生了簡化的時鐘樹,並允許晶片上的時鐘產生以最小化所需的I/O接腳數。因此,在異構MPSoC內,可每個核心動態地調整時鐘頻率以及供應電壓。然而,彈性、可擴充性以及GALS計時技術的其他益處伴隨著由不相交的時鐘域之間的額外通訊潛時造成的性能懲罰。這確切地描述了GALS方案的瓶頸。
相對地,對於高性能微多處理器,使用了如第1圖中所示的全域同步設計,其中計時網路(13)的所有核心(11)共享一個主時鐘(12)。相較於GALS計時,在核心之間的通訊潛時被大大地降低。考慮到下一代的MPSoC,必須同步計時非常大的晶片區域。若要實施主時鐘基礎時鐘樹,見第1圖,必須在幾公釐的範圍中傳輸在MPSoC內的時鐘訊號,其對於速度、功率以及可靠性是熟知瓶頸。此外,傳統全域同步計時電路對於具有許多核心、不斷增大的晶片大小以及線路引發的延遲的MPSoC而言已變得太過困難。此外,時鐘樹消耗了大量的功率,其對於行動通訊系統是關鍵的。
兩種計時技術,GALS以及全域同步設計,達到它們在大規模網路的限制,像是大量多輸入多輸出(MIMO)系統以及MPSoC。
網路同步以及時鐘分配的另一個策略與缺乏傳輸主時鐘的分布式網路節點的自我組織同步有關。
F.M. Orsatti, R. Carareto, J.R.C. Piqueira, IET Circuit Devices Syst., 2008, Vol. 2, No. 6, pp. 495-508的「Mutually connected phase-locked loop networks: dynamical models and design parameters」與藉由使用互相連接的結構而非主從式結構來分配時鐘訊號有關。以限制於JK正反檢相器以及電荷泵檢相器的檢相器種類,在數字上研究了互相連接的數位PLL網路的數學模型。以Orsatti等人中所描述的設定,藉由使用XOR PD,不可能建立具有三個或更多節點的互相連接的網路。此外,明確地忽略了訊號傳輸次數。取決於個別的節點參數以及網路連接性,考慮到節點為具有非線性耦合條件的非線性振盪器,衍生出了同步狀態的條件。
F.M. Orsatti, R. Carareto, J.R.C. Piqueira, Signal Processing 90 (2010) 2072-2082 的「Multiple synchronous states in static delay-free mutually connected PLL networks 」與數位鎖相迴路的互相連接的網路有關。以限制於JK正反檢相器的檢相器種類,在數字上研究了互相連接的數位PLL網路的數學模型。即使是沒有延遲的靜態網路,網路可能存在不同的同步狀態。
然而,這些文件處理了在振盪器之間不存在或可忽略時間延遲的網路。此外,在兩篇文件中,檢相器的種類限於JK正反及/或電荷泵檢相器。因此,所呈現的解決方案不包括具有不同類型檢相器的網路,且不能應用於在網路節點之間展現顯著時間延遲的網路。
WO 2013/178237 A1與互相連接的通訊節點的通訊網路有關,每個節點包括互相耦合至其他通訊節點的振盪器的振盪器。振盪器產生週期性同步脈衝。通訊節點進一步包括用於將同步脈衝傳輸至其他通訊節點的傳輸器;用於從其他通訊節點接收同步脈衝的接收器;以及同步單元,用於在接收來自其他通訊節點的同步脈衝之後,藉由調整振盪器所產生的同步脈衝的相位,將由振盪器產生的同步脈衝的相位與從其他通訊節點接收的同步脈衝同步。同步單元以對通訊網路的所有通訊節點達成保證的全網路同步這樣的方式調整由振盪器產生的同步脈衝的相位。
然而,WO 2013/178237 A1明確地將通訊節點之間的同步脈衝的傳輸時間延遲限制至振盪器週期的八分之一。因此,此揭露內容未對於展現超過振盪器週期的八分之一的傳輸時間延遲的網路,例如高積體晶片網路,提供適合的解決方案。此外,此解決方案假定脈衝耦合。需要隨機的同步脈衝發射以保證同步。因此,此解決方案不適合具有時間連續耦合的時鐘分配。
US 2009/183019 A1與具有多個時鐘島的系統有關,每個時鐘島由共同的時鐘產生器來計時。可藉由可編程延遲元件來引入預定量的時鐘偏斜,以隨時間模糊各自邏輯的瞬間電源供應需求。此外,為了資訊傳輸的目的,額外的延遲器用以補償不同時鐘島之間的時鐘偏斜。
因此,US 2009/183019 A1的目的為使用可編程延遲元件在具有單一時鐘產生器的系統中建立時鐘偏斜。
這裡,同步狀態與在網路節點之間具有時間獨立相差的網路的任何狀態有關。在這樣的網路中,網路的每個節點從另一個節點接收至少一輸入,並將其輸出傳輸至至少另一個節點。
以根據獨立裝置申請專利範圍的節點網路以及根據獨立方法申請專利範圍用於同步網路的方法來達成此目的。
本發明與包括多個互相連接的節點的網路有關。節點包括產生時間連續同步訊號的可控制振盪器,以用於同步網路的多個互相連接的節點。節點更包括控制器,以用於藉由調整由可控制振盪器產生的時間連續同步訊號的頻率來比較並同步由可控制振盪器產生的時間連續同步訊號的相位與從網路的另一個節點接收的外部時間連續同步訊號的相位。關於由另一節點傳輸的時間連續同步訊號來將從網路的另一節點接收的外部時間連續同步訊號延遲一個時間延遲。這樣的延遲可滿足在這樣的系統中能夠有同步狀態的功能。時間延遲可為源自由另一節點的外部時間連續同步訊號的傳輸以及由節點的外部時間連續同步訊號的隨後接收之間的傳輸時間的傳輸時間延遲。調整傳輸同步訊號的連接長度並考慮訊號傳輸速度,可調諧傳輸時間延遲。除了傳輸時間延遲之外,時間延遲也可包括任何可調諧的額外時間延遲。
控制器反覆地調整由可控制振盪器產生的時間連續同步訊號的頻率,以使得網路的所有節點達成振盪器的全網路同步。因此在連續的自我組織過程中經由網路中節點的交互作用來達成同步。
控制器可為具有由可調諧振盪器產生的時間連續同步訊號回饋的任何控制系統。
具體而言,控制器與可控制振盪器的組合可形成鎖相迴路(PLL)。PLL為能夠藉由評估互相的相差並因此調整它們的頻率來同步它們的同步訊號的電子組件。控制器則包括檢相器(PD)以及迴路濾波器(LF)。可控制振盪器可為電壓控制的振盪器(VCO)。檢相器比較外部時間連續同步訊號的相位與由可控制振盪器產生的時間連續同步訊號的相位。可將可調諧訊號反向器放置在可控制振盪器以及檢相器之間的回饋路徑中、及/或在每個輸入路徑中、及/或在可控制振盪器以及至少另一個節點的輸入之間的輸出路徑中。
使用類比PLL作為範例,下面描述了用互相耦合PLL的模型。本發明不限於類比PLL。
VCO輸出具有固定振幅的正弦波,不失一般性,可被設定成1,
其中意指振盪訊號的相位,且指出了PLL。檢相器將外部輸入訊號乘上VCO的輸出訊號。時間延遲,例如源自傳輸時間延遲及/或PLL之間的可調諧的額外時間延的原因是所接收的訊號的延遲。此外,在VCO以及PD之間的回饋延遲的原因是VCO訊號中的延遲。然而,回饋延遲可為零。
此訊號是由迴路濾波器所濾波
根據LF的脈衝響應。LF的輸出產生了用於VCO的控制訊號。由其固有的頻率給出了VCO的動態頻率,其由控制訊號所調變
其中意指的時間導數,且是VCO的敏感性。在方程式(2)中,包含相差的第一項描述了訊號的頻率成分,而包含相總和的第二項描述了高頻率成分。為了如理想地近似LF,我們忽略了方程式(2)中的高頻率成分。因此,下面給出了VCO的動態頻率
其中是耦合強度,且具有頻率維度。包含相差的餘弦函數稱為耦合函數。這是用於兩個互相延遲耦合PLL的封閉相方程式。
可將方程式(5)延伸成用於在耦合振盪器之間具有個延遲耦合的PLL的相模型。標準現有技術的PLL只處理單一輸入訊號。控制器然後藉由調整由可控制振盪器產生的時間連續同步訊號的頻率來同步及比較由可控制振盪器產生的時間連續同步訊號的相位與從網路的多個其他節點接收的外部時間連續同步訊號的相位。
本發明的一方面與組合器有關,用於結合從網路的其他節點接收的外部時間連續同步訊號,以產生結合的外部時間連續同步訊號。檢相器比較由可控制振盪器產生的時間連續同步訊號的相位與所結合的外部時間連續同步訊號的相位。組合器可為檢相器(PD)的一部分。組合器可為正相加法器。檢相器(PD)可為用於類比訊號的乘法器或用於數位訊號的XOR閘極。或者,檢相器可個別地比較由可控制振盪器產生的的時間連續同步訊號的相位與每個外部時間連續同步訊號的相位,以產生多個檢相器訊號。組合器然後結合檢相器訊號,以控制可控制振盪器。
用於個耦合類比PLL的相模型寫成
PLL之間的連接由耦合矩陣描述,其中,其中指出了以及之間的連接。耦合強度由輸入訊號的數目來標準化。對於具有振盪器的全域耦合耦合以及對於在具有週期性邊界條件的晶格上的最近鄰耦合給出了耦合矩陣的兩個範例:
對於全域同相同步狀態,所有振盪器的相位滿足
其中意指同步狀態之集合頻率。集合頻率滿足 其中,且。如果沒有節點的不相交集合,此結果對於任何耦合拓撲是有效的。
本發明的一方面與調諧耦合PLL之間的時間延遲有關。對於耦合同步器之間的任意的時間延遲,不能達成具有全域頻率Ω 之穩定的同相同步解決方案方程式(8)。時間延遲是設計參數,且可以藉由額外的延遲器與網路的設計而被調諧。節點可包括延遲器,以用於將額外的時間延遲誘導至傳輸時間延遲。時間延遲有效地誘導出頻率依賴的相移至同步訊號,且如果適當地調諧,會改變耦合特性,以使得穩定的同步狀態變成可能。延遲器可為適合誘導出這種相移的任何裝置。延遲器可能需要對於每個輸入路徑特別地調諧。
時間延遲可以是可控制振盪器週期的階。特別地,其可超過可控制振盪器週期的八分之一。因此,可同步具有大延遲的網路。
節點可進一步包括用於在控制振盪器以及檢相器之間的回饋路徑中誘導回饋延遲的回饋延遲器。回饋延遲可補償時間延遲。節點可進一步包括用於誘導訊號反轉、在每個輸入路徑中及/或在可控制振盪器以及檢相器之間的回饋路徑中的可調諧訊號反向器及/或在可控制振盪器之間的輸出路徑中的可調諧訊號反向器。集合頻率則取決於時間延遲以及回饋延遲之間的差異。
此外,可調諧時間延遲,以使得其最小化擾動響應率,以達到如將解釋的具有最大穩定度的同相同步狀態。
對於被擾動擾動的相位,
其中是小的,方程式(6)在、在中展開至一階的泰勒展開式產生擾動的線性動態,
其中
將指數擬設取代於方程式(11)中,其中是複數,由下述給出特性方程式
其中是LF的脈衝響應的拉普拉斯轉換。如果且只要對於方程式(13)的所有解答是,同相同步狀態方程式(8)是線性穩定的。在沒有時間延遲以及回饋延遲時,沒有穩定的同步可存在:對於,方程式(12)暗示了,且方程式(13)只允許的解答。這指出了中性穩定度,其中任何小的擾動存留。因此,只有時間延遲以及回饋延遲的非零差異允許穩定的同相同步狀態。應注意的是,結合的兩個同相同步的不利效果(非吸引性耦合、由傳輸延遲誘導的時間延遲)產生了想要了技術效果。
的解答可藉由以向量形式重寫方程式(13)來獲得
其中,且標準化的耦合矩陣,其中。對於任何解答,在方程式(14)左側的標量係數是的特徵值。解方程式(14)的策略因此是解方程式。相位對應的特徵向量與線性化動態去耦合的集合擾動模式有關。
對於具有不一定相同規格的個耦合PLL的相模型的歸納寫成
這裡是固有頻率,是耦合強度,是LF的脈衝響應,是耦合函數(其為-週期性),是PLL的回饋延遲,以及是PLL以及之間的時間延遲。
具有PLL之間時間獨立相差的同步狀態由下式給出
其中Ω 意指集合頻率,且為PLL的相偏移。如這樣的狀態存在,集合頻率Ω 以及相偏移滿足下面個方程式
其中,且。對於由擾動擾動的相位,
其中是小的,方程式(15)在、在中展開至一階的泰勒展開式產生擾動的線性動態。如之前所示,對於擾動響應率的特性方程式可被獲得為
其中意指關於其自變數的導數。
對於將要穩定的同步狀態,必須滿足上述對於的相同條件。
因此,對於想要的集合頻率Ω ,可調諧與回饋延遲結合的時間延遲,以使得最大的擾動衰退可藉由最佳化擾動響應率來達成,見方程式(19)。此外,用於最佳化擾動響應率的進一步設計參數是可控制振盪器的固有頻率、耦合強度、耦合函數、以及控制器內濾波器(即迴路濾波器)的脈衝響應
對於個別PLL的規格只變化很小所在的系統,可藉由將固有頻率、耦合強度、耦合函數、脈衝響應以及回饋延遲設定至獨立值來良好地逼近系統行為。對於PLL之間的互相連接規格只變化很小所在的系統,可藉由將時間延遲設定至以及獨立值來良好地逼近系統行為。
本發明的一方面與藉由調諧迴路濾波器的截止頻率來最佳化擾動響應有關。許多迴路濾波器可由伽瑪分佈給出的脈衝響應來描述,
其中是伽瑪函數,相對應於所使用迴路濾波器的階,且與一起,根據決定了截止頻率。濾波器的轉換函數由下式給出
時間連續同步訊號可為數位訊號或類比訊號。節點可為計時節點,且時間連續同步訊號可為用於計時裝置的時鐘訊號。本發明更與包括多個互相連接、連續耦合的節點的網路有關。可將網路設計用以產生想要的擾動響應率及/或集合頻率。網路的設計參數是節點以及促成時間延遲的另一個節點之間的距離。相對應於最佳擾動響應率的時間延遲可藉由只調整距離及/或調整由延遲器誘導的額外時間延遲來達成。
本發明更與用於同步包括多個互相連接的節點的網路的方法有關。方法包括在每個節點中產生時間連續同步訊號;將每個節點的時間連續同步訊號傳輸至網路的至少一其他的各自節點;在每個節點中接收來自網路的至少另一個節點的延遲外部時間連續同步訊號;以及藉由反覆地調整時間連續同步訊號的頻率來在每個節點中同步時間連續同步訊號的相位與從至少一其他節點接收的外部時間連續同步訊號的相位,以使得在連續的自我組織過程中對網路的所有節點達成全網路同步。
對於具有XOR PD的數位PLL的例子,耦合函數被給定成,其中是三角函數,其傅利葉代表式由下式給出
對於相同規格的個別PLL以及PLL之間的互相連接且在回饋路徑中沒有延遲的例子,同相同步狀態的集合頻率Ω 滿足
對於此例的擾動響應率的特性方程式是由下述給出
參見第3圖,PLL包括檢相器31、迴路濾波器32以及產生時間連續計時訊號的電壓控制振盪器33。PLL藉由調整VCO的計時訊號頻率來同步由VCO 33產生的計時訊號的相位與外部計時訊號的相位(其被由傳輸延遲器34所指出的傳輸時間延遲延遲),以使得對於動態計時網路的所有計時節點達成VCO的全網路同步。為了做到這樣,檢相器31比較外部計時訊號的相位與由VCO 33產生的計時訊號的相位,以產生檢相器訊號。在以迴路濾波器32濾波之後,這產生了用於VCO 33的控制訊號
第4圖示出了第3圖的節點,其在輸入路徑中包括額外的延遲器45以調整時間延遲。傳輸時間延遲以及額外的時間延遲產生了時間延遲。檢相器41比較額外延遲的外部計時訊號的相位與由VCO 43產生的計時訊號的相位,以產生檢相器訊號。在以迴路濾波器42濾波之後,這產生了用於VCO 43的控制訊號。藉由適當地誘導額外的時間延遲,可達成網路的集合頻率的穩定解決方案。
第5圖示出了具有多個外部計時訊號、…、的計時節點。每個輸入路徑包括個別延遲器551、552、553、554,其對由傳輸延遲器541、542、543、544指出的傳輸時間延遲誘導出額外的時間延遲。每個檢相器511、512、513、514個別地比較由可控制振盪器53產生的的計時訊號的相位與每個外部時鐘訊號的相位,以產生多個檢相器訊號。組合器56結合檢相器訊號,以產生結合的檢相器訊號,以控制可控制振盪器。由迴路濾波器52濾波所結合的檢相器訊號,以產生用於VCO的控制訊號。每個計時節點的PLL因此調整每個VCO的計時訊號的頻率,以使得對於動態計時網路的所有計時節點達成VCO的全網路同步。藉由適當地對每個輸入路徑誘導出個別的額外的時間延遲,可達成網路的集合頻率的穩定解決方案。
第6圖示出了具有多個外部計時訊號、…、的計時節點。每個輸入路徑包括個別延遲器651、652、653、654,其對由傳輸延遲器641、642、643、644指出的傳輸時間延遲誘導出額外的時間延遲。相比於第5圖中所示組合器結合多個檢相器訊號的實施例,在此實施例中,組合器66結合多個外部計時訊號以產生結合的外部計時訊號。檢相器61比較由VCO 63產生的計時訊號的相位與所結合的外部計時訊號的相位,以產生檢相器訊號。在以迴路濾波器62濾波之後,這產生了用於VCO 63的控制訊號
第7圖示出了第4圖的計時節點,其在包括檢相器71、迴路濾波器72以及VCO 73的PLL之輸入路徑中包括用於在回饋迴路中引入時間延遲的回饋延遲器77、用於在可控制振盪器以及檢相器之間的回饋路徑中引入訊號反轉的可調諧反向器78、以及調諧反向器79。回饋延遲可被誘導出以補償時間延遲。
在上述任何實施例中的個別時間延遲是設計參數。如同將參照第8圖將解釋的,只要適當地選擇,可達成穩定的同步狀態,第8圖示出了以計時網路的時間延遲為函數的同相以及反相同步狀態的全域頻率,計時網路包括作為計時節點的兩個類比PLL。反相同步狀態的特徵在於。實線代表穩定的方案,且虛線代表不穩定的方案。因此,對於計時網路的想要的全域頻率,可為了VCO的給定固有頻率選擇時間延遲,以達成想要的同步狀態以及網路的全域頻率。如果沒有誘導出額外的時間延遲,則傳輸時間延遲相對應於時間延遲。因此,藉由相應地選擇網路耦合節點之間的距離,可達成產生穩定同步狀態的傳輸時間延遲。第8圖的曲線示出了下述系統參數:VCO固有頻率,耦合強度,LF階,LF截止頻率。藉由讓計時網路從不同的初始相差發展,可獲得不同方案的頻率。例如,對於,所有的初始相差導致同相同步狀態,見第9圖,其中零的階參數意指沒有同步,且其中壹的值暗示著完全同步。對於兩種方案是穩定的時間延遲的值,時鐘網路根據其初始條件朝向一個方案發展。此外,可選擇時間延遲、固有頻率、耦合強度、濾波器響應、回饋延遲以及反向器的狀態,以使得最小化由給出的擾動被最小化,見方程式(14)。
第10圖示出了顯示包括作為計時節點的兩個類比PLL的計時網路的擾動響應率相對於時間延遲的圖。相對應於兩個互相耦合PLL的耦合矩陣由給出,且具有特徵值以及。其在穩定方案的區域中示出了明顯的最小值,其相對應於關於擾動響應率為最佳的時間延遲。應提及的是,對於想要的全域頻率,時鐘網路的最大擾動衰退可藉由同時調整VCO的時間延遲以及固有頻率來達成,見第8圖,其將全域頻率的曲線往上或往下平移。迴路濾波器的耦合強度以及截止頻率也影響了時鐘網路的穩定度。如第8圖中,曲線也示出了相同的參數。
第11圖示出了對於迴路濾波器的不同截止頻率,包括作為計時節點的兩個類比PLL的計時網路的擾動響應率相對於時間延遲。因此,藉由適當地調諧時間延遲與截止頻率,可達成最小的擾動響應率。
本發明提出了創新的同步策略,特別用於空間分佈時鐘。這些時鐘是藉由耦合鎖相迴路的網路來同步。一個重要的特徵是在鎖相迴路之間的時間連續耦合中的時間延遲,其使得能夠在不允許可忽略的時間延遲的穩定同步狀態的耦合機制以及非吸引性耦合機制的存在下的同步狀態。由於傳輸時間延遲不限於振盪器週期的八分之一(如同WO 2013/178237 A1中所揭露的方案的例子),可同步在節點之間具有較大時間延遲的網路。重要的應用為,例如,高性能MPSoC結構、分佈式天線陣列、以及利用時間連續訊號通訊的其他大規模電子計時系統。相較於先前技術的樹狀結構,本發明特別提供了簡化的時鐘網路。由於較短的連接以及較少的放大率,同步網路因此能夠有增加的能量效率。此外,由於分散的結構,其針對個別組件的故障展現了增加的強健性。此外,同步網路被設計用於高品質的振盪。同步網路可使用立即可得的硬體組件來實現。因此,此解決方案與所結合的立即可得硬體來以創新方式作用,並額外地簡化了時鐘分配,由此降低功率消耗並增加可擴充性。
第12圖示出了以計時網路的時間延遲為函數的同相以及鎖相(於此為反相)同步狀態的全域頻率,計時網路包括作為計時節點的兩個數位PLL。第12圖的曲線是使用數位PLL的相位模型來獲得。它們針對下述系統參數而被示出:VCO固有頻率、耦合強度、LF階、LF截止頻率。符號示出了在具有規格於第22圖中給出的兩個數位PLL的實驗設定中所測量的資料點。
第13圖示出了以計時網路的時間延遲為函數的同相以及鎖相(於此為反相)同步狀態的全域頻率,計時網路包括作為計時節點的兩個數位PLL(在可控制振盪器以及檢相器之間的回饋路徑中具有主動反向器)。第13圖的曲線是使用數位PLL的相位模型來獲得。它們針對下述系統參數而被示出:VCO固有頻率、耦合強度、LF階、LF截止頻率。符號示出了在具有規格於第22圖中給出的兩個數位PLL的實驗設定中所測量的資料點。
第14圖示出了顯示計時網路的擾動響應率相對於擾動響應率的圖,計時網路包括作為計時節點的兩個數位PLL。第14圖的曲線是使用數位PLL的相位模型來獲得。它們針對如第12圖中的相同參數而被示出。符號示出了在具有規格於第22圖中給出的兩個數位PLL的實驗設定中所測量的資料點。
第15圖示出了顯示計時網路的擾動響應率相對於時間延遲的圖,計時網路包括作為計時節點的兩個數位PLL(具有在可控制振盪器以及檢相器之間的回饋路徑中的主動反向器)。第15圖的曲線是使用數位PLL的相位模型來獲得。它們針對如第13圖中的相同參數而被示出。符號示出了在具有規格於第22圖中給出的兩個數位PLL的實驗設定中所測量的資料點。
第16圖示出了以計時網路的時間延遲為函數的同相以及鎖相同步狀態的全域頻率,其中在耦合節點之間有的相差,計時網路包括在具有週期性邊界的3x3平方晶格上、作為計時節點的九個數位PLL。第16圖的曲線是使用數位PLL的相位模型來獲得。它們針對下述系統參數而被示出:VCO固有頻率、耦合強度、LF階、LF截止頻率。符號示出了在具有規格於第23圖中給出之週期性邊界的3x3平方晶格上的九個數位PLL的實驗設定中所測量的資料點。
第17圖示出了以計時網路的時間延遲為函數的同相以及鎖相同步狀態的全域頻率,其中在耦合節點之間有的相差,計時網路包括在具有開放邊界的3x3平方晶格上、作為計時節點的九個數位PLL。第17圖的曲線是使用數位PLL的相位模型來獲得。它們針對下述系統參數而被示出:VCO固有頻率、耦合強度、LF階、LF截止頻率。符號示出了在具有規格於第23圖中給出之開放邊界的3x3平方晶格上的九個數位PLL的實驗設定中所測量的資料點。
第18圖示出了第4圖的計時節點,其包括在PLL的可控制振盪器以及至少另一個節點的檢相器之間的輸出路徑中用於引入訊號反轉的可調諧反向器189。
第19圖示出了第4圖的計時節點,其包括在PLL的可控制振盪器以及至少另一個節點的檢相器之間的輸出路徑中用於引入訊號反轉的可調諧反向器199以及在可控制振盪器以及檢相器之間的回饋路徑中用於引入訊號反轉的可調諧反向器198。
第20圖示出了包括多個連續延遲耦合之互相連接的計時節點201、202、203、204的動態計時網路。將每個計時節點實施為PLL。計時節點201、202、203之間的互相連接為單向的,而計時節點202以及204之間的互相連接是雙向的。因此,具有連續耦合的延遲耦合PLL的計時網路可包含單向以及雙向的互相連接。
第21圖示出了第3圖的節點,其在可控制振盪器以及至少另一個節點的檢相器之間的輸出路徑中包括額外的延遲器215,以調整時間延遲。
第22圖示出了第12圖至第15圖中所示的測量的數位PLL的規格。
第23圖示出了第16圖以及第17圖中所示的測量的數位PLL的規格。
11‧‧‧核心
12‧‧‧主時鐘
13、22‧‧‧計時網路
21‧‧‧計時節點
31、32、41、42、52‧‧‧控制器
32、42、52、62、72‧‧‧迴路濾波器(LF)
33、43、53、63、73、183、193‧‧‧可控制振盪器
34、46、541、542、543、544、641、642、643、644、186、196、214‧‧‧傳輸延遲器
45、215、551、552、553、554、651、652、653、654、185、195‧‧‧延遲器
56、66‧‧‧組合器
511、512、513、514、71、61、181、191、211‧‧‧檢相器(PD)
63、73‧‧‧電壓控制的振盪器(VCO)
77‧‧‧回饋延遲器
79、189、199‧‧‧可調諧訊號反向器
21‧‧‧計時節點
22‧‧‧計時網路

Claims (15)

  1. 一種網路,其包括多個節點,其中每個節點與該網路的至少另一個節點互相連接,且該互相連接暗示了該互相連接的一第一節點的該輸出連接至該互相連接的一第二節點的該輸入,且該第二節點及/或一第三節點的該輸出連接至該第一節點的該輸入; 該每個節點包括: a.    一可控制振盪器,其配置用以產生用於同步該網路的該多個互相連接節點的一時間連續同步訊號; b.   一控制器,其配置用以藉由調整由該可控制振盪器產生的該時間連續同步訊號的一頻率來比較並同步由該可控制振盪器產生的該時間連續同步訊號的一相位與從該網路的另一或另一些節點接收的一外部時間連續同步訊號的相位,該控制器進一步被配置用以反覆地調整由該可控制振盪器產生的該時間連續同步訊號的該頻率; c.    其中該訊號傳輸速度以及該網路的每個互相連接的該長度被配置用以造成由一節點從該互相連接的另一節點或另一些節點接收的該訊號的一延遲,其大於該接收節點的該可控制振盪器的該固有週期的百萬分之一,以使得對於該網路的所有節點在與該網路的另一節點或另一些節點的交互作用中、在一連續自我組織過程中達成振盪器的全網路同步。
  2. 如申請專利範圍第1項所述的網路,其中每一節點包括一額外的延遲器,該額外的延遲器被配置在該互相連接內或由該控制器來實現。
  3. 如申請專利範圍第1項或第2項所述的網路,其中在每個節點中,一回饋延遲、該可控制振盪器的一固有頻率、一耦合強度、在一控制器內的一濾波器的一脈衝響應、包括由一互相連接的該長度造成的一延遲以及由一延遲器隨選造成的一延遲的一延遲被配置,以使得連續減少與一鎖相同步狀態相關的該相差被減少。
  4. 如申請專利範圍第3項所述的網路,其中在每個節點中,一回饋延遲、該可控制振盪器的一固有頻率、一耦合強度、在一控制器內的一濾波器的一脈衝響應、包括由一互相連接的該長度造成的一延遲以及由一延遲器隨選造成的一延遲的一延遲被配置,以使得在中對於方程式的所有解答 滿足,其中指出節點以及之間的互相連接。
  5. 如申請專利範圍第1項至第4項其中之一所述的網路,其中在每個節點中,該控制器包括一檢相器,其配置用以比較該外部時間連續同步訊號的該相位與由該可控制振盪器產生的該時間連續同步訊號的該相位。
  6. 如申請專利範圍第5項所述的網路,其中每個節點更包括一組合器,以結合從該網路的其他節點接收的該外部時間連續同步訊號,以產生一結合的外部時間連續同步訊號,且其中該檢相器比較由該可控制振盪器產生的該時間連續同步訊號的相位與該結合的外部時間連續同步訊號的該相位。
  7. 如申請專利範圍第5項所述的網路,其中在每個節點中,該檢相器被配置用以個別地比較由該可控制振盪器產生的該時間連續同步訊號的該相位與每個外部時間連續同步訊號的該相位,以產生多個檢相器訊號;以及其中該組合器結合該檢相器訊號,以控制該可控制振盪器。
  8. 如申請專利範圍第3項至第6項任一所述的網路,其中每個節點包括多個延遲器,以用於誘導除了一傳輸時間延遲之外的一額外時間延遲,以產生用於每個所接收外部時間連續同步訊號的該延遲。
  9. 如申請專利範圍第1項至第8項其中之一所述的網路,其中每個控制器包括該組合器。
  10. 如申請專利範圍第1項至第9項其中之一所述的網路,其中每個節點包括在該可控制振盪器以及該檢相器之間的一回饋路徑中、用於誘導一回饋時間延遲的一回饋延遲器、及/或在該可控制振盪器以及該檢相器之間的一回饋路徑中用於反轉用於該回饋訊號的一可調諧訊號反向器、及/或用於反轉一輸入路徑中的該輸入訊號的一可調諧訊號反向器、及/或用於反轉在該可控制振盪器以及至少另一個節點的該檢相器之間的一輸出路徑中的該輸出訊號的一可調諧訊號反向器。
  11. 如申請專利範圍第1項至第10項其中之一所述的網路,其中每個節點是一計時節點,且其中該時間連續同步訊號是用於計時一裝置的一時鐘訊號。
  12. 一種用於同步包括多個節點的網路的方法,其中該等節點的每一個與該網路的至少另一個節點互相連接,且該互相連接暗示了該互相連接的一第一節點的該輸出連接至該互相連接的一第二節點的該輸入,且該第二節點及/或一第三節點的該輸出連接至該第一節點的該輸入;包括下述步驟 a.   由一可控制振盪器在每個節點中產生用於同步該網路的該多個互相連接的節點的一時間連續同步訊號; b.   由一控制器藉由調整由該可控制振盪器產生的該時間連續同步訊號的一頻率來比較以及同步由該可控制振盪器產生的被傳輸至該網路的另一個節點或另一些節點之該時間連續同步訊號的一相位,與從該網路的另一個節點或另一些節點接收的一外部時間連續同步訊號的該相位; c.   反覆地調整由該可控制振盪器產生的的該時間連續同步訊號的該頻率; d.   其中訊號傳輸速度以及該網路的每個互相連接的該長度被配置用以造成由一節點從該互相連接的另一節點或另一些節點接收的該訊號的一延遲,其大於該接收節點的該可控制振盪器的固有週期的百萬分之一,以使得該網路的所有節點在與該網路的另一節點或另一些節點的交互作用中、在一連續自我組織過程中達成振盪器的全網路同步。
  13. 如方法申請專利範圍第12項所述用於同步網路的方法,其中在每個節點中,該外部時間連續同步訊號的該相位與由該可控制振盪器產生的該時間連續同步訊號的該相位被比較。
  14. 如方法申請專利範圍第12項或第13項所述用於同步網路的方法,其中在每個節點中,該控制器藉由調整由該可控制振盪器產生的該時間連續同步訊號的一頻率來比較以及同步由該可控制振盪器產生的該時間連續同步訊號的一相位,其被傳輸至該網路的另一或另一些節點,與從該網路的其他節點接收的外部時間連續同步訊號的該相位, -  其中從該網路的另一或另一些節點接收的該外部時間連續同步訊號針對由另一或另一些節點傳輸的該時間連續同步訊號被延遲了一時間延遲;以及 -  其中該控制器反覆地調整由該可控制振盪器產生的該時間連續同步訊號的該頻率,以使得該網路的所有節點在與該網路的另一或另一些節點的交互作用中、在一連續自我組織過程中達成振盪器的全網路同步。
  15. 如方法申請專利範圍第12項至第14項其中之一所述用於同步網路的方法,其中在每個節點中,一檢相器個別地比較由該可控制振盪器產生的該時間連續同步訊號的該相位與每個外部時間連續同步訊號的該相位,以產生多個檢相器訊號;以及其中該組合器結合該檢相器訊號,以控制該可控制振盪器。
TW104120060A 2014-06-20 2015-06-22 可同步網路及用於同步網路的方法 TWI721948B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP14173279.2A EP2957982B1 (en) 2014-06-20 2014-06-20 Self-synchronizable network

Publications (2)

Publication Number Publication Date
TW201601566A true TW201601566A (zh) 2016-01-01
TWI721948B TWI721948B (zh) 2021-03-21

Family

ID=51062668

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104120060A TWI721948B (zh) 2014-06-20 2015-06-22 可同步網路及用於同步網路的方法

Country Status (6)

Country Link
US (1) US10241539B2 (zh)
EP (1) EP2957982B1 (zh)
KR (1) KR102029320B1 (zh)
CN (1) CN106462177B (zh)
TW (1) TWI721948B (zh)
WO (1) WO2015193512A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105743555B (zh) * 2016-03-25 2018-08-14 四川大学 一种分程式分布天线发射波束优化形成方法
CN109829536A (zh) * 2019-02-20 2019-05-31 杭州职业技术学院 一种基于遗传算法的网络同步性能优化方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2279190A (en) * 1993-06-15 1994-12-21 Ibm Synchronisation apparatus
US7218229B2 (en) * 2003-11-07 2007-05-15 Wherenet Corp Location system and method that achieves time synchronized network performance with nodes divided into separate networks
KR100574980B1 (ko) * 2004-04-26 2006-05-02 삼성전자주식회사 빠른 주파수 락을 위한 위상 동기 루프
KR100594297B1 (ko) * 2004-10-12 2006-06-30 삼성전자주식회사 외부 클럭 신호의 주파수에 순응하는 발진기를 이용하는지연 동기 루프 및 방법
US7954000B2 (en) * 2008-01-14 2011-05-31 International Business Machines Corporation Power supply current spike reduction techniques for an integrated circuit
CN102237941B (zh) * 2010-04-28 2015-06-03 中兴通讯股份有限公司 时间同步系统及方法
US9209959B2 (en) * 2012-03-26 2015-12-08 Electronics And Telecommunications Research Institute Method of frequency synchronization in distributed network
WO2013178237A1 (en) 2012-05-31 2013-12-05 Max-Planck-Gesellschaft zur Förderung der Wissenschaften e. V. Communication node and method for self-organizing synchronization of a communication network

Also Published As

Publication number Publication date
WO2015193512A1 (en) 2015-12-23
TWI721948B (zh) 2021-03-21
KR102029320B1 (ko) 2019-11-08
US20170139438A1 (en) 2017-05-18
CN106462177A (zh) 2017-02-22
KR20170021303A (ko) 2017-02-27
US10241539B2 (en) 2019-03-26
EP2957982A1 (en) 2015-12-23
CN106462177B (zh) 2020-02-07
EP2957982B1 (en) 2017-08-09

Similar Documents

Publication Publication Date Title
EP3076553B1 (en) Clock synchronizer
CN104836573B (zh) 一种超大面阵cmos相机多路高速信号的同步时钟系统
EP3098967B1 (en) Crystal-based oscillator for use in synchronized system
WO2015161640A1 (zh) 一种时间数字转换器、频率跟踪装置及方法
JP7060471B2 (ja) 相互注入位相同期回路
JP2010093771A (ja) Dll回路
CN113872597A (zh) 从同一振荡器生成独立时钟信号的方法
US6538516B2 (en) System and method for synchronizing multiple phase-lock loops or other synchronizable oscillators without using a master clock signal
TW201601566A (zh) 可同步網路
JP2004266639A (ja) クロック整形器とこれを用いた電子機器
US8373476B2 (en) Device and method for compensating a signal propagation delay
JP2007053685A (ja) 半導体集積回路装置
JP2024531789A (ja) シングルチャネル通信の符号化方法、復号化方法、符号化回路および復号化回路
US9258110B2 (en) Phase detector
US8269533B2 (en) Digital phase-locked loop
Han et al. 1.25/2.5-Gb/s Dual Bit-Rate Burst-Mode Clock Recovery Circuits in 0.18-$\mu\hbox {m} $ CMOS Technology
US9000849B2 (en) Continuous phase adjustment based on injection locking
KR101783997B1 (ko) Cmos 인버터를 이용한 셀룰러 발진 네트워크 회로
Korniienko et al. H∞ loop shaping control for distributed PLL network
JP2013232831A (ja) 注入同期発振器
JP3772668B2 (ja) 位相同期ループを用いた発振回路
CN102780554A (zh) 一种通过1588协议实现同步的方法及系统
US10659059B2 (en) Multi-phase clock generation circuit
JP5495779B2 (ja) 送信装置および通信システム
JP2004525548A (ja) 精密位相生成装置