TW201423385A - 電腦測試系統及方法 - Google Patents

電腦測試系統及方法 Download PDF

Info

Publication number
TW201423385A
TW201423385A TW101142326A TW101142326A TW201423385A TW 201423385 A TW201423385 A TW 201423385A TW 101142326 A TW101142326 A TW 101142326A TW 101142326 A TW101142326 A TW 101142326A TW 201423385 A TW201423385 A TW 201423385A
Authority
TW
Taiwan
Prior art keywords
hardware
tested
function
gpio pin
detection information
Prior art date
Application number
TW101142326A
Other languages
English (en)
Inventor
Bo Tian
Kang Wu
Original Assignee
Hon Hai Prec Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hon Hai Prec Ind Co Ltd filed Critical Hon Hai Prec Ind Co Ltd
Publication of TW201423385A publication Critical patent/TW201423385A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/273Tester hardware, i.e. output processing circuits
    • G06F11/2733Test interface between tester and unit under test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

一種電腦測試系統包括一BIOS、一PCH及一BMC。該BIOS用於輸出偵測各待測硬體功能是否正常的控制指令。該PCH用於根據接收的控制指令對對應的待測硬體的功能進行檢測,以判斷對應待測硬體功能是否正常,並透過與該待測硬體對應的GPIO引腳輸出對應的狀態訊號。該BMC接收該PCH輸出的狀態訊號,並根據接收自該PCH輸出的狀態訊號的電平獲取對應的硬體功能的檢測資訊,還輸出獲取的檢測資訊。

Description

電腦測試系統及方法
本發明涉及一種電腦測試系統及方法。
在電腦的研發過程中,必須對其進行一定的可靠度測試,其中有一項高低溫的測試。在高低溫測試時,電腦必須要放置在一個恒溫恒濕機櫃中,讓測試環境變得恒定後進行測試,以此來判斷電腦是否正常。當電腦置於恒溫恒濕機櫃時,若電腦無法開機,則表示電腦有問題。然,電腦無法開機只能斷定電腦異常,但無法得知是電腦哪部分硬體出現了問題而導致電腦無法開機的。如此給電腦的測試帶來了極大的不便。
鑒於以上內容,有必要提供一種可準確獲知電腦發生故障的硬體的電腦測試系統及方法。
一種電腦測試系統,用於測試一待測電腦內複數待測硬體的功能是否正常,該電腦測試系統包括:
一BIOS,用於輸出偵測各待測硬體功能是否正常的控制指令;
一PCH,用於接收該BIOS傳輸的控制指令,並根據接收的控制指令對對應的待測硬體的功能進行檢測,以判斷對應待測硬體功能是否正常;當該待測硬體功能異常時,該PCH的與該待測硬體對應的GPIO引腳輸出低電平的狀態訊號;當該待測硬體功能正常時,該PCH的與該待測硬體對應的GPIO引腳輸出高電平的狀態訊號;以及
一BMC,用於接收該PCH輸出的狀態訊號,該BMC記憶體儲了對應於各與該待測硬體對應的GPIO引腳傳輸的狀態訊號所對應的檢測資訊,並根據接收自該PCH輸出的狀態訊號的電平獲取對應的硬體功能的檢測資訊,還輸出獲取的檢測資訊。
一種電腦測試方法,用於對應一待測電腦的複數待測硬體的功能進行測試工,該電腦測試方法包括如下步驟:
一BIOS傳輸用於偵測各待測硬體功能是否正常的控制指令;
一PCH用於接收該控制指令,並根據該控制指令執行對應的功能檢測;
判斷待測硬體的功能是否正常;
當該待測硬體功能異常時,該PCH的與該待測硬體對應的GPIO引腳輸出低電平的狀態訊號;
當該待測硬體功能正常時,該PCH的與該待測硬體對應的GPIO引腳輸出高電平的狀態訊號;
一BMC根據各GPIO引腳傳輸的狀態訊號的電平獲取對應的硬體功能的檢測資訊;以及
傳輸該檢測資訊至使用者端。
上述電腦測試系統及方法根據與待測硬體對應的GPIO引腳傳輸的狀態訊號的電平來獲取對應的硬體功能的檢測資訊,如此當該待測電腦無法啟動時,使用者可根據該檢測資訊準確判斷是哪一硬體的功能異常而造成的,從而大大方便了測試。
請參考圖1,本發明電腦測試系統用於將一待測電腦10中複數硬體的測試結果透過一網路70傳輸至一監控設備60,以判斷該待測電腦10中各硬體的功能是否正常。該電腦測試系統的較佳實施方式包括一BIOS(Basic Input Output System,基本輸入輸出系統)20、一PCH(Platform Controller Hub,平臺控制中樞)30、一BMC(Baseboard Management Controller,基板管理控制器)40、一網路晶片50及複數待測硬體。該PCH 30透過其GPIO(General Purpose Input Output,通用輸入輸出)引腳與該BMC 40相連。本實施方式中,待測硬體包括一CPU (Central Processing Unit,中央處理器)90及一記憶體80。GPIO引腳包括一第一GPIO引腳500及一第二GPIO引腳502。當然,其他實施方式中待測硬體亦可包括其他更多的元件,此時,GPIO引腳的數量亦相應增加。
請參考圖2,該BIOS 20記憶體儲一指令發送單元200。該指令發送單元200傳輸用於偵測各待測硬體功能是否正常的控制指令至該PCH 30。例如,在該待測電腦10的開機過程中,當需要偵測該CPU 90的功能是否正常時,該BIOS 20透過該指令發送單元200發送一第一控制指令至該PCH 30;當需要偵測該記憶體80的功能是否正常時,該BIOS 20則發送一第二控制指令至該PCH 30。
該PCH 30記憶體儲一指令接收單元300、一功能執行單元302及一結果驅動單元304。該指令接收單元300用於接收該BIOS 20的指令發送單元200輸出的控制指令。該功能執行單元302根據接收到的控制指令執行相應的檢測功能。例如,當接收到該第一控制指令時,該功能執行單元302則對該CPU 90的功能進行檢測,如檢測該CPU 90的工作電壓是否達到額定的工作電壓,以此判斷該CPU 90是否可正常工作。該結果驅動單元304用於根據該功能執行單元302所檢測得到的結果透過對應的GPIO引腳傳輸對應的電平的狀態訊號至該BMC 40。如當該功能執行單元302檢測該CPU 90的功能異常時,該功結果驅動單元304透過第一GPIO引腳500輸出低電平的第一狀態訊號至該BMC 40;當該CPU 90的功能正常時,該結果驅動單元304則透過該第一GPIO引腳500輸出高電平的第一狀態訊號至該BMC 40。當該功能執行單元302檢測該記憶體80的功能異常時,該結果驅動單元304透過第二GPIO引腳502輸出低電平的第二狀態訊號至該BMC 40;當該記憶體80的功能正常時,該結果驅動單元304則透過該第二GPIO引腳502輸出高電平的第二狀態訊號至該BMC 40。
該BMC 40包括一分析單元400、一傳送單元402及一比對存儲單元404。該比對存儲單元404記憶體儲了接收自各GPIO引腳傳輸的狀態訊號所對應的檢測資訊,如當該第一GPIO引腳500為低電平時,該比對存儲單元404則對應存儲了該CPU 90功能異常的檢測資訊;當該第一GPIO引腳500為高電平時,該比對存儲單元404則對應存儲了該CPU 90功能正常的檢測資訊。同理,當該第二GPIO引腳502為低電平時,該比對存儲單元404則對應存儲了該記憶體80功能異常的檢測資訊;當該第二GPIO引腳502為高電平時,該比對存儲單元404則對應存儲了該記憶體80功能正常的檢測資訊。
該分析單元400用於接收各GPIO引腳傳輸的狀態訊號,並根據對應GPIO引腳的電平從該比對存儲單元404內獲取對應硬體功能的檢測資訊。如當接收到該第一GPIO引腳500的高電平狀態訊號時,該分析單元400則從該比對存儲單元404內獲知該CPU 90的功能正常的檢測資訊;當接收到該第二GPIO引腳502的低電平的狀態訊號時,該分析單元400則從該比對存儲單元404內獲知該記憶體80的功能異常的檢測資訊。之後,該分析單元400將獲取得到的檢測資訊透過該傳送單元402輸出至該網路晶片50,以透過連接該網路70的網路晶片50將對應的檢測資訊傳輸至該監控設備60,如此方便使用者準確判斷該待測電腦10無法啟動是哪一硬體的功能異常而造成的。
請參考圖3,本發明電腦測試方法的較佳實施方式包括如下步驟:
步驟S1,該BIOS 20傳輸用於偵測待測硬體功能是否正常的控制指令。
步驟S2,該PCH 30用於接收該BIOS 20傳輸的控制指令,並根據接收的控制指令執行對應的功能檢測。
步驟S3,判斷待測的硬體功能是否正常,當待測硬體的功能正常時,執行步驟S4;當待測硬體的功能異常時,執行步驟S5。
步驟S4,該PCH 30的對應於該待測硬體的GPIO引腳輸出高電平的狀態訊號。
步驟S5,該PCH 30的對應於該待測硬體的GPIO引腳輸出低電平的狀態訊號。
步驟S6,該BMC 40根據各GPIO引腳的電平來獲取對應的待測硬體的檢測資訊。如,當第一GPIO引腳為低電平時,該BMC 40則判斷對應該GPIO引腳的硬體(CPU)功能異常。反之,當第一GPIO引腳為高電平時,該BMC 40則判斷對應該GPIO引腳的硬體(CPU)功能正常。
步驟S7,傳輸該檢測資訊至使用者端,如該監控設備60。
上述電腦測試系統及方法透過該PCH對各硬體的功能進行檢測,並透過對應不同硬體的GPIO引腳輸出對應的電平訊號至該BMC,該BMC則根據各GPIO引腳的電平來獲知該GPIO引腳對應的硬體功能是否正常的檢測資訊,並將檢測資訊發送給使用者端,當該待測電腦10無法啟動時,使用者可根據該檢測資訊準確判斷是哪一硬體的功能異常而造成的,從而大大方便了測試。
綜上所述,本發明確已符合發明專利的要件,爰依法提出專利申請。惟,以上所述者僅為本發明的較佳實施方式,本發明的範圍並不以上述實施方式為限,舉凡熟悉本案技藝的人士援依本發明的精神所作的等效修飾或變化,皆應涵蓋於以下申請專利範圍內。
10...待測電腦
20...BIOS
30...PCH
40...BMC
50...網路晶片
60...監控設備
70...網路
80...記憶體
90...CPU
200...指令發送單元
300...指令接收單元
302...功能執行單元
304...結果驅動單元
400...分析單元
402...傳送單元
404...比對存儲單元
500...第一GPIO引脚
502...第二GPIO引脚
圖1是本發明電腦測試系統與一監控設備的較佳實施方式的方框圖。
圖2是圖1中BIOS、PCH及BMC的具體功能的方框圖。
圖3是本發明電腦測試方法的較佳實施方式的流程圖。
10...待測電腦
20...BIOS
30...PCH
40...BMC
50...網路晶片
60...監控設備
70...網路
80...記憶體
90...CPU
500...第一GPIO引脚
502...第二GPIO引脚

Claims (7)

  1. 一種電腦測試系統,用於測試一待測電腦內複數待測硬體的功能是否正常,該電腦測試系統包括:
    一BIOS,用於輸出偵測各待測硬體功能是否正常的控制指令;
    一PCH,用於接收該BIOS傳輸的控制指令,並根據接收的控制指令對對應的待測硬體的功能進行檢測,以判斷對應待測硬體功能是否正常;當該待測硬體功能異常時,該PCH的與該待測硬體對應的GPIO引腳輸出低電平的狀態訊號;當該待測硬體功能正常時,該PCH的與該待測硬體對應的GPIO引腳輸出高電平的狀態訊號;以及
    一BMC,用於接收該PCH輸出的狀態訊號,該BMC記憶體儲了對應於各與該待測硬體對應的GPIO引腳傳輸的狀態訊號所對應的檢測資訊,並根據接收自該PCH輸出的狀態訊號的電平獲取對應的硬體功能的檢測資訊,還輸出獲取的檢測資訊。
  2. 如申請專利範圍第1項所述之電腦測試系統,還包括一網路晶片,該BMC透過該網路晶片將檢測資訊傳輸至一監控設備。
  3. 如申請專利範圍第1項所述之電腦測試系統,其中該電腦測試系統的待測硬體包括一CPU及一記憶體,當該CPU功能異常時,該PCH透過與該待測CPU對應的第一GPIO引腳輸出低電平的第一狀態訊號;當該CPU功能正常時,該PCH透過該第一GPIO引腳輸出高電平第一的狀態訊號;當該記憶體功能異常時,該PCH透過一與該記憶體對應的第二GPIO引腳輸出低電平的第二狀態訊號,當該記憶體功能正常時,該PCH透過該第二GPIO引腳輸出高電平的第二狀態訊號。
  4. 如申請專利範圍第3項所述之電腦測試系統,其中該BMC存儲了第一GPIO引腳為低電平時該CPU功能異常的檢測資訊;該BMC還存儲了第一GPIO引腳為高電平時該CPU功能正常的檢測資訊;該BMC還存儲了第二GPIO引腳為低電平時該記憶體功能異常的檢測資訊;該BMC還存儲了該第二GPIO引腳為高電平時該記憶體功能正常的檢測資訊。
  5. 一種電腦測試方法,用於對一待測電腦的複數待測硬體的功能進行測試,該電腦測試方法包括如下步驟:
    一BIOS傳輸用於偵測各待測硬體功能是否正常的控制指令;
    一PCH用於接收該控制指令,並根據該控制指令執行對應的功能檢測;
    判斷待測硬體的功能是否正常;
    當該待測硬體功能異常時,該PCH的與該待測硬體對應的GPIO引腳輸出低電平的狀態訊號;
    當該待測硬體功能正常時,該PCH的與該待測硬體對應的GPIO引腳輸出高電平的狀態訊號;
    一BMC根據各GPIO引腳傳輸的狀態訊號的電平獲取對應的硬體功能的檢測資訊;以及
    傳輸該檢測資訊至使用者端。
  6. 如申請專利範圍第5項所述之電腦測試方法,其中步驟“一BMC根據各GPIO引腳傳輸的狀態訊號的電平獲取對應的硬體功能的檢測資訊”還包括:
    存儲與各待測硬體對應的GPIO引腳傳輸的狀態訊號的電平所對應的檢測資訊。
  7. 如申請專利範圍第6項所述之電腦測試方法,其中步驟“傳輸該檢測資訊至使用者端”包括:
    透過一網路晶片將該檢測資訊傳輸至一監控設備。
TW101142326A 2012-11-06 2012-11-14 電腦測試系統及方法 TW201423385A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210437226.9A CN103810063B (zh) 2012-11-06 2012-11-06 电脑测试系统及方法

Publications (1)

Publication Number Publication Date
TW201423385A true TW201423385A (zh) 2014-06-16

Family

ID=50623497

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101142326A TW201423385A (zh) 2012-11-06 2012-11-14 電腦測試系統及方法

Country Status (3)

Country Link
US (1) US20140129821A1 (zh)
CN (1) CN103810063B (zh)
TW (1) TW201423385A (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201405303A (zh) * 2012-07-30 2014-02-01 Hon Hai Prec Ind Co Ltd 底板管理控制器監控系統及方法
US20150082107A1 (en) * 2013-09-19 2015-03-19 Jicksen JOY State machine based functional stress tests
CN104503783B (zh) 2014-12-11 2018-02-13 华为技术有限公司 一种呈现服务器硬件初始化程度的方法及服务器
CN105786659A (zh) * 2014-12-19 2016-07-20 昆达电脑科技(昆山)有限公司 远程除错方法及服务器
US9626195B2 (en) * 2015-05-11 2017-04-18 Hong Fu Jin Precision Industry (Shenzhen) Co., Ltd. Booting system
CN106055361B (zh) * 2016-05-31 2020-04-17 深圳市同泰怡信息技术有限公司 基于bmc的多种不同机型的集成式固件实现方法及系统
CN108153625A (zh) * 2016-12-06 2018-06-12 佛山市顺德区顺达电脑厂有限公司 记录系统自检错误的方法
CN111124509B (zh) * 2019-11-29 2021-07-06 苏州浪潮智能科技有限公司 一种服务器启动方法与装置
US11500649B2 (en) * 2020-09-24 2022-11-15 Dell Products L.P. Coordinated initialization system
US11809364B2 (en) * 2021-06-25 2023-11-07 Quanta Computer Inc. Method and system for firmware for adaptable baseboard management controller

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100590444C (zh) * 2006-12-06 2010-02-17 上海华虹Nec电子有限公司 Bist测试方法
CN102567177B (zh) * 2010-12-25 2014-12-10 鸿富锦精密工业(深圳)有限公司 计算机系统错误侦测系统及方法
TWI446161B (zh) * 2010-12-30 2014-07-21 Ibm 處理一多處理器資訊處理系統之一故障處理器的裝置及方法
CN103186448A (zh) * 2011-12-29 2013-07-03 鸿富锦精密工业(深圳)有限公司 芯片保护电路
TW201333683A (zh) * 2012-02-06 2013-08-16 Hon Hai Prec Ind Co Ltd 基板管理控制器系統
CN103809990B (zh) * 2012-11-09 2016-12-21 英业达科技有限公司 伺服器
CN104424044A (zh) * 2013-09-06 2015-03-18 鸿富锦精密工业(深圳)有限公司 伺服器系统

Also Published As

Publication number Publication date
US20140129821A1 (en) 2014-05-08
CN103810063B (zh) 2017-05-10
CN103810063A (zh) 2014-05-21

Similar Documents

Publication Publication Date Title
TW201423385A (zh) 電腦測試系統及方法
US20180107196A1 (en) Method of Detecting Home Appliance Bus Control System
CN109558282B (zh) 一种pcie链路检测方法、系统及电子设备和存储介质
US9140745B1 (en) System and method for cloud testing and remote monitoring of integrated circuit devices
US11210172B2 (en) System and method for information handling system boot status and error data capture and analysis
EP2696534B1 (en) Method and device for monitoring quick path interconnect link
US20120137027A1 (en) System and method for monitoring input/output port status of peripheral devices
TWI632462B (zh) 開關裝置及偵測積體電路匯流排之方法
CN102244591A (zh) 客户端服务器及对其功能测试全程监测的方法
US9542304B1 (en) Automated operating system installation
US20170187585A1 (en) Technologies for validating operations of devices
US10762029B2 (en) Electronic apparatus and detection method using the same
TW201508456A (zh) 風扇模組測試方法及系統
TW201500919A (zh) 基板管理控制器遠端調試系統及方法
US9158646B2 (en) Abnormal information output system for a computer system
JP2018194336A (ja) 異常検知装置および異常検知方法
TW201516665A (zh) 伺服器之系統錯誤資訊偵測系統及方法
TWI393003B (zh) 遠距硬體檢測系統及方法
TWI679532B (zh) 監測系統與方法
TWI449926B (zh) 傳輸介面及判斷傳輸訊號之方法
JP2012150661A (ja) プロセッサ動作検査システム、及びその検査方法
TWI675293B (zh) 主機開機檢測方法及其系統
TW201500911A (zh) 除錯裝置及除錯方法
JP6217086B2 (ja) 情報処理装置、エラー検出機能診断方法およびコンピュータプログラム
CN114490213A (zh) 电脑主板故障的监测诊断方法、系统、装置及存储介质