TW201417086A - 液晶顯示裝置 - Google Patents

液晶顯示裝置 Download PDF

Info

Publication number
TW201417086A
TW201417086A TW102133023A TW102133023A TW201417086A TW 201417086 A TW201417086 A TW 201417086A TW 102133023 A TW102133023 A TW 102133023A TW 102133023 A TW102133023 A TW 102133023A TW 201417086 A TW201417086 A TW 201417086A
Authority
TW
Taiwan
Prior art keywords
pixel
pixels
source bus
signal voltage
sub
Prior art date
Application number
TW102133023A
Other languages
English (en)
Other versions
TWI570695B (zh
Inventor
Takehisa Yoshida
Fumikazu Shimoshikiryoh
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW201417086A publication Critical patent/TW201417086A/zh
Application granted granted Critical
Publication of TWI570695B publication Critical patent/TWI570695B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136272Auxiliary lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0804Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/144Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light being ambient light
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

本發明之實施形態之液晶顯示裝置(100B)所包含之控制電路(15B),於與某行像素建立關聯之第1源極匯流排線(SA)或第2源極匯流排線(SB)電性連接於預備配線(AL1)之情形時,可將輸出至第1源極匯流排線(SA)及第2源極匯流排線(SB)之第1顯示信號電壓及第2顯示信號電壓之振動振幅,設為小於第1源極匯流排線(SA)或第2源極匯流排線(SB)未電性連接於預備配線(AL1)之情形者。

Description

液晶顯示裝置
本發明係關於一種液晶顯示裝置,尤其係關於一種視角特性優異之液晶顯示裝置。
目前,作為TV(Television,電視)用途等之液晶顯示裝置,主要使用有垂直配向模式(VA(Vertical Alignment,垂直配向)模式)及橫向電場模式(包括IPS(In-Plane Switching,面內切換)模式、FFS(Fringe Field Switching,邊緣電場切換)模式)之液晶顯示裝置。再者,有時將橫向電場模式稱為IPS模式。
其中,VA模式之液晶顯示裝置與IPS模式之液晶顯示裝置相比,γ特性之視角依存性較大。所謂γ特性係指輸入灰階-亮度特性。一般而言,觀察方向(即視角)以自顯示面法線之角度(極角)與表示顯示面內之方位之方位角表示。VA模式之液晶顯示裝置之γ特性尤其對於觀察方向之極角之依存性較大。即,自正面(顯示面法線方向)觀察時之γ特性與自傾斜方向觀察時之γ特性互不相同,因此灰階顯示狀態根據觀察方向(極角)而不同。
因此,為了降低VA模式之液晶顯示裝置之γ特性之視角依存性,例如,如本申請人之專利文獻1中記載之具有多像素構造之液晶顯示裝置得到實用化。所謂多像素構造係指1個像素具有亮度不同之複數個子像素之構造。再者,本說明書中,「像素」係指液晶顯示裝置進 行顯示之最小單位,於彩色液晶顯示裝置之情形時,係指顯示各個原色(典型而言為R(red,紅色)、G(green,綠色)或B(blue,藍色))之最小單位,有時稱為「點」。
具有多像素構造之液晶顯示裝置之像素包含可對液晶層施加互不相同之電壓之複數個子像素。例如,像素於至少顯示某個中間灰階時包含呈現不同之亮度之2個子像素。於由2個子像素構成1個像素之情形時,一子像素之亮度高於該像素應顯示之亮度(亮子像素),另一子像素之亮度低於該像素應顯示之亮度(暗子像素)。
多像素構造亦稱為像素分割構造,已知有各種方式者。例如,專利文獻1之圖1所示之液晶顯示裝置之各像素包含2個子像素,自分別對應於2個子像素之2條源極匯流排線(顯示信號線)對2個子像素供給互不相同之顯示信號電壓。此處,將該方式稱為源極直接多像素方式。
另一方面,對專利文獻1之圖12所示之液晶顯示裝置之各像素所包含之2個子像素供給相同之顯示信號電壓。此處,如圖12所示,針對每個子像素設置輔助電容,針對每個子像素使構成輔助電容之輔助電容對向電極(連接於CS(Capacitance,電容)匯流排線)電性獨立,於TFT(Thin Film Transistor,薄膜電晶體)自接通切換為斷開之後,使供給至輔助電容對向電極之電壓(稱為輔助電容對向電壓)產生變化,藉此利用電容分割,使2個子像素之對液晶層施加之實效電壓互不相同。此處,將該方式稱為CS擺動方式。CS擺動方式與源極直接方式相比,具有可減少源極匯流排線之條數之優點。如例示般,於各像素包含2個子像素之情形時,於CS擺動方式中,與源極直接方式相比,可使信號線之條數減半。
先前技術文獻 專利文獻
專利文獻1:日本專利特開2004-62146號公報(美國專利第6958791號說明書)
專利文獻2:國際公開第2007/034876號(美國專利第8159432號說明書)
專利文獻3:日本專利特開平3-23425號公報(美國專利第5268678號說明書)
藉由採用上述多像素構造,可改善液晶顯示裝置、尤其VA模式之液晶顯示裝置之γ特性之視角(尤其極角)依存性。然而,例如存在如下問題:如下文詳細敍述般,即便藉由先前之多像素驅動改善γ特性之視角依存性,亦無法充分降低色再現性之視角依存性。
因此,於本申請人之專利文獻2中揭示有如下液晶顯示裝置:為了降低色再現性之視角依存性,藉由調整原色像素(典型而言為紅色(R)像素、綠色(G)像素及藍色(B)像素)之各者中之亮子像素之面積比率及/或點亮時間,而降低人之皮膚之顏色(以下稱為「膚色」)之色再現性之視角依存性。
然而,專利文獻2中記載之液晶顯示裝置存在能夠改善色再現性之視角依存性之顏色受到限制、或驅動方法變得複雜等問題。
根據本發明者之研究,為了降低色再現性之視角依存性,供給至像素中所包含之2個以上之子像素的顯示信號電壓之組合之自由度較高,源極直接多像素方式較為有利。
另一方面,於源極直接多像素方式之液晶顯示裝置中,存在量產性較差之問題。其原因在於,例如專利文獻3中所記載之使用預備配線之方法無法實質性地修正源極匯流排線之斷線。
本發明係為解決上述問題中之至少一者而完成者,其目的在於 提供一種能夠修正源極匯流排線之斷線之源極直接多像素方式之液晶顯示裝置、及/或提供一種能夠降低色再現性之視角依存性之具有多像素構造之液晶顯示裝置。
本發明之實施形態之液晶顯示裝置包括:複數個像素,其等排列為具有列及行之矩陣狀者,且各自含有第1子像素及第2子像素;第1 TFT及第2 TFT,其等與上述複數個像素之各者建立關聯;第1源極匯流排線及第2源極匯流排線,該第1源極匯流排線經由上述第1 TFT連接於上述第1子像素,該第2源極匯流排線經由上述第2 TFT連接於上述第2子像素;預備配線,其可與上述第1源極匯流排線及/或上述第2源極匯流排線電性連接;及控制電路,其構成為接收賦予上述複數個像素應呈現之灰階之輸入顯示信號,而產生供給至上述複數個像素之各者之上述第1子像素及上述第2子像素的第1顯示信號電壓及第2顯示信號電壓,並分別輸出至上述第1源極匯流排線及上述第2源極匯流排線;且上述控制電路於與某行像素建立關聯之上述第1源極匯流排線或上述第2源極匯流排線電性連接於上述預備配線之情形時,可將輸出至與上述某行像素建立關聯之上述第1源極匯流排線及上述第2源極匯流排線的上述第1顯示信號電壓及上述第2顯示信號電壓之振動振幅,設為小於與上述某行像素建立關聯之上述第1源極匯流排線或上述第2源極匯流排線未電性連接於上述預備配線之情形者。此時,上述第1顯示信號電壓及上述第2顯示信號電壓之振動振幅例如以絕對值相互相等之方式進行設定。當然,上述控制電路亦可於上述第1源極匯流排線或上述第2源極匯流排線未電性連接於上述預備配線之情形時,變更上述第1顯示信號電壓及上述第2顯示信號電壓之振動振幅(例如減小)。
於某一實施形態中,上述控制電路於與上述某行像素建立關聯 之上述第1源極匯流排線或上述第2源極匯流排線電性連接於上述預備配線之情形時,可將輸出至與上述某行像素建立關聯之上述第1源極匯流排線及上述第2源極匯流排線之上述第1顯示信號電壓及上述第2顯示信號電壓之振動振幅設為零。
於某一實施形態中,上述複數個像素形成複數個彩色顯示像素,上述複數個彩色顯示像素之各者含有呈現不同顏色之3個以上之像素,上述控制電路於與上述某行像素建立關聯之上述第1源極匯流排線或上述第2源極匯流排線電性連接於上述預備配線之情形時,可根據上述某行像素所呈現之顏色,而變更上述第1顯示信號電壓或上述第2顯示信號電壓之振動振幅。
於某一實施形態中,上述複數個像素形成複數個彩色顯示像素,上述複數個彩色顯示像素之各者含有呈現不同顏色之3個以上之像素,上述控制電路構成為基於藉由上述輸入顯示信號而賦予之上述複數個像素中之任意某像素應呈現之灰階、及上述任意某像素所屬之彩色顯示像素中所包含之其餘之2個以上之像素應呈現之灰階,產生分別供給至上述任意某像素之上述第1子像素及第2子像素之第1顯示信號電壓及第2顯示信號電壓,並分別輸出至上述第1源極匯流排線及上述第2源極匯流排線。
於某一實施形態中,上述控制電路針對上述任意某像素應呈現之某1個灰階,可根據上述其餘之2個以上之像素應呈現之灰階,而產生2個以上之具有不同之絕對值之上述第1顯示信號電壓及上述第2顯示信號電壓。即,即便於上述第1像素呈現之灰階相同之情形時,亦可藉由上述第2像素及上述第3像素呈現之灰階,而使供給至上述第1像素之上述第1子像素及上述第2子像素的上述第1顯示信號電壓及上述第2顯示信號電壓之絕對值不同。例如,即便上述第1像素呈現之灰階相同,亦於包含上述第1像素、上述第2像素及上述第3像素之彩色 顯示像素呈現之顏色為膚色之情形與無彩色半色調(灰色)之情形時,使上述第1像素之子像素間灰階差不同。
於某一實施形態中,上述第1源極匯流排線及上述第2源極匯流排線沿上述行方向延伸,於上述複數個像素之各者中,上述第1子像素及第2子像素沿上述行方向排列,自上述第1源極匯流排線供給之上述第1顯示信號電壓及自上述第2源極匯流排線供給之上述第2顯示信號電壓之極性各自於圖框中固定。
於某一實施形態中,自上述第1源極匯流排線供給之上述第1顯示信號電壓之極性與自上述第2源極匯流排線供給之上述第2顯示信號電壓之極性於圖框中互為相反。
於某一實施形態中,上述複數個像素中沿上述行方向排列之像素為呈現相同之顏色之像素,屬於在上述行方向鄰接之2個像素且電性連接於上述第1源極匯流排線之2個子像素於上述行方向鄰接。
於某一實施形態中,上述複數個彩色顯示像素中之任意某彩色顯示像素包含第1像素至第m像素之m個像素,此處m為3以上之整數,且將上述第1像素至上述第m像素之各像素應呈現之灰階分別設為第1灰階GL1至第m灰階GLm,將上述第1像素至上述第m像素分別呈現上述第1灰階GL1至上述第m灰階GLm時之各者之正面視角下之亮度以呈現最高灰階時之正面視角下之亮度為1而進行標準化所得的亮度設為第1正面標準化亮度NL1至第m正面標準化亮度NLm,將傾斜60°視角下之亮度以呈現最高灰階時之傾斜60°視角下之亮度為1而進行標準化所得的亮度設為第1傾斜視角標準化亮度IL1至第m傾斜視角標準化亮度ILm時,上述控制電路構成為以將上述第1正面標準化亮度NL1至上述第m正面標準化亮度NLm以上述第1正面標準化亮度NL1至上述第m正面標準化亮度NLm中最大的值進行標準化所得之各者之正面像素間亮度比、與將上述第1傾斜視角標準化亮度IL1至上述第m 傾斜視角標準化亮度ILm以上述第1傾斜視角標準化亮度IL1至上述第m傾斜視角標準化亮度ILm中最大的值進行標準化所得之各者之傾斜60°像素間亮度比的差之最大值成為0.25以下之方式,產生分別供給至上述第1像素至上述第m像素之各者之上述第1子像素及上述第2子像素的上述第1顯示信號電壓及上述第2顯示信號電壓。
於某一實施形態中,上述複數個彩色顯示像素中之任意某彩色顯示像素包含第1像素至第m像素之m個像素,此處m為3以上之整數,且將上述第1像素至上述第m像素之各像素應呈現之灰階分別設為第1灰階GL1至第m灰階GLm,上述第1灰階GL1至上述第m灰階GLm包含至少2個不同之灰階時,上述控制電路構成為產生絕對值相等之電壓作為分別供給至應呈現上述第1灰階GL1至上述第m灰階GLm中之值最大之灰階之像素之上述第1子像素及上述第2子像素的上述第1顯示信號電壓及上述第2顯示信號電壓。
於某一實施形態中,上述控制電路構成為:以供給至上述彩色顯示像素所包含之上述m個像素中呈現上述最高灰階之像素以外之複數個像素之各者之上述第1子像素及上述第2子像素之各者的上述第1顯示信號電壓與上述第2顯示信號電壓之絕對值之差成為最大之方式,產生上述第1顯示信號電壓及上述第2顯示信號電壓。
例如,於彩色顯示像素呈現之顏色為膚色之情形時,紅色像素之灰階>綠色像素之灰階>藍色像素之灰階,因此紅色像素之子像素間灰階差為零,綠色像素及藍色像素之各者之子像素間灰階差取最大值。
又,例如,於彩色顯示像素呈現之顏色為無彩色半色調之情形時,藍色像素及綠色像素之子像素間灰階差為零,紅色像素之子像素間灰階差取最大值。
於某一實施形態中,上述複數個彩色顯示像素之各者包含紅色 像素、綠色像素及藍色像素。
於某一實施形態中,上述複數個彩色顯示像素之各者進而包含黃色像素。亦可包含白色像素代替上述黃色像素。進而,上述複數個彩色顯示像素之各者亦可包含紅色像素、綠色像素、藍色像素、青色像素、洋紅色像素及黃色像素。
於某一實施形態中,上述第1 TFT及上述第2 TFT具有氧化物半導體層作為活性層。上述氧化物半導體層包含IGZO(Indium Gallium Zinc Oxide,氧化銦鎵鋅)。
根據本發明之實施形態,提供一種能夠進行斷線之修正之源極直接多像素方式之液晶顯示裝置。本發明之實施形態之液晶顯示裝置具有可電性連接已產生斷線之源極匯流排線之預備配線,控制電路可減小供給至連接於預備配線之源極匯流排線的顯示信號電壓之振動振幅。因此,可使連接於經斷線修正之源極匯流排線之像素不易被視認到。
又,根據本發明之實施形態,提供一種能夠降低色再現性之視角依存性之具有多像素構造之液晶顯示裝置。本發明之實施形態之液晶顯示裝置具有可任意地控制供給至各像素所包含之2個子像素之顯示信號電壓之振幅之構成,根據彩色顯示像素所呈現之顏色,而控制各像素中之子像素間灰階差。因此,可根據彩色顯示像素所呈現之顏色,以降低色再現性之視角依存性之方式控制各像素中之子像素間灰階差。
10A、10B‧‧‧液晶顯示面板
15A、15B‧‧‧控制電路
20、20A、20B‧‧‧亮暗分割控制電路
22B、22G、22R‧‧‧原色亮暗分割控制電路
22BA、22BB、22GA、22GB、22RA、22RB‧‧‧原色亮暗分割控制電路
24‧‧‧源極匯流排線指定電路
100A、100B、200‧‧‧液晶顯示裝置
A1~A4‧‧‧點
AL1、AL2‧‧‧預備配線
B1~B4‧‧‧點
BM‧‧‧黑色矩陣
CP‧‧‧彩色顯示像素
CS‧‧‧電容
CS1‧‧‧第1輔助電容
CS2‧‧‧第2輔助電容
DA、DB‧‧‧汲極連接配線
G、G(m)‧‧‧閘極匯流排線
P‧‧‧像素
SA、SA(n)‧‧‧第1源極匯流排線
SB、SB(n)‧‧‧第2源極匯流排線
SLC1‧‧‧第1液晶電容
SLC2‧‧‧第2液晶電容
SP1‧‧‧第1子像素
SP2‧‧‧第2子像素
SPE1‧‧‧第1子像素電極
SPE2‧‧‧第2子像素電極
SX、SX1、SX2、SX3‧‧‧源極匯流排線
SXc、SX1c、SX3c‧‧‧切斷部位
SX1t1、SX1t2、SXt1、SXt2‧‧‧部位
T1‧‧‧第1 TFT
T2‧‧‧第2 TFT
圖1係本發明之實施形態之液晶顯示裝置100A之模式圖。
圖2係液晶顯示裝置100A所包含之液晶顯示面板10A之模式圖。
圖3係表示已進行多像素驅動時之亮子像素及暗子像素之顯示灰 階與標準化亮度之關係之曲線圖。
圖4(a)~(c)係用以說明未進行多像素驅動時之顯示特性之圖。
圖5(a)~(c)係用以說明先前之已進行多像素驅動時之顯示特性之圖。
圖6(a)~(c)係用以說明本發明之實施形態之已進行多像素驅動時之顯示特性之圖。
圖7係表示供給至2個子像素之顯示信號電壓之波形之圖。
圖8(a)~(c)係分別表示供給至R像素、G像素及B像素所包含之2個子像素之第1及第2顯示信號電壓之波形之例之圖。
圖9係表示以R像素、G像素及B像素呈現某種膚色時之R像素、G像素及B像素之多像素驅動之有無之組合與色再現性之視角依存性之關係的圖。
圖10係表示以R像素、G像素及B像素呈現某種無彩色半色調(灰色)時之R像素、G像素及B像素之多像素驅動之有無之組合與色再現性之視角依存性之關係的圖。
圖11(a)~(c)係表示用以於本發明之實施形態之液晶顯示裝置中產生供給至2個子像素之顯示信號電壓之查找表之例的圖。
圖12係表示用以於本發明之實施形態之液晶顯示裝置中產生供給至2個子像素之顯示信號電壓之查找表之另一例的圖。
圖13係表示用以於本發明之實施形態之液晶顯示裝置中產生供給至2個子像素之顯示信號電壓之查找表之又一例的圖。
圖14係用以說明使用預備配線修正源極直接多像素方式之液晶顯示裝置中之源極匯流排線之斷線之情形時之問題的圖。
圖15係本發明之另一實施形態之液晶顯示裝置100B之模式圖。
圖16(a)係表示自亮暗分割控制電路20A輸出至第1源極匯流排線SA之第1顯示信號電壓SA1及輸出至第2源極匯流排線SB之第2顯示信 號電壓SB1之波形之例的圖,(b)係表示自亮暗分割控制電路20B輸出至第1源極匯流排線SA之第1顯示信號電壓SA2及輸出至第2源極匯流排線SB之第2顯示信號電壓SB2之波形之例的圖。
圖17係表示藉由供給至經斷線修正之源極匯流排線之顯示信號電壓而獲得之灰階-亮度特性之例的圖。
圖18係用以說明供給具有與供給至經斷線修正之源極匯流排線SX1、正常之源極匯流排線SX2者相同之振動波形之顯示信號電壓時之問題的液晶顯示面板之模式圖。
圖19(a)~(d)係表示供給具有與供給至經斷線修正之源極匯流排線SX1、正常之源極匯流排線者相同之振動波形之顯示信號電壓時的圖18中之源極匯流排線SX1上之點A1~A4之電壓波形及源極匯流排線SX2上之點B1~B4之電壓波形的圖。
圖20(a)及(b)係表示對經斷線修正之源極匯流排線SX1供給具有非振動波形之顯示信號電壓時的圖18中之源極匯流排線SX1上之點A1及A2之電壓波形及源極匯流排線SX2上之點B1及B2之電壓波形的圖。
圖21(a)係表示亮暗分割控制電路20A之具體動作之例之圖,(b)及(c)係表示亮暗分割控制電路20B之具體動作之例之圖。
圖22係表示本發明之實施形態之液晶顯示裝置中之像素排列之一例的圖。
圖23係表示本發明之實施形態之液晶顯示裝置中之像素排列之另一例的圖。
圖24係表示本發明之實施形態之液晶顯示裝置之像素之具體構成之例的模式性俯視圖。
圖25係圖24所示之像素之等效電路圖。
以下,參照圖式說明本發明之實施形態之液晶顯示裝置及其驅動方法。再者,本發明之實施形態並不限定於以下所例示之實施形態。
首先,說明可藉由源極直接多像素方式降低色再現性之視角依存性之液晶顯示裝置及其驅動方法,其後,說明可修正源極匯流排線之斷線之源極直接多像素方式之液晶顯示裝置。
(利用源極直接多像素方式之色再現性之視角依存性之降低)
如圖1所示,本發明之實施形態之液晶顯示裝置100A包括:液晶顯示面板10A,其包含排列為具有列及行之矩陣狀之複數個像素P;及控制電路15A,其接收賦予複數個像素P應呈現之灰階之輸入顯示信號,而對複數個像素P之各者供給顯示信號電壓。亦存在控制電路15A之部分或全部與液晶顯示面板10A形成為一體之情況。
各像素P包含第1子像素SP1及第2子像素SP2,自第1源極匯流排線SA對第1子像素SP1供給第1顯示信號電壓,自第2源極匯流排線SB對第2子像素SP2供給第2顯示信號電壓。第1顯示信號電壓與第2顯示信號電壓係自相互電性獨立之2條源極匯流排線SA及SB供給,因此可為任意之電壓。
液晶顯示裝置100A例如為以常黑模式(normally black mode)進行顯示之VA模式之液晶顯示裝置。液晶顯示裝置100A於至少顯示某個中間灰階時,使第1顯示信號電壓與第2顯示信號電壓不同,藉此使第1子像素SP1及第2子像素SP2所呈現之灰階互不相同。某個中間灰階例如亦可僅於呈現低於96/255灰階(表示256灰階顯示(0灰階~255灰階)之96灰階)之灰階時進行多像素驅動。
再者,此處,「中間灰階」不包含最高灰階(白)及最低灰階(黑)。於像素僅由2個子像素構成之情形時,藉由2個子像素呈現像素應呈現之灰階。因此,相對於藉由輸入顯示信號而賦予之像素應呈現之灰 階,一個子像素呈現之灰階較高(亮子像素),另一個子像素呈現之灰階較低(暗子像素)。此時,2個子像素呈現之灰階之組合存在複數個。2個子像素呈現之灰階之差(以下有時簡稱為子像素間灰階差)越大,改善γ特性之效果越大。於不進行多像素驅動之情形時,2個子像素呈現之灰階與像素應呈現之灰階相同。
其次,參照圖2說明液晶顯示面板10A之構成。
液晶顯示面板10A所包含之複數個像素P形成複數個彩色顯示像素CP,複數個彩色顯示像素CP之各者包含呈現不同之顏色之3個以上之像素P。此處,例示彩色顯示像素CP由紅色像素(R像素)、綠色像素(G像素)及藍色像素(B像素)構成之例。又,例示各色之像素P排列為條紋狀之例。
排列為矩陣狀之像素P由列編號與行編號特定,例如,m列n行之像素P表示為P(m、n)。例如n行之像素行Pn為紅色(R),n+1行之像素行Pn+1為綠色(G),n+2行之像素行Pn+2為藍色(B)。列方向上鄰接之3個像素P、例如m列之像素列Pm中,P(m、n)、P(m、n+1)及P(m、n+2)構成1個彩色顯示像素CP。
複數個像素P之各者包含經由第1 TFTT1電性連接於第1源極匯流排線SA之第1子像素SP1、及經由第2 TFTT2電性連接於第2源極匯流排線SB之第2子像素SP2。第1 TFTT1及第2 TFTT2例如如此處所示般構成為連接於共用之閘極匯流排線G而被供給共用之掃描信號,但並不限定於此,亦可自不同之閘極匯流排線G供給掃描信號。於根據掃描信號將第1 TFTT1及第2 TFTT2設為ON狀態之期間,第1及第2顯示信號電壓自第1及第2源極匯流排線SA及SB分別被供給至第1及第2子像素SP1及SP2。如此為了自2條源極匯流排線SA及SB對1個像素P供給顯示信號電壓,較佳為TFT之驅動能力較高,第1 TFTT1及第2 TFTT2例如為具有氧化物半導體層作為活性層之TFT。
氧化物半導體層例如包含IGZO。此處,IGZO為In(銦)、Ga(鎵)、Zn(鋅)之氧化物,且廣泛包含In-Ga-Zn-O系氧化物。IGZO可為非晶質,亦可為結晶質。作為結晶質IGZO層,較佳為c軸與層面大致垂直地配向之結晶質IGZO層。此種IGZO層之結晶構造例如揭示於日本專利特開2012-134475號公報中。為加以參考,將日本專利特開2012-134475號公報之所有揭示內容引用於本說明書中。
如圖1所示,液晶顯示裝置100A之控制電路15A具有亮暗分割控制電路20。亮暗分割控制電路20例如針對每種原色(此處按R、G及B)而包含原色亮暗分割控制電路22R、22G及22B。具有亮暗分割控制電路20之控制電路15A構成為:基於藉由輸入顯示信號而賦予之任意某像素P應呈現之灰階、及該像素P所屬之彩色顯示像素CP中所包含之其餘之2個以上之像素P應呈現之灰階,產生分別供給至該像素P之第1子像素SP1及第2子像素SP2之第1顯示信號電壓及第2顯示信號電壓,並分別輸出至第1源極匯流排線SA及第2源極匯流排線SB。即,關於任意某像素P應呈現之某1個灰階,控制電路15A可根據該像素P所屬之彩色顯示像素CP中所包含之其餘之2個以上之像素應呈現之灰階,而產生2個以上之具有不同之絕對值之第1顯示信號電壓及第2顯示信號電壓。因此,例如,於彩色顯示像素包含呈現互不相同之顏色之第1像素(例如R像素)、第2像素(例如G像素)及第3像素(例如B像素)時,即便於第1像素(R像素)呈現之灰階相同之情形時,亦可藉由第2像素及第3像素呈現之灰階,而使供給至第1像素之第1子像素及第2子像素之第1顯示信號電壓及第2顯示信號電壓之絕對值不同。例如,如其後例示具體例般,即便R像素呈現之灰階相同,亦可於彩色顯示像素呈現之顏色為膚色之情形與為無彩色半色調(灰色)之情形時,使R像素之子像素間灰階差不同。
再者,控制電路15A一般具有時序控制電路、閘極匯流排線(掃 描線)驅動電路、源極匯流排線(信號線)驅動電路等,但此處為簡單起見而省略。
圖3係表示已進行多像素驅動時之亮子像素及暗子像素之顯示灰階與標準化亮度之關係的曲線圖。圖3為一例。圖3之橫軸表示像素應顯示之灰階即顯示灰階(0灰階~255灰階),縱軸表示將2個子像素分別呈現之亮度以最大值為1進行標準化所得之亮度。再者,例示有亮子像素與暗子像素之面積比為1:1之情形。
亮子像素與暗子像素之間之標準化亮度之差(將亮度轉換為灰階而求出之差成為子像素間灰階差)越大,降低γ特性之視角依存性之效果越大。因此,如圖3所例示般,暗子像素之標準化亮度較佳為儘可能地為0.00(顯示灰階為0灰階),若亮子像素之標準化亮度為最大(即1.00(顯示灰階為255灰階)),暗子像素之標準化亮度為0.00(顯示灰階為0),則於無法獲得像素之所期望之顯示灰階之情形時,較佳為以使暗子像素之標準化亮度超過0.00之方式產生第1及第2顯示信號電壓。如圖3所示,於亮子像素與暗子像素之面積比為1:1之情形時,於像素之顯示灰階為最低灰階(0/255灰階=黑)至186/255灰階之期間,暗子像素之顯示灰階為0灰階,僅亮子像素之顯示灰階增大,於像素之顯示灰階為187/255灰階至最高灰階(255/255灰階=白)時,亮子像素之顯示灰階為255/255灰階且固定(飽和),僅暗子像素之顯示灰階增大。
其次,參照圖4~圖6,說明利用多像素驅動之γ特性之視角依存性及色再現性之視角依存性。
圖4(a)~(c)係用以說明未進行多像素驅動時之顯示特性之圖,圖5(a)~(c)係用以說明先前之已進行多像素驅動時之顯示特性之圖。圖6(a)~(c)係用以說明本發明之實施形態之已進行多像素驅動時之顯示特性的圖。此處,例示應顯示之灰階為R像素180/255灰階、G像素 120/255灰階及B像素80/255灰階之情形。
首先,於未進行多像素驅動之情形時,如圖4(a)所示,R、G及B像素之各者之亮子像素及暗子像素應呈現之灰階分別與R、G及B像素應呈現之灰階相同。將此時之各像素之標準化亮度之視角依存性示於圖4(b)。圖4(b)所示之視角依存性表示對於方位角0°或180°(顯示面之水平方向)下之極角θ(自顯示面法線之角)之依存性。此處,有時將極角θ稱為視角θ。圖5(b)及圖6(b)亦相同。
根據圖4(b)可知,隨著視角θ(絕對值)變大,R、G及B像素之所有標準化亮度增大。如此若將視角向傾斜方向傾斜則亮度上升之現象被稱為白階提高,顯示之顏色看上去發白。
該現象例如可藉由使用圖4(c)所示之參數而定量地進行評價。
圖4(c)表示關於R、G及B像素之各者,自正面觀察時之標準化亮度、自極角為60°之傾斜視角觀察時之標準化亮度、及將自極角為60°之傾斜視角觀察時之標準化亮度除以自正面觀察時之標準化亮度所得之視角亮度比(傾斜/正面)。圖4(c)進而表示有將R、G及B像素之各者之自正面觀察時之標準化亮度及自極角為60°之傾斜視角觀察時之標準化亮度分別以關於R、G及B像素內應顯示之灰階最高之R像素之各標準化亮度為1.00而進行標準化所得之值(RGB亮度比(亦稱為像素間亮度比)),並且表示有由自極角為60°之傾斜視角觀察時之RGB亮度比減去自正面觀察時之RGB亮度比所得之值(RGB亮度比變化(傾斜-正面))。RGB亮度比變化(傾斜-正面)之值係表示傾斜視角下之色偏之參數。
如圖4(c)所示,R像素、G像素及B像素之視角亮度比(傾斜/正面)分別為1.48、2.94及5.65,可知關於任一像素,傾斜60°視角下之標準化亮度均大於正面視角下之標準化亮度,顯示之顏色看上去發白。再者,於傾斜視角下亮度上升之程度(視角亮度變化)係應顯示120/255灰 階之G像素(2.94)大於應顯示180/255灰階之R像素(1.48),進而應顯示80/255灰階之B像素(5.65)大於應顯示120/255灰階之G像素。關於以最高灰階色為基準之RGB亮度比(像素間亮度比),自正面觀察時(即,顯示應顯示之顏色時),R像素:G像素:B像素=1.00:0.40:0.15,相對於此,自傾斜60°觀察時,R像素:G像素:B像素=1.00:0.79:0.56,可知G像素及B像素之亮度過大。
色再現性之視角依存性之不同可由以圖4(c)之最高灰階色為基準之RGB亮度比變化(傾斜-正面)之值定量地評價。如圖4(c)所示,以最高灰階色為基準之RGB亮度比變化(傾斜-正面)之值關於呈現最高灰階色之像素即R像素為0.00,按照G像素及B像素之順序為0.39及0.41。即,可知,與3個像素中應顯示最高之灰階(此處為180/255灰階)之R像素之亮度之上升相比,應顯示低於其之灰階之G像素及B像素之亮度之上升程度較大,應顯示低於G像素之灰階之B像素之亮度之上升程度最大。如此,因傾斜視角引起之像素之亮度之上升程度依存於顯示之灰階,結果可知色再現性依存於視角。
若將自正面視角觀察時之顏色與自60°傾斜視角觀察時之顏色之差以由CIE1976 UCS(Uniform Chromaticity Scale,均勻色度標尺)色度圖上之u'v'座標間之距離(△u'v')表示之值(以下有時簡稱為「色差」)表示,則於彩色顯示像素應顯示之顏色為(R、G、B=180、120、80)時,若不進行多像素驅動,則△u'v'=0.057。
其次,如圖5(a)所示,為了降低γ特性之視角依存性,設定亮子像素與暗子像素應呈現之灰階,進行多像素驅動。為了使多像素驅動之效果達到最大,當將R像素、G像素及B像素之各暗子像素應呈現之灰階設為0灰階時,將R像素、G像素及B像素之亮子像素應呈現之灰階分別設為232、157及104。
如圖5(b)所示,各像素之暗子像素之亮度均為0.00,因此與視角 無關。另一方面,可知各像素之亮子像素之亮度之視角依存性亦與圖4(b)相比分別變小。此時,如圖5(c)所示,R像素、G像素、B像素之視角亮度比(傾斜/正面)分別為0.98、1.76及3.63,可知與圖4(c)所示之1.48、2.94及5.65相比變小。如此,藉由多像素驅動,因視角所引起之亮度之變化得到抑制。
然而,如圖5(c)所示,自傾斜60°觀察時之以最高灰階色為基準之RGB亮度比為R像素:G像素:B像素=1.00:0.72:0.55,自圖4(c)所示之未進行多像素驅動之情形時之RGB亮度比、R像素:G像素:B像素=1.00:0.79:0.56之改善較小。圖5(c)所示之以最高灰階色為基準之RGB亮度比變化(傾斜-正面)之值按照G像素及B像素之順序為0.32及0.40,較圖4(c)所示之RGB亮度比變化(傾斜-正面)之值(0.39及0.41)略微降低,但呈現最高灰階色以外之顏色之G像素及B像素之亮度之上升較大,很難說色再現性之視角依存性得到抑制。此時,△u'v'=0.056,與未進行多像素驅動之情形時之0.057之差較小。
本發明之實施形態之液晶顯示裝置100A於多像素驅動時,並非使2個子像素呈現之灰階之差達到最大,而是根據該像素P所屬之彩色顯示像素CP中所包含之其餘之2個以上之像素應呈現之灰階,設定2個子像素之灰階差。再者,因彩色顯示像素呈現之顏色及像素之顏色,亦存在灰階差設為0之情況。
於該例中,如圖6(a)所示,關於呈現最高灰階之R像素,不進行多像素驅動,即,關於R像素,將子像素間灰階差設為零,G像素及B像素之各者之子像素間灰階差係與圖5(a)所例示者同樣地以取最大值之方式進行設定。
如此,如圖6(b)所示,R像素之視角依存性與圖4(b)之R像素之視角依存性相同,G像素及B像素之視角依存性與圖5(b)之G像素及B像素之視角依存性相同。因此,如圖6(c)所示,R像素、G像素、B像素 之視角亮度比(傾斜/正面)分別為1.48、1.76及3.63。
此時,如圖6(c)所示,自傾斜60°觀察時之以最高灰階色為基準之RGB亮度比(像素間亮度比)為R像素:G像素:B像素=1.00:0.48:0.36,可知自圖5(c)中之R像素:G像素:B像素=1.00:0.72:0.55得到改善。以最高灰階色為基準之RGB亮度比變化(傾斜-正面)之值按照G像素及B像素之順序為0.08及0.22,與圖5(c)所示之RGB亮度比變化(傾斜-正面)之值(0.32及0.40)相比,顯而易見色再現性之視角依存性得到抑制。此時,△u'v'=0.034,較進行先前之多像素驅動之情形時之0.056明顯變小。如此,本發明之實施形態之液晶顯示裝置100A可降低色再現性之視角依存性。
此處,例示了彩色顯示像素由R像素、G像素及B像素構成之例,但亦可進而包含黃色像素(Ye像素)。又,亦可包含白色像素代替黃色像素。進而,複數個彩色顯示像素之各者亦可包含紅色像素、綠色像素、藍色像素、青色像素、洋紅色像素及黃色像素。
於以上述例中所示之由R像素、G像素及B像素構成之彩色顯示像素顯示R像素180/255灰階、G像素120/255灰階及B像素80/255灰階時,根據本發明之實施形態,以最高灰階色為基準之RGB亮度比變化(傾斜-正面)之值之最大值為0.22,與先前之多像素驅動時之以最高灰階色為基準之RGB亮度比變化(傾斜-正面)之值之最大值0.40相比大幅降低。當然,以最高灰階色為基準之RGB亮度比變化(傾斜-正面)之值之最大值較佳為較小,但只要小於先前之多像素驅動時之以最高灰階色為基準之RGB亮度比變化(傾斜-正面)之值之最大值,則有色再現性之視角依存性之降低效果,以最高灰階色為基準之RGB亮度比變化(傾斜-正面)之值之最大值較佳為0.25以下。
若將其一般化為彩色顯示像素包含m個像素之情形,則可以如下方式表現。任意某彩色顯示像素包含第1像素至第m像素之m個像素, 此處m為3以上之整數,且將第1像素至第m像素之各像素應呈現之灰階分別設為第1灰階GL1至第m灰階GLm,將第1像素至第m像素分別呈現第1灰階GL1至第m灰階GLm時之各者之正面視角下之亮度以呈現最高灰階時之正面視角下之亮度為1而進行標準化所得之亮度設為第1正面標準化亮度NL1至第m正面標準化亮度NLm,將傾斜60°視角下之亮度以呈現最高灰階時之傾斜60°視角下亮度為1而進行標準化所得之亮度設為第1傾斜視角標準化亮度IL1至第m傾斜視角標準化亮度ILm時,於某一實施形態中,控制電路15構成為:以將第1正面標準化亮度NL1至第m正面標準化亮度NLm以第1正面標準化亮度NL1至第m正面標準化亮度NLm中最大的值進行標準化所得之各者之正面像素間亮度比、與將第1傾斜視角標準化亮度IL1至第m傾斜視角標準化亮度ILm以第1傾斜視角標準化亮度IL1至第m傾斜視角標準化亮度ILm中最大的值進行標準化所得之各者之傾斜60°像素間亮度比的差之最大值成為0.25以下之方式,產生分別供給至第1像素至第m像素之各者之第1子像素及第2子像素的第1顯示信號電壓及第2顯示信號電壓。
其次,參照圖2及圖7,對液晶顯示面板10A中之像素P及子像素SP1、SP2與第1源極匯流排線SA及第2源極匯流排線SB之連接關係、分別供給至第1源極匯流排線SA及第2源極匯流排線SB之第1顯示信號電壓及第2顯示信號電壓之波形進行說明。
如圖2所示,第1源極匯流排線SA及第2源極匯流排線SB沿行方向延伸,於複數個像素P之各者中,第1子像素SP1及第2子像素SP2沿行方向排列。如上所述,沿行方向排列之像素P係呈現相同之顏色之像素。又,屬於行方向上鄰接之2個像素P且電性連接於第1源極匯流排線SA之2個子像素於行方向上鄰接。例如,像素P(m、n)之子像素SP1與像素P(m+1、n)之子像素SP2均經由第1 TFTT1電性連接於第1源極匯流排線SA且相互鄰接。
圖7中表示自第1源極匯流排線SA供給之第1顯示信號電壓及自第2源極匯流排線SB供給之第2顯示信號電壓之波形之例。
如圖7所示,自第1源極匯流排線SA供給之第1顯示信號電壓及自第2源極匯流排線SB供給之第2顯示信號電壓之極性分別於圖框中固定。又,自第1源極匯流排線SA供給之第1顯示信號電壓之極性與自第2源極匯流排線SB供給之第2顯示信號電壓之極性於圖框中互為相反。此處,所謂圖框係指選擇某個閘極匯流排線(掃描線)至下一次選擇該閘極匯流排線為止之期間,有時亦稱為1垂直掃描期間。又,第1顯示信號電壓及第2顯示信號電壓之極性於每個圖框或2圖框以上之週期反轉。圖框週期以上之週期內之極性之反轉於長時間驅動時,可以不對液晶層施加直流電壓之方式適當設定。
若對具有圖2所示之構成之液晶顯示面板10A供給圖7所示之第1及第2顯示信號電壓,則顯示信號電壓之極性反轉之週期成為1圖框,於各圖框中實現點反轉,因此可抑制消耗電力,並且提昇顯示品質。此時,例如於某個像素行之像素呈現某個中間灰階,且賦予子像素間灰階差而形成亮子像素與暗子像素時,於像素行中,電性連接於第1源極匯流排線SA之亮子像素與電性連接於第2源極匯流排線SB之亮子像素交替地配置。
此時,第1顯示信號電壓及第2顯示信號電壓成為於每1水平掃描期間(有時稱為「1H」)振幅產生變化之振動電壓(振動之週期為2H)。即,於第1顯示信號電壓及第2顯示信號電壓之各者中,於每1水平掃描期間,交替出現亮子像素用之振幅與暗子像素用之振幅。再者,顯示信號電壓之大小(振幅)係以對向電壓(亦稱為共用電壓)為基準時之顯示信號電壓之大小(振幅)。再者,所謂1水平掃描期間係指選擇某條閘極匯流排線(例如第m條)之時刻與選擇下一條閘極匯流排線(例如第m+1條)之時刻之差(期間)。
圖8(a)~(c)中分別表示供給至R像素、G像素及B像素所包含之2個子像素之第1及第2顯示信號電壓之波形之例。
如上所述,本發明之實施形態之液晶顯示裝置100A中,自第1源極匯流排線SA對各像素P所包含之第1子像素SP1供給第1顯示信號電壓,自第2源極匯流排線SB對第2子像素SP2供給第2顯示信號電壓。第1顯示信號電壓與第2顯示信號電壓係自相互電性獨立之2條源極匯流排線SA及SB供給,因此可為任意之電壓。因此,可如圖8(a)~(c)所示般自由地設定供給至構成1個彩色顯示像素之R像素、G像素及B像素之第1子像素SP1及第2子像素SP2的第1顯示信號電壓及第2顯示信號電壓。
其次,參照圖9及圖10,對若決定供給至每個像素(例如、R像素、G像素及B像素)之第1顯示信號電壓及第2顯示信號電壓,則是否可降低色再現性之視角依存性進行說明。
圖9係表示以R像素、G像素及B像素顯示某種膚色時之R像素、G像素及B像素之多像素驅動之有無之組合與色再現性之視角依存性之關係的圖。
再者,此處,所謂膚色,如專利文獻2中所記載般,R像素、G像素及B像素之灰階之範圍(最小值~最大值)係R像素為105~255灰階、G像素為52~223灰階、B像素為44~217灰階,且三原色之灰階滿足R像素>G像素>B像素之關係。關於顯示裝置之色再現性,記憶色受到重視。大部分情況下顯示裝置中所顯示之圖像無法與被攝體直接進行比較,因此顯示圖像與觀察者所記憶之圖像之關係較為重要。關於電視機用途之顯示裝置,於記憶色中,亦認為膚色尤其重要。
圖9所示之例係以R像素、G像素及B像素分別應顯示之灰階顯示88/255灰階、61/255灰階、39/255灰階之膚色之情形。圖9中之橫軸所記載之A係指「無多像素」,於2個子像素呈現相同之灰階之情形時, B係指「有多像素」,此時第1子像素與第2子像素之灰階差設定為最大。圖9之縱軸係將自正面視角觀察時之顏色與自60°傾斜視角觀察時之顏色的差以CIE1976 UCS色度圖上之u'v'座標間之距離(△u'v')表示之值(色差)。
自圖9可知,於No.1~No.8之組合中,將No.4之R像素設為「無多像素」,將G像素及B像素設為「有多像素」之情形時(與圖6之例相同)之色差未達0.03,亦可小於其他組合。
彩色顯示像素包含第1像素至第m像素之m個(m為3以上之整數)像素,將第1像素至第m像素之各像素應呈現之灰階分別設為第1灰階GL1至第m灰階GLm,第1灰階GL1至第m灰階GLm包含至少2個不同之灰階時,於某一實施形態中,控制電路15A可構成為產生絕對值相等之電壓作為分別供給至應呈現第1灰階GL1至第m灰階GLm中之值最大之灰階之像素之第1子像素及第2子像素的第1顯示信號電壓及第2顯示信號電壓。藉由此種控制電路15A,可改善上述包含膚色之半色調(無彩色除外)之色再現性之視角依存性。
圖10係表示以R像素、G像素及B像素呈現某種無彩色半色調(灰色)時之R像素、G像素及B像素之多像素驅動之有無之組合與色再現性之視角依存性之關係的圖。若著色無彩色半色調,則對觀察者造成不適感,因此抑制無彩色半色調之著色於色再現性方面較為重要。
圖10所示之例係以R像素、G像素及B像素分別應呈現之灰階呈現135/255灰階、135/255灰階、135/255灰階之無彩色半色調之情形。
自圖10可知,No.1~No.8之組合中,將No.5之R像素設為「有多像素」,將G像素及B像素設為「無多像素」之情形時之色差成為0.02以下,亦可小於其他組合。
彩色顯示像素包括包含藍色像素及綠色像素之第1像素至第m像素之m個(m為3以上之整數)像素,將第1像素至第m像素之各像素應呈 現之灰階內之最高灰階設為GLmax,將最低灰階設為GLmin,GLmax/GLmin處於0.95以上且1.05以下之範圍內時,於某一實施形態中,控制電路15A可構成為產生絕對值相等之電壓作為分別供給至藍色像素及綠色像素之第1子像素及第2子像素之第1顯示信號電壓及第2顯示信號電壓。例如,於GLmax/GLmin處於0.95以上且1.05以下之範圍內時,彩色顯示像素呈現之顏色接近無彩色半色調,因此可藉由上述控制電路,降低色再現性之視角依存性。
較佳為如上述例中所示般,供給至設為「有多像素」之像素之第1子像素及第2子像素之各者的第1顯示信號電壓與第2顯示信號電壓之絕對值之差為最大,但並不限定於此。可根據液晶顯示面板之γ特性而適當變更。
其次,參照圖11~圖13,說明用以於控制電路15A中產生供給至2個子像素之顯示信號電壓之查找表之例。
圖11表示例如於參照圖9說明之呈現最高灰階之R像素設為「無多像素」、G像素及B像素設為「有多像素」之情形時所使用之查找表。
例如,如圖11(a)所示,R像素為0灰階時,R像素不可能為最高灰階,因此使用與先前相同之查找表即可。再者,圖中省略數值。
如圖11(b)所示,例如,R像素呈現180/255灰階,G像素呈現120/255灰階,B像素呈現80/255灰階(相當於膚色)時,R像素於「無多像素驅動」下呈現180/255灰階,G像素及B像素分別以灰階差達到最大之方式被賦予灰階差。
於R像素呈現255/255灰階時,關於除0灰階及255灰階以外之所有灰階,以於G像素及B像素中各者之子像素間灰階差達到最大之方式,對圖11(c)所示之查找表賦予數值。再者,圖中省略數值。
與圖11同樣地,分別準備呈現最高灰階之像素為G像素之情形時 之查找表、呈現最高灰階之像素為B像素之情形時之查找表,例如分別儲存於圖1所示之原色亮暗分割控制電路22R、22G及22B內之記憶體中。
圖12係表示用以於本發明之實施形態之液晶顯示裝置中產生供給至2個子像素之顯示信號電壓之查找表之另一例的圖。
如圖12所示,亦可使用將每個色像素之輸出灰階之組合相對於輸入灰階建立關聯之查找表。
例如,如圖10所示,於R像素、G像素及B像素均呈現135/255灰階之情形時,僅對R像素應用「有多像素」。
又,於R像素、G像素及B像素顯示180/255灰階、120/255灰階、80/255灰階之膚色之情形時,將R像素設為「無多像素」,對G像素及B像素應用「有多像素」。
上述中,說明了1個彩色顯示像素由R像素、G像素及B像素構成之例,但亦可如圖13所示般進而包含Ye像素(黃色像素)。當然,亦可包含白色像素代替黃色像素。進而,彩色顯示像素亦可包含紅色像素、綠色像素、藍色像素、青色像素、洋紅色像素及黃色像素。插入至圖13之空欄之各數值以滿足上述條件之方式設定。
(源極直接多像素方式之液晶顯示裝置之源極匯流排線之斷線修正)
如上述中所例示般,若使用源極直接多像素方式,可降低色再現性之視角依存性。然而,如上述例之液晶顯示裝置般,於供給至源極匯流排線之顯示信號電壓具有振動波形時,如參照圖14說明般,若使用預備配線進行修正,則顯示信號電壓之振動波形鈍化,其結果為,存在無法進行所期望之顯示之情況。此處,作為顯示信號電壓具有振動波形之例,列舉上述可降低色再現性之視角依存性之液晶顯示裝置,但以下說明之能夠進行源極匯流排線之斷線修正之源極直接多 像素方式之液晶顯示裝置並不限於此。
首先,參照圖14,說明在先前之源極直接多像素方式之液晶顯示裝置200中,若供給至源極匯流排線之顯示信號電壓具有振動波形(尤其振動週期較短、例如振動週期為2水平掃描期間(2H)以下之振動波形),則難以藉由預備配線進行修正之原因。
例如,已知有如上述專利文獻3中所記載般,使用設置於顯示區域(指排列有複數個像素之區域)之周邊之預備配線修正源極匯流排線之斷線之方法。具體而言,如圖14所示,可藉由將產生斷線之源極匯流排線SX於2個部位SXt1及SXt2連接於預備配線AL1,而將顯示信號電壓供給至源極匯流排線SX之切斷部位SXc。例如,預備配線AL1隔著絕緣層與源極匯流排線SX交叉,於上述2個部位SXt1及SXt2,藉由破壞該絕緣層,而電性連接預備配線AL1與源極匯流排線SX。除此以外,亦開發有各種使用預備配線之斷線之修正方法(例如參照日本專利特開平5-5896號公報、日本專利特開2010-271413號公報)。
於源極直接多像素方式之液晶顯示裝置中,顯示信號電壓具有振動波形,其週期例如如上述例般為2水平掃描期間(2H)。即,振幅於每1水平掃描期間產生變化。如此,如圖14所示,源極匯流排線SX之連接部位SXt1靠近源極驅動器(未圖示),因此供給特定之振動波形之顯示信號電壓。另一方面,對連接部位SXt2經由引繞於顯示區域外側之預備配線AL1供給顯示信號電壓,因此如圖14所示,顯示信號電壓之振動波形鈍化。即,由於預備配線AL1較長,故預備配線AL1之CR(capacitance resistance,電容電阻)(電容×電阻)較大,其結果為,連接部位SXt2之顯示信號電壓之振動波形鈍化。若振動波形鈍化,則顯示信號電壓之實效電壓值變小或變大,因此無法進行所期望之顯示。
圖15中表示本實施形態之液晶顯示裝置100B。液晶顯示裝置 100B除具備之前之實施形態之液晶顯示裝置100A之功能以外,亦具備修正源極匯流排線之斷線之功能。
液晶顯示裝置100B包括:液晶顯示面板10B,其包含排列為具有列及行之矩陣狀之複數個像素P;及控制電路15B,其接收賦予複數個像素P應呈現之灰階之輸入顯示信號,而對複數個像素P之各者供給顯示信號電壓。亦存在控制電路15B之部分或全部與液晶顯示面板10B形成為一體之情況。
液晶顯示面板10B係與液晶顯示面板10A同樣地構成為:各像素P包含第1子像素SP1及第2子像素SP2,自第1源極匯流排線SA對第1子像素SP1供給第1顯示信號電壓,自第2源極匯流排線SB對第2子像素SP2供給第2顯示信號電壓。第1顯示信號電壓與第2顯示信號電壓係自相互電性獨立之2條源極匯流排線SA及SB供給,因此可為任意之電壓。
液晶顯示面板10B進而具有引繞於顯示區域外側之預備配線AL1。預備配線AL1構成為可與任意之源極匯流排線電性連接。於圖15中,表示於產生斷線之源極匯流排線SA連接有預備配線AL1之例。此處,圖示設置有1條預備配線AL1之例,但一般設置有複數條預備配線。複數條預備配線必須相互電性獨立,因此若增加預備配線之條數,則顯示區域(由圖15中之虛線包圍之區域)外之區域(亦稱為邊框區域)之面積(寬度)變大。因此,以邊框區域不會多餘地增大之方式,考慮修正所必需之源極匯流排線之條數(斷線不良之產生率)等而進行設定,預備配線之條數例如為5~10條。
液晶顯示裝置100B所包含之控制電路15B可使於與某行像素建立關聯之第1源極匯流排線SA或第2源極匯流排線SB電性連接於預備配線AL1之情形時,輸出至與該行像素建立關聯之第1源極匯流排線SA及第2源極匯流排線SB(有時稱為「源極匯流排線對」)的第1顯示信號 電壓及第2顯示信號電壓之振動振幅小於與該像素建立關聯之第1源極匯流排線SA或第2源極匯流排線SB未電性連接於預備配線AL1之情形。藉由使第1顯示信號電壓及第2顯示信號電壓之振動振幅變小,由預備配線所致之振動波形之鈍化得到抑制。此時,第1顯示信號電壓及第2顯示信號電壓之振動振幅之絕對值例如相互相等。典型而言,第1顯示信號電壓及第2顯示信號電壓之振動振幅為零。即,未對包含已進行修正之源極匯流排線之源極匯流排線對進行多像素驅動。
例如,圖15所示之控制電路15B包括2個亮暗分割控制電路20A及20B與源極匯流排線指定電路24。亮暗分割控制電路20A相對於每種原色(此處相對於R、G及B)包含原色亮暗分割控制電路22RA、22GA及22BA。亮暗分割控制電路20B亦相對於每種原色包含原色亮暗分割控制電路22RB、22GB及22BB。控制電路15B亦與控制電路15A同樣地具有時序控制電路、閘極匯流排線(掃描線)驅動電路、源極匯流排線(信號線)驅動電路等,但此處為簡單起見而省略。
亮暗分割控制電路20A具有與液晶顯示裝置100A之亮暗分割控制電路20實質上相同之構造,進行實質上相同之動作。亮暗分割控制電路20B對由源極匯流排線指定電路24指定之第1源極匯流排線SA及第2源極匯流排線SB分別輸出第1顯示信號電壓及第2顯示信號電壓。亮暗分割控制電路20B產生並輸出之第1顯示信號電壓及第2顯示信號電壓之振動振幅小於亮暗分割控制電路20A產生並輸出之第1顯示信號電壓及第2顯示信號電壓之振動振幅。該關係較佳為對輸入顯示信號之任意之中間灰階(除最低灰階及最高灰階以外)均成立,但並非必須如此。
例如,於液晶顯示面板10B之製造過程中,於與某行像素建立關聯之第1源極匯流排線SA或第2源極匯流排線SB產生斷線,使用預備配線AL1進行修正。此時,使用預備配線AL1修正之結果為,特定出 電性連接於預備配線AL1之第1源極匯流排線SA或第2源極匯流排線SB之資訊被寫入至源極匯流排線指定電路24。亦可寫入特定出電性連接於預備配線AL1之源極匯流排線(SA或SB)及與相同之像素建立關聯之源極匯流排線(SB或SA)之兩者(即源極匯流排線對)的資訊。源極匯流排線指定電路24基於寫入之資訊,指定亮暗分割控制電路20B應輸出第1顯示信號電壓及第2顯示信號電壓之源極匯流排線對。自亮暗分割控制電路20A對由源極匯流排線指定電路24指定之源極匯流排線對以外之源極匯流排線輸出第1顯示信號電壓及第2顯示信號電壓。
即,控制電路15B所包含之2個亮暗分割控制電路20A及20B可相對於相同之輸入顯示信號而產生不同振幅之第1顯示信號電壓及第2顯示信號電壓。典型而言,輸出至包含由源極匯流排線指定電路24指定之經修正之源極匯流排線之源極匯流排線對的第1顯示信號電壓及第2顯示信號電壓之振動振幅為零。
再者,如對上述實施形態之液晶顯示裝置100A所說明般,例如,於由R像素、G像素及B像素構成之彩色顯示像素為膚色時,未對R像素進行多像素驅動,因此於與R像素建立關聯之源極匯流排線對之至少一條產生斷線,即便藉由預備配線AL1修正該斷線之情形時,輸出至與R像素建立關聯之源極匯流排線對之第1顯示信號電壓及第2顯示信號電壓亦不產生變化。即,亦存在亮暗分割控制電路20A輸出之第1顯示信號電壓及第2顯示信號電壓與亮暗分割控制電路20B輸出之第1顯示信號電壓及第2顯示信號電壓相同之情況。
參照圖16,說明自亮暗分割控制電路20A及亮暗分割控制電路20B輸出至第1源極匯流排線SA之第1顯示信號電壓及輸出至第2源極匯流排線SB之第2顯示信號電壓之波形之例。圖16(a)表示自亮暗分割控制電路20A輸出至第1源極匯流排線SA之第1顯示信號電壓SA1及輸出至第2源極匯流排線SB之第2顯示信號電壓SB1之波形之例,圖16(b) 表示自亮暗分割控制電路20B輸出至第1源極匯流排線SA之第1顯示信號電壓SA2及輸出至第2源極匯流排線SB之第2顯示信號電壓SB2之波形之例。
圖16(a)所示之第1顯示信號電壓SA1及第2顯示信號電壓SB1之波形與圖7所示之第1顯示信號電壓及第2顯示信號電壓之波形相同。自第1源極匯流排線SA供給之第1顯示信號電壓SA1及自第2源極匯流排線SB供給之第2顯示信號電壓SB1之極性分別於圖框中固定。又,自第1源極匯流排線SA供給之第1顯示信號電壓SA1之極性與自第2源極匯流排線SB供給之第2顯示信號電壓SB1之極性於圖框中互為相反。
因此,參照圖7如上所述般,若對與圖2所示之液晶顯示面板10A同樣地配置有像素及子像素之液晶顯示面板10B(參照圖15)供給圖16(a)所示之第1顯示信號電壓SA1及第2顯示信號電壓SB1,則顯示信號電壓之極性反轉之週期成為1圖框,於各圖框中實現點反轉,因此可抑制消耗電力並且提昇顯示品質。
此時,例如,於某像素行之像素呈現某個中間灰階且賦予子像素間灰階差而形成亮子像素與暗子像素時,於像素行中,電性連接於第1源極匯流排線SA之亮子像素與電性連接於第2源極匯流排線SB之亮子像素交替地配置。第1顯示信號電壓及第2顯示信號電壓成為振幅於每1水平掃描期間(1H)產生變化之振動電壓(振動週期為2H)。即,於第1顯示信號電壓及第2顯示信號電壓之各者中,於每1水平掃描期間交替地出現亮子像素用之振幅與暗子像素用之振幅。
於具有圖16(a)所示之波形之第1顯示信號電壓SA1及第2顯示信號電壓SB1應輸出之源極匯流排線對(源極匯流排線SA及SB)內之一者斷線,使用預備配線AL1修正該斷線之情形時,供給具有圖16(b)所示之波形之第1顯示信號電壓SA2及第2顯示信號電壓SB2代替圖16(a)所示之第1顯示信號電壓SA1及第2顯示信號電壓SB1。即,代替自亮暗分 割控制電路20A輸出之第1及第2顯示信號電壓,而將自亮暗分割控制電路20B輸出之第1及第2顯示信號電壓輸出至源極匯流排線對。
圖16(b)所示之第1顯示信號電壓SA2及第2顯示信號電壓SB2之振動振幅均為零。因此,不對與經修正之源極匯流排線建立關聯之像素行進行多像素驅動。此處,圖16(b)之第1顯示信號電壓SA2之大小(VA2(+))設定為與圖16(a)之第1顯示信號電壓SA1之大小(VA1(+))之時間平均值相等,圖16(b)之第2顯示信號電壓SB2之大小(VB2(-))設定為與圖16(a)之第2顯示信號電壓SB1之大小(VB1(-))之時間平均值相等。
如參照圖3對之前之實施形態之液晶顯示裝置100A進行說明般,於多像素驅動時,較佳為使子像素間灰階差達到最大。具有與具有用以進行此種多像素驅動之振動波形之第1顯示信號電壓及第2顯示信號電壓(例如圖16(a)之第1顯示信號電壓SA1及第2顯示信號電壓SB1)之時間平均值相等之電壓值,且不振動之(至少1圖框期間為直流電壓)第1顯示信號電壓及第2顯示信號電壓(例如圖16(b)之第1顯示信號電壓SA2及第2顯示信號電壓SB2)例如設定為具有圖17中以單點鏈線所示之灰階-亮度特性。圖17中之以單點鏈線所示之灰階-亮度特性係將亮子像素之灰階-亮度特性(實線)與暗子像素之灰階-亮度特性(破線)恰好平均之(二等分之)特性。
其次,參照圖18~圖20,說明較佳為使輸出至包含使用預備配線AL1修正斷線之源極匯流排線之源極匯流排線對的第1及第2顯示信號電壓為非振動波形(振動振幅為零)。
如圖18所示,與互不相同之像素行建立關聯之3條源極匯流排線SX1、SX2及SX3內,於源極匯流排線SX1之切斷部位SX1c及源極匯流排線SX3之切斷部位SX3c產生斷線。源極匯流排線SX1於2個部位SX1t1及SX1t2與預備配線AL1電性連接,修正斷線。源極匯流排線SX3使用預備配線AL2同樣地修正斷線。
源極匯流排線SX1、SX2及SX3係分別與不同之3個像素行建立關聯之第1源極匯流排線SA,分別構成源極匯流排線對之另一源極匯流排線係第2源極匯流排線SB,第2源極匯流排線SB供給之顯示信號電壓具有與例如圖16(b)所示之顯示信號電壓SB2相同之振動波形,分別建立關聯之像素行設為多像素驅動。又,源極匯流排線SX1、SX2及SX3所建立關聯之3個不同之像素行顯示相同之中間灰階。
圖19(a)~(d)中表示圖18中之源極匯流排線SX1上之點A1~A4之電壓波形與源極匯流排線SX2上之點B1~B4之電壓波形。此處,說明對使用預備配線AL1修正斷線之源極匯流排線SX1供給與供給至正常之源極匯流排線者相同之振動波形之顯示信號電壓作為顯示信號電壓之情形時之問題。
如圖19(a)所示,於已修正斷線之源極匯流排線SX1之A1點及正常之源極匯流排線SX2之B1點中之任一者,亦供給有具有特定之振動波形之顯示信號電壓。
相對於此,如圖19(b)~(d)所示,關於已修正斷線之源極匯流排線SX1之A2點至A4點之振動波形,顯示信號電壓之傳遞路徑越長,鈍化越明顯。正常之源極匯流排線SX2之B2點至B4點之振動波形因源極匯流排線SX2及像素等之CR而具有一定之鈍化,但維持特定之振動波形。
自圖19(c)及(d)可知,已修正斷線之源極匯流排線SX1之顯示信號電壓之振幅小於正常之源極匯流排線SX2之顯示信號電壓之振動。其結果為,應供給至與已修正斷線之源極匯流排線SX1建立關聯之像素行之亮子像素的電壓降低△VSPH,應供給至暗子像素之電壓上升△VSPD。該電壓之降低及上升之程度依存於顯示信號之傳遞路徑之長度(CR)。因此,只要顯示信號電壓具有振動波形,則振動波形之鈍化程度因像素之位置(傳遞路徑之長度)而異,因此無法使△VSPH及△VSPD 關於所有像素均為零。
又,如源極匯流排線SX3般,即便將靠近預備配線AL2之位置之源極匯流排線電性連接於預備配線AL2,由此增大之傳遞路徑之長度亦始終小於將源極匯流排線SX1電性連接於預備配線AL1之情形。因此,源極匯流排線SX3中之顯示信號電壓之振動波形之鈍化始終小於源極匯流排線SX1中之顯示信號電壓之振動波形之鈍化。因此,亦因進行斷線修正之源極匯流排線之位置,而顯示信號電壓之振動波形之鈍化之程度不同。
因此,於本實施形態之液晶顯示裝置100B中,例如,如圖20所示,對經斷線修正之源極匯流排線SX1供給具有振幅為零之振動波形(直流波形、非振動波形)之顯示信號電壓。如此,與傳遞路徑之長度無關,於所有點A2~A4中,可供給圖20(b)所示之波形之顯示信號電壓。此時之顯示信號電壓之大小較佳為如圖20(b)所示般與供給至正常之源極匯流排線SX2之顯示信號電壓之振動波形之時間平均值相等。如此一來,與經斷線修正之源極匯流排線SX1建立關聯之像素呈現和與正常之源極匯流排線建立關聯之像素同等之亮度。當然,於此情形時,與經斷線修正之源極匯流排線SX1建立關聯之像素未進行多像素驅動,因此無法獲得改善γ特性或色再現性之視角依存性之效果,但由於僅為較多像素行中之少數像素行,因此未造成使顯示品質降低之程度之影響。反而,防止如下情況之效果較大:若亮度高於其他像素行則成為明線而被視認、或若亮度低於其他像素行則成為暗線而被視認。
參照圖21說明亮暗分割控制電路20A及20B之具體動作之例。
如圖21(a)所示,輸入灰階為R像素180/255灰階、G像素120/255灰階及B像素80/255灰階時,為了降低色再現性之視角依存性,亮暗分割控制電路20A與之前之實施形態之液晶顯示裝置100A之亮暗分割 控制電路20同樣地,對R像素不進行多像素驅動,對其他2個像素,以子像素間灰階差成為最大之方式產生並輸出顯示信號電壓。
相對於此,如圖21(b)所示,本實施形態之液晶顯示裝置100B之亮暗分割控制電路20B關於已修正斷線之源極匯流排線,可無關於像素之顏色,以不進行多像素驅動(使子像素間灰階差為零)之方式產生並輸出顯示信號電壓。
又,如圖21(c)所示,亮暗分割控制電路20B於已修正斷線之源極匯流排線與R像素建立關聯之情形時無多像素驅動,於與G像素或B像素建立關聯之情形時,可以減小子像素間灰階差之方式產生並輸出顯示信號電壓。
再者,作為輸出至包含經修正之源極匯流排線之源極匯流排線對之顯示信號電壓,使用振幅較小之振動波形抑或使用非振動波形(振幅為零之振動波形)亦可根據顯示之顏色而決定。此處,所謂根據顯示之顏色,係考慮於包含與經修正之源極匯流排線建立關聯之像素行之區域顯示之顏色和與該經修正之源極匯流排線建立關聯之像素行所顯示之顏色之關係,於與經修正之源極匯流排線建立關聯之像素行之亮度之偏差明顯之情形時,較佳為使用非振動波形作為輸出至包含經修正之源極匯流排線之源極匯流排線對的顯示信號電壓。
例如,比較與經修正之源極匯流排線建立關聯之像素之灰階和該像素之兩個相鄰之2個像素之灰階,於與經修正之源極匯流排線建立關聯之像素高於兩個相鄰之2個像素之灰階之情形時,亦可使用非振動波形。與經修正之源極匯流排線建立關聯之像素為G像素,兩個相鄰之2個素為像素及B像素,其等構成彩色顯示像素行,顯示區域之整體顯示綠色半色調之情形時(例如G像素之灰階為100/255、R像素及B像素之灰階為0/255時),與經修正之源極匯流排線建立關聯之G像素行易變得明顯。此時,較佳為使用非振動波形作為輸出至包含經修 正之源極匯流排線之源極匯流排線對之顯示信號電壓。
液晶顯示裝置100B中之像素P及子像素SP1、SP2之排列並不限定於圖2及圖15所示者,但較佳為如圖2及圖15所示般,屬於行方向上鄰接之2個像素且電性連接於1條源極匯流排線之2個子像素以於行方向上鄰接之方式配置。參照圖22及圖23說明其原因。
圖22表示對與某個像素行建立關聯之源極匯流排線SA進行斷線修正之情形。圖22所示之像素係與圖2及圖15所示者同樣地,屬於行方向上鄰接之2個像素且電性連接於1條源極匯流排線之2個子像素以於行方向上鄰接之方式配置。即,若著眼於亮子像素,則連接於源極匯流排線SA之亮子像素與連接於源極匯流排線SB之亮子像素沿行方向交替地存在。因此,即便連接於經斷線修正之源極匯流排線SA之子像素之亮度稍低,亦因分散地配置有該等子像素,而難以視認到亮度之不均。
相對於此,如圖23所示,若連接於源極匯流排線SA之亮子像素與連接於源極匯流排線SB之亮子像素排列為塊狀,則容易視認到亮度之不同,故而欠佳。
參照圖24及圖25說明上述實施形態之液晶顯示裝置100A所包含之液晶顯示面板10A(參照圖2)之具體構成之例。圖24係液晶顯示面板之模式性俯視圖,圖25係等效電路圖。
參照圖24,說明與圖2所示之液晶顯示面板10A之像素P(m、n)對應之構成。典型而言,液晶顯示面板包含一對基板及設置於一對基板之間之液晶層。一對基板中之一者(例如TFT基板)包含玻璃基板及形成於玻璃基板上之像素電極(子像素電極)、TFT、各種匯流排線等電路要素,另一者(例如彩色濾光片基板)包含玻璃基板、形成於玻璃基板上之對向電極(共用電極)、彩色濾光片及黑色矩陣。於圖24中,為簡單起見,僅圖示對向基板之構成要素內之黑色矩陣BM,省略對向 電極、彩色濾光片等。圖24中之沿閘極匯流排線及源極匯流排線之較粗之實線表示黑色矩陣BM之外形。
像素P(m、n)包含第1子像素電極SPE1及第2子像素電極SPE2。即,圖2所示之第1子像素SP1及第2子像素SP2分別由第1子像素電極SPE1及第2子像素電極SPE2劃定。第1子像素電極SPE1經由汲極連接配線DA連接於第1 TFTT1之汲極電極,第2子像素電極SPE2經由汲極連接配線DB連接於第2 TFTT2之汲極電極。第1 TFTT1及第2 TFTT2根據自共用之閘極匯流排線G(m)供給之掃描信號而進行開關。於根據掃描信號將第1 TFTT1及第2 TFTT2設為ON狀態之期間,自第1及第2源極匯流排線SA(n)及SB(n)將第1及第2顯示信號電壓分別供給至第1子像素電極SPE1及第2子像素電極SPE2。
液晶顯示面板包含第1子像素電極SPE1及第2子像素電極SPE2以及隔著液晶層(未圖示)對向之對向電極(未圖示)。第1子像素電極SPE1、對向電極及其等之間之液晶層構成第1子像素SP1,第2子像素電極SPE2、對向電極及其等之間之液晶層構成第2子像素SP2。於圖25所示之等效電路圖中,第1子像素電極SPE1、對向電極及其等之間之液晶層構成第1液晶電容SLC1,第2子像素電極SPE2、對向電極及其等之間之液晶層構成第2液晶電容SLC2。於第1液晶電容SLC1及第2液晶電容SLC2,電性並聯地分別連接有第1輔助電容CS1及第2輔助電容CS2。如圖24所示,第1輔助電容CS1及第2輔助電容CS2分別包括CS匯流排線CS之擴充部分、汲極引出配線DA或DB之延設部分、及其等之間之絕緣層(例如閘極絕緣層)。
此種液晶顯示面板可藉由公知之方法而製造。液晶層之種類並無特別限定,如上所述,例如為垂直配向型液晶層。
[產業上之可利用性]
本發明之實施形態之液晶顯示裝置可廣泛用於要求色再現性之 用途。
10B‧‧‧液晶顯示面板
15B‧‧‧控制電路
20A、20B‧‧‧亮暗分割控制電路
22BA、22BB、22GA、22GB、22RA、22RB‧‧‧原色亮暗分割控制電路
24‧‧‧源極匯流排線指定電路
100B‧‧‧液晶顯示裝置
AL1‧‧‧預備配線
G‧‧‧閘極匯流排線
P‧‧‧像素
SA‧‧‧第1源極匯流排線
SB‧‧‧第2源極匯流排線
SP1‧‧‧第1子像素
SP2‧‧‧第2子像素

Claims (9)

  1. 一種液晶顯示裝置,其包括:複數個像素,其等排列為具有列及行之矩陣狀者,且各自含有第1子像素及第2子像素;第1 TFT及第2 TFT,其等與上述複數個像素之各者建立關聯;第1源極匯流排線及第2源極匯流排線,該第1源極匯流排線經由上述第1 TFT連接於上述第1子像素,該第2源極匯流排線經由上述第2 TFT連接於上述第2子像素;預備配線,其可與上述第1源極匯流排線及/或上述第2源極匯流排線電性連接;及控制電路,其構成為接收賦予上述複數個像素應呈現之灰階之輸入顯示信號,而產生供給至上述複數個像素之各者之上述第1子像素及上述第2子像素的第1顯示信號電壓及第2顯示信號電壓,並分別輸出至上述第1源極匯流排線及上述第2源極匯流排線;且上述控制電路於與某行像素建立關聯之上述第1源極匯流排線或上述第2源極匯流排線電性連接於上述預備配線之情形時,可使輸出至與上述某行像素建立關聯之上述第1源極匯流排線及上述第2源極匯流排線之上述第1顯示信號電壓及上述第2顯示信號電壓之振動振幅,設為小於與上述某行像素建立關聯之上述第1源極匯流排線或上述第2源極匯流排線未電性連接於上述預備配線之情形者。
  2. 如請求項1之液晶顯示裝置,其中上述控制電路於與上述某行像素建立關聯之上述第1源極匯流排線或上述第2源極匯流排線電 性連接於上述預備配線之情形時,可將輸出至與上述某行像素建立關聯之上述第1源極匯流排線及上述第2源極匯流排線之上述第1顯示信號電壓及上述第2顯示信號電壓之振動振幅設為零。
  3. 如請求項1或2之液晶顯示裝置,其中上述複數個像素形成複數個彩色顯示像素,上述複數個彩色顯示像素之各者含有呈現不同顏色之3個以上之像素,上述控制電路於與上述某行像素建立關聯之上述第1源極匯流排線或上述第2源極匯流排線電性連接於上述預備配線之情形時,可根據上述某行像素所呈現之顏色而變更上述第1顯示信號電壓或上述第2顯示信號電壓之振動振幅。
  4. 如請求項1或2之液晶顯示裝置,其中上述複數個像素形成複數個彩色顯示像素,上述複數個彩色顯示像素之各者含有呈現不同顏色之3個以上之像素,上述控制電路可基於藉由上述輸入顯示信號而賦予之上述複數個像素中之任意某像素應呈現之灰階、及上述任意某像素所屬之彩色顯示像素中所包含之其餘之2個以上之像素應呈現之灰階,產生分別供給至上述任意某像素之上述第1子像素及第2子像素之第1顯示信號電壓及第2顯示信號電壓,並分別輸出至上述第1源極匯流排線及上述第2源極匯流排線。
  5. 如請求項4之液晶顯示裝置,其中上述控制電路針對上述任意某像素應呈現之某1個灰階,可根據上述其餘之2個以上之像素應呈現之灰階,而產生2個以上之具有不同之絕對值之上述第1顯示信號電壓及上述第2顯示信號電壓。
  6. 如請求項4或5之液晶顯示裝置,其中上述第1源極匯流排線及上述第2源極匯流排線沿上述行方向延伸, 於上述複數個像素之各者中,上述第1子像素及第2子像素沿上述行方向排列,自上述第1源極匯流排線供給之上述第1顯示信號電壓及自上述第2源極匯流排線供給之上述第2顯示信號電壓之極性各自於圖框中固定。
  7. 如請求項6之液晶顯示裝置,其中自上述第1源極匯流排線供給之上述第1顯示信號電壓之極性與自上述第2源極匯流排線供給之上述第2顯示信號電壓之極性於圖框中互為相反。
  8. 如請求項6或7之液晶顯示裝置,其中上述複數個像素中沿上述行方向排列之像素為呈現相同顏色之像素,屬於在上述行方向鄰接之2個像素且電性連接於上述第1源極匯流排線之2個子像素於上述行方向鄰接。
  9. 如請求項1至8中任一項之液晶顯示裝置,其中上述第1 TFT及上述第2 TFT具有氧化物半導體層作為活性層,上述氧化物半導體層包含In-Ga-Zn-O系半導體。
TW102133023A 2012-09-13 2013-09-12 液晶顯示裝置 TWI570695B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012201916 2012-09-13

Publications (2)

Publication Number Publication Date
TW201417086A true TW201417086A (zh) 2014-05-01
TWI570695B TWI570695B (zh) 2017-02-11

Family

ID=50278187

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102133023A TWI570695B (zh) 2012-09-13 2013-09-12 液晶顯示裝置

Country Status (8)

Country Link
US (1) US9514693B2 (zh)
EP (1) EP2897124B1 (zh)
JP (1) JP6025851B2 (zh)
KR (1) KR101680499B1 (zh)
CN (1) CN104620310B (zh)
MY (1) MY170813A (zh)
TW (1) TWI570695B (zh)
WO (1) WO2014042074A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110832574B (zh) 2017-06-22 2021-12-21 堺显示器制品株式会社 显示装置
US11460726B2 (en) 2020-06-30 2022-10-04 Sharp Kabushiki Kaisha Liquid crystal display device with improved broken source line correction

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5268678A (en) 1989-06-20 1993-12-07 Sharp Kabushiki Kaisha Matrix-type display device
JPH0323425A (ja) 1989-06-20 1991-01-31 Sharp Corp マトリクス型表示装置
JPH055896A (ja) 1991-06-28 1993-01-14 Sharp Corp アクテイブマトリクス表示装置
JP3166668B2 (ja) * 1997-08-21 2001-05-14 日本電気株式会社 液晶表示装置
JPH11259047A (ja) * 1998-03-11 1999-09-24 Sharp Corp 液晶表示装置
JP4342200B2 (ja) 2002-06-06 2009-10-14 シャープ株式会社 液晶表示装置
JP2005266178A (ja) * 2004-03-17 2005-09-29 Sharp Corp 表示装置の駆動装置、表示装置、及び表示装置の駆動方法
JP4290661B2 (ja) * 2004-04-19 2009-07-08 シャープ株式会社 表示装置およびその駆動方法
JP4749687B2 (ja) * 2004-07-30 2011-08-17 シャープ株式会社 表示装置
EP1953586B1 (en) 2005-09-22 2012-06-27 Sharp Kabushiki Kaisha Liquid crystal display device
KR101189277B1 (ko) * 2005-12-06 2012-10-09 삼성디스플레이 주식회사 액정 표시 장치
WO2008047495A1 (fr) * 2006-10-18 2008-04-24 Sharp Kabushiki Kaisha Dispositif d'affichage
CN101600991B (zh) * 2007-02-09 2011-08-10 夏普株式会社 有源矩阵基板和液晶面板及其制造方法、液晶显示单元、液晶显示装置
JP5069946B2 (ja) * 2007-05-16 2012-11-07 株式会社ジャパンディスプレイイースト 液晶表示装置
JP2009175468A (ja) 2008-01-25 2009-08-06 Hitachi Displays Ltd 表示装置
US20110199345A1 (en) * 2008-11-10 2011-08-18 Naoki Yoshino Display apparatus
KR101245455B1 (ko) 2008-12-26 2013-03-19 샤프 가부시키가이샤 액정 표시 장치
JP5336581B2 (ja) * 2009-04-13 2013-11-06 シャープ株式会社 表示装置、液晶表示装置、表示装置の駆動方法、テレビジョン受像機
JP2010271413A (ja) 2009-05-19 2010-12-02 Sharp Corp 基板、表示パネル、表示パネルの修正方法
WO2011077926A1 (en) * 2009-12-24 2011-06-30 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
JP5832181B2 (ja) * 2010-08-06 2015-12-16 株式会社半導体エネルギー研究所 液晶表示装置
KR102637010B1 (ko) * 2010-12-03 2024-02-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막 및 반도체 장치
CN102073159B (zh) * 2010-12-10 2012-07-11 深圳市华星光电技术有限公司 显示面板的修补线路及其修补方法

Also Published As

Publication number Publication date
KR101680499B1 (ko) 2016-11-28
JPWO2014042074A1 (ja) 2016-08-18
TWI570695B (zh) 2017-02-11
US9514693B2 (en) 2016-12-06
EP2897124A4 (en) 2015-09-30
CN104620310B (zh) 2017-09-22
US20150221266A1 (en) 2015-08-06
JP6025851B2 (ja) 2016-11-16
MY170813A (en) 2019-08-30
CN104620310A (zh) 2015-05-13
KR20150043487A (ko) 2015-04-22
EP2897124B1 (en) 2019-02-06
WO2014042074A1 (ja) 2014-03-20
EP2897124A1 (en) 2015-07-22

Similar Documents

Publication Publication Date Title
TWI569251B (zh) 液晶顯示裝置
US9898978B2 (en) Liquid crystal panels and the driving circuits thereof
JP5314155B2 (ja) 液晶表示装置
JP4650845B2 (ja) カラー液晶表示装置およびそのためのガンマ補正方法
JP5567982B2 (ja) 液晶表示装置及びその駆動方法
WO2010119597A1 (ja) 表示装置、液晶表示装置、表示装置の駆動方法、テレビジョン受像機
KR101992103B1 (ko) 액정표시장치 및 그 구동방법
JP5204314B2 (ja) 液晶表示装置
JP5173038B2 (ja) 液晶表示装置
JP2014074798A (ja) 液晶表示装置
US10223953B2 (en) Liquid crystal display device with data voltage correction
TWI570695B (zh) 液晶顯示裝置
US20120154457A1 (en) Display panel and display device

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees