TW201345162A - 震盪信號提供器、同相與正交震盪信號提供器以及相關之信號處理方法 - Google Patents

震盪信號提供器、同相與正交震盪信號提供器以及相關之信號處理方法 Download PDF

Info

Publication number
TW201345162A
TW201345162A TW101114607A TW101114607A TW201345162A TW 201345162 A TW201345162 A TW 201345162A TW 101114607 A TW101114607 A TW 101114607A TW 101114607 A TW101114607 A TW 101114607A TW 201345162 A TW201345162 A TW 201345162A
Authority
TW
Taiwan
Prior art keywords
signal
phase
oscillating
signals
quadrature
Prior art date
Application number
TW101114607A
Other languages
English (en)
Other versions
TWI513195B (zh
Inventor
Jian-Yu Ding
Original Assignee
Mstar Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mstar Semiconductor Inc filed Critical Mstar Semiconductor Inc
Priority to TW101114607A priority Critical patent/TWI513195B/zh
Priority to US13/868,248 priority patent/US9007132B2/en
Publication of TW201345162A publication Critical patent/TW201345162A/zh
Application granted granted Critical
Publication of TWI513195B publication Critical patent/TWI513195B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B27/00Generation of oscillations providing a plurality of outputs of the same frequency but differing in phase, other than merely two anti-phase outputs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1206Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification
    • H03B5/1212Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification the amplifier comprising a pair of transistors, wherein an output terminal of each being connected to an input terminal of the other, e.g. a cross coupled pair
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1206Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification
    • H03B5/1221Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification the amplifier comprising multiple amplification stages connected in cascade
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1228Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device the amplifier comprising one or more field effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1237Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator
    • H03B5/124Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance
    • H03B5/1243Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance the means comprising voltage variable capacitance diodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • H03L7/23Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

一震盪信號提供器包含有一正交電壓控制震盪器、一相位矯正器以及一頻率調整電路。該正交電壓控制震盪器提供複數震盪信號,其具有不同相位。該相位矯正器,選擇該等震盪信號其中之一第一震盪信號,從一第一輸出端輸出,並選擇該等震盪信號其中之一第二震盪信號,從一第二輸出端輸出。該第一震盪信號與該第二震盪信號之相位差符合一預設之關係。該頻率調整電路耦接至該相位矯正器,依據該等震盪信號,產生一正交信號以及一同相信號。該等震盪信號之頻率係為該同相與正交信號之頻率的非整數倍。

Description

震盪信號提供器、同相與正交震盪信號提供器以及相關之信號處理方法
本發明係大致相關於無線通訊,尤指可以減緩一電壓控制震盪器(voltage-controlled oscillator)遭受到頻率牽引(pulling)的方法與技術。
在無線通訊中,要被傳遞的訊號基本上是一開始產生在一相對低的頻率信號中,此較低頻率一般稱為基頻(baseband frequency)。之後,經過一些處理,此基頻信號被附帶在一頻率相對高的射頻(radio frequency)信號中發射出去。如此的處理過程一般稱為升頻(up-conversion),由無線電收發器(RF transceiver)中的發射器(transmitter)所執行;而相反的處理過程則稱之為降頻(down-conversion),由無線電收發器中的接收器(receiver)所執行。升頻與降頻都需要有相位準確之本端震盪信號(local oscillation signals,簡稱為LO signals),而LO信號可由穩定震盪之一電壓控制震盪器(voltage controlled oscillator,簡稱為VCO)與相關電路來產生。
VCO的震盪穩定度可能受到鄰近裝置的正常操作而被干擾。這樣的干擾現象大致可以歸類為兩種:頻率推移(frequency pushing)與頻率牽引(frequency pulling)。簡單的說,頻率推移指的是VCO所產生的信號頻率,因為VCO的電源線或是接地線的電壓不夠穩定,所產生的變化。引起的原因可能是VCO附近元件所需要的電流突然地大量變化(rush current),或是電源線與接地線上之寄生電阻、電容、電感等所產生的耦合效果。相對的,頻率牽引指的是大能量射頻信號、或是射頻信號之諧振頻率(harmonics)等,透過電、磁、或是電磁耦合的交互作用,對VCO的操作頻率所產生的影響。
第1圖顯示一直接轉換收發器(direct conversion transceiver)100,包含有發送器12以及接收器16。為了效率考量,收發器100僅有一個頻率合成器14,其提供同相/正交(in-phase/quadrature)之射頻信號SI與SQ,讓發送器12與接收器16所共享。在其他例子中,發送器12與接收器16可以個別具有一頻率合成器。
請看發送器12。訊息以數位位元信號的形式,送至數位邏輯電路18。在這個例子中,數位邏輯電路18可能具有許多種功能,譬如多增加一些數位位元來提供通訊訊號之除錯運算。數位邏輯電路18其中的一個功能,是依據所接收到的數位位元信號,來產生相互正交的調變信號(quadrature modulation signals),即,A(n)cos(θ(n))與A(n)cos(θ(n)+π/2)。其中,A(n)與θ(n)是依據發送器12所要執行的調變形式(舉例來說:移相鍵控(PSK)、移頻鍵控(FSK)、移幅鍵控(ASK)等)來決定。在此說明書中,兩個信號相互正交指的是兩個信號有π/2弧度或是90度相位的差異。
兩個調變信號其中之一送到一同相發送路徑(in-phase transmit path),而兩個調變信號其中之另一送到一正交發送路徑(quadrature-phase transmit path)。從圖中可以看出,數位邏輯電路18確保送到兩個路徑上的數位信號有π/2弧度(或是90度相位)的差異。在每個發送路徑上,數位類比轉換器(digital-to-analog convertor,DAC)20把數位邏輯電路18所送來,以數位位元形式表示之調變信號,轉換成以類比形式表示。DAC 20所產生的類比調變信號,經過低通濾波器LPF 22濾波後,就準備用來和頻率合成器14所提供的一射頻信號,透過混波器(mixer)24混成,升頻到射頻。
頻率合成器14提供相互正交的二射頻信號(相差π/2弧度)SI與SQ,分別給同相發送路徑與正交發送路徑的兩個混波器24。兩個混波器24所產生的結果則由加法器28組合,送至功率放大器26來增加其中的信號強度後,透過天線30發射到空中。
收發器100中,提供給混波器24的兩射頻信號SI與SQ是由一鎖相迴路(phase lock loop,簡稱為PLL)所產生。相位偵測器32比較一參考信號fref以及由頻率合成器14所產生的一回饋信號。所以相位偵測器32的輸出信號對應到參考信號fref與該回饋信號的相位差,其被低通濾波器34處理後,產生控制電壓Vctrl
在第1圖中,震盪信號提供器35中的電壓控制震盪器(voltage-controlled oscillator,VCO)36依據控制電壓Vctrl,產生具有相對應震盪頻率的高頻信號。除數為2之除法器38將VCO 36所產生的高頻信號除頻後,提供相互正交的同相射頻信號SI與正交射頻信號SQ,給予發送器12與接收器16。射頻信號其中之一,經過除數為N的除法器40除頻後,產生回饋信號。
射頻信號SI與SQ分別送到同相發送路徑與正交發送路徑內的混波器24。混波結果會經過加法器28組合,再由功率放大器26來增加其中的信號強度。從第1圖可知,假定射頻信號SI與SQ分別為cos(wt)與cos(wt+π/2),那功率放大器26所輸出的大功率射頻信號大概會具有cos(wt+(θ(t))的成分。從第1圖也可得知,如果射頻信號SI與SQ分別為cos(wt)與cos(wt+π/2),那VCO 36所產生的高頻信號可以用cos(2wt)來表示。
既然功率放大器26所輸出的大功率射頻信號的基礎頻率(fundamental frequency)為w,免不了的,其諧振頻率(也就是基礎頻率之整數倍頻率)所帶有的能量也可能相當可觀。在第1圖中,VCO 36的震盪頻率(2w)剛好與功率放大器26所輸出的諧振頻率其中之一一樣,因此,只要功率放大器26所輸出的大功率射頻信號有些許洩漏,這些洩漏的能量就會成為干擾信號(spurious),透過天線30、或收發器100中的電磁耦合效應而抵達VCO 36,對VCO 36的相位產生牽引作用,對其震盪穩定性造成影響。
本發明之一實施例提供一種震盪信號提供器,包含有一正交電壓控制震盪器、一相位矯正器以及一頻率調整電路。該正交電壓控制震盪器提供複數震盪信號,其具有不同相位。該相位矯正器,選擇該等震盪信號其中之一第一震盪信號,從一第一輸出端輸出,並選擇該等震盪信號其中之一第二震盪信號,從一第二輸出端輸出。該第一震盪信號與該第二震盪信號之相位差符合一預設之關係。該頻率調整電路耦接至該相位矯正器,依據該等震盪信號,產生一正交信號以及一同相信號。該等震盪信號之頻率係為該同相與正交信號之頻率的非整數倍。
本發明之一實施例提供一種同相與正交震盪信號提供器,包含有一震盪信號提供器以及二分數除法器。該震盪信號提供器提供一第一震盪信號以及一第二震盪信號。該第一震盪信號與該第二震盪信號之相位差符合一預設之關係。該二分數除法器,用以將該第一與第二震盪信號之頻率除以一預設分數,以分別產生一同相信號以及一正交信號。該同相信號之相位領先該正交信號之相位實質為90度。
本發明之一實施例提供一種信號處理方法。首先以一正交電壓控制震盪器,提供複數震盪信號。接著辨識該等震盪信號中的一相位關係,並據以選擇該等震盪信號其中之二,分別作為第一與第二震盪信號。該第一震盪信號與該第二震盪信號之相位差符合一預設之關係。對該等震盪信號進行處理,以產生一正交信號以及一同相信號。該等震盪信號之頻率係為該同相與正交信號之頻率的非整數倍。
本發明之一實施例提供一種同相與正交震盪信號的產生方法。首先以一震盪信號提供器,提供一第一震盪信號以及一第二震盪信號。該第一震盪信號與該第二震盪信號之相位差符合一預設之關係。接著將該第一與第二震盪信號之頻率除以一預設分數,以分別產生一同相信號以及一正交信號。該同相信號之相位領先該正交信號之相位實質為90度。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下:
第2A圖顯示依據本發明所實施的一收發器,包含有發送器12與頻率合成器14a。頻率合成器14a中有震盪信號提供器60,用來提供相互正交的二射頻信號SI與SQ,分別給予發送器12中兩個混波器24。第2A圖中之震盪信號提供器60可以取代第1圖中之震盪信號提供器35,做為本發明的一實施例。為了解釋方便,以下同相射頻信號SI與正交射頻信號SQ分別以cos(wt)與cos(wt+π/2)表示,同時也意味了正交射頻信號SQ落後同相射頻信號SI有π/2弧度。在本說明書中,如果A信號落後另B信號有X弧度,便同時意味著A信號的相位落後B信號的相位有X*180/π度。所以,正交射頻信號SQ的相位落後同相射頻信號SI有90度。
第2B圖舉例了第2A圖中之震盪信號提供器60,其包含有一正交電壓控制震盪器(quadrature voltage-controlled oscillator,QVCO)62、相位矯正器63、以及頻率調整電路65。頻率調整電路65有內插器68以及兩個除數為1.5的分數除法器70。
如同業界人士所知的,QVCO 62可以提供四個相位不同的震盪信號SVCO1、SVCO2、SVCO1B、以及SVCO2B,兩兩正交(相位差90度)或是相位相反(相位差180度)。但是,從弧度或是相位來看,一震盪信號是領先或是落後另一震盪信號,則會視QVCO 62的起震起始條件不同而決定。
在一實施例中,相位矯正器63中的相位比較器64可以辨識出震盪信號彼此相位差的關係,並控制多工器組66,將震盪信號SVCO1、SVCO2、SVCO1B、以及SVCO2B,排序成震盪信號S0、S90、S180、與S270。震盪信號S0、S90、S180、與S270中,後者的相位落後前一個的相位有90度。
內插器68依據震盪信號S0、S90、S180、與S270為基礎,以內插方式產生震盪信號S135,其相位落後震盪信號S0有135度(等於3*π/4弧度)。
兩個分數除法器70分別對震盪信號S0與S135的頻率除以1.5,產生同相射頻信號SI與正交射頻信號SQ。因此,如果同相射頻信號SI與正交射頻信號SQ的震盪頻率為w,那QVCO 62的震盪頻率就大約是1.5w。
從第2A圖與第2B圖中的架構可以得知,QVCO 62的震盪頻率(頻率為1.5w)並不會等於發送器12所輸出之大功率射頻信號的基頻(頻率為w)或是諧振頻率(頻率為2w、3w、4w等)其中之一。因此,第2A圖與第2B圖中的架構可以有效降低頻率牽引的現象。
第3圖舉例第2B圖中的QVCO 62。QVCO 62具有一對架構相同之差動震盪電路VCOa與VCOb。每一差動震盪電路有受控制電壓Vctrl控制的電感電容震盪器,以及互耦(cross-coupled)之N型電晶體(M13、M14、M23與M24)。因此,節點N1與N1B上的震盪信號SVCO1與SVCO1B的相位差會是180度;同理,節點N2與N2B上的震盪信號SVCO2與SVCO2B的相位差也會是180度。N型電晶體M11、M12、M21與M22則提供兩個差動震盪電路VCOa與VCOb彼此正交耦合。
因此,震盪信號SVCO1與SVCO2的相位差會是90度。只是,因為差動震盪電路彼此起震條件是相互獨立的,震盪信號SVCO1可能領先震盪信號SVCO2有90度,也可能落後震盪信號SVCO2有90度。換言之,震盪信號SVCO1與SVCO2之間的相位差可能是正90度或是負90度。
第4圖舉例第2B圖中的相位比較器64,其具有相互連接的三個D正反器(D flip-flop)82、83與84。第5A圖與第5B圖則分別顯示兩種不同之起始狀態下,第4圖中的一些信號波形。第5A圖與第5B圖中,每一張圖所顯示的信號波形,由上而下,分別是震盪信號SVCO1、震盪信號SVCO2、開始信號SR1、開始信號SR2、以及選擇信號Sswap
如同第5A圖所顯示的,震盪信號SVCO1領先震盪信號SVCO2有90度的相位。當震盪信號SVCO1上升超過一定值時,D正反器82便把開始信號SR1的邏輯值,由0轉態成1。同理,當震盪信號SVCO2上升超過一定值時,開始信號SR2的邏輯值,由0轉態成1。如同第5A圖所示的,當開始信號SR2轉態為1時,開始信號SR1的邏輯值已經為1,所以D正反器83輸出的選擇信號Sswap的邏輯值,由0轉態為1。
第5B圖中,震盪信號SVCO1落後震盪信號SVCO2有90度的相位。因此,當開始信號SR2轉態為1時,開始信號SR1的邏輯值依然停留在0,所以D正反器83輸出的選擇信號Sswap的邏輯值,將一直維持在0。
從第5A圖與第5B圖可知,只要經過一次震盪週期後,相位比較器64便可以辨識出震盪信號SVCO1的相位是領先還是落後於震盪信號SVCO2,而決定選擇信號Sswap的邏輯值。
第6圖舉例多工器組66,具有多個多工器,可以對震盪信號SVCO1、SVCO2、SVCO1B、與SVCO2B重新排序,成為震盪信號S0、S90、S180、與S270
當選擇信號Sswap的邏輯值為1時,表示震盪信號SVCO1領先震盪信號SVCO2有90度的相位,因此多工器組66選擇震盪信號SVCO1、SVCO2、SVCO1B、與SVCO2B,使他們輸出分別做為震盪信號S0、S90、S180、與S270
相反的,當選擇信號Sswap的邏輯值為0時,表示震盪信號SVCO1落後震盪信號SVCO2有90度的相位,多工器組66選擇震盪信號SVCO2、SVCO1、SVCO2B、與SVCO1B,使他們輸出分別作為震盪信號S0、S90、S180、與S270
因此,不論震盪信號SVCO1領先還是落後震盪信號SVCO2,在相位比較器64與多工器組66的合作之下,震盪信號S0、S90、S180、與S270中,後者一定落後前一個震盪信號有90度的相位(或是π/2弧度)。
第7圖例示第2B圖中的內插器68。從第7圖的電路分析可知,左邊的電阻一端所輸出的震盪信號S135,其相位會是震盪信號S90與S180之弧度的中間值,等於相位落後震盪信號S0有135(=(90+180)/2)度;電阻一端所輸出的震盪信號S315,其相位會與震盪信號S135差180度,等於落後震盪信號S0有315度相位。
分數除法器70的實施方式,已經是業界所廣為知曉。譬如說,美國專利編號第5552732號揭示了除以1.5的時脈產生器;美國專利編號第5442670號則揭示了把時脈除以N.5的方法與裝置,其中N為正整數。第8圖舉例一除數為1.5的分數除法器70,其由數個D栓鎖(D latch)、邏輯閘、以及多工器所構成。只要適當的給予控制信號MOD與FB-CTRL固定之邏輯準位,輸出的時脈信號CLKOUT之頻率,就會是輸入時脈信號CLKIN之頻率的2/3倍。
請見第2B圖中的分數除法器70。假定震盪信號S0與S135分別為cos(1.5*wt)與cos(1.5*wt+3*π/4)。將頻率除以1.5後,分數除法器70所輸出的射頻信號SI與SQ就會分別是cos(wt)與cos(wt+π/2)。射頻信號SI確實領先射頻信號SQ有π/2弧度(或是90度相位)。
採用QVCO作為震盪器的一個好處是其架構簡單,且相位雜訊(phase noise)比較低,其輸出之震盪信號波形比較近乎單一頻率的正弦波。相位矯正器63辨識出QVCO 62中,震盪信號SVCO2與SVCO1之間的相位關係,進而提供了特定之相位差的震盪信號。分數除法器70使射頻信號SI與SQ的基礎頻率與諧振頻率,不會跟QVCO 62的震盪頻率相同,可以降低頻率牽引。為了讓分數除法器70產生弧度正確的射頻信號SI與SQ,內插器68提供相位差135度的震盪信號S0與S135
相位差135度的震盪信號S0與S135並不限於採用QVCO 62、相位矯正器63與內插器68這樣的組合來產生。第9圖舉例了另一種震盪信號提供器60a,其採用4級環型震盪器(4-stage ring-oscillator)來產生震盪信號S0與S135。震盪信號提供器60a中,4級環形振盪器具有4級延遲器,每一級延遲器之輸出都是落後前一級的輸出有45度的相位。因此,如第9圖舉例所示,只要選定某一級的一輸出為震盪信號S0,就可以很容易的找出另一輸出來作為震盪信號S135,其相位落後震盪信號S0有135(=3*45)度。
多相濾波器(polyphase filter)的實施方式,已經是業界所廣為知曉。故實施例中,震盪信號S0與S135亦可由一電壓控制震盪器與一多相濾波器(polyphase filter)的組合來產生。
在另一個實施例中,一4級環形振盪器提供相位差225度的震盪信號S0與S225。除數為2.5的除法器分別對震盪信號S0與S225進行除頻,產生射頻信號SI與SQ,提供給一發送器。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
12...發送器
14、14a...頻率合成器
16...接收器
18...數位邏輯電路
20...數位類比轉換器
22...低通濾波器
24...混波器
26...功率放大器
28...加法器
30...天線
32...相位偵測器
34...低通濾波器
35...震盪信號提供器
36...電壓控制震盪器
38、40...除法器
60、60a...震盪信號提供器
62...正交電壓控制震盪器
63...相位矯正器
64...相位比較器
65...頻率調整電路
66...多工器組
68...內插器
70...分數除法器
82、83、84...D正反器
100...收發器
第1圖顯示一直接轉換收發器。
第2A圖顯示依據本發明所實施的一收發器。
第2B圖舉例了第2A圖中之震盪信號提供器。
第3圖舉例第2B圖中的QVCO。
第4圖舉例第2B圖中的相位比較器。
第5A圖與第5B圖則分別顯示兩種不同之起始狀態下,第4圖中的一些信號波形。
第6圖舉例多工器組。
第7圖例示第2B圖中的內插器。
第8圖舉例一除數為1.5的分數除法器。
第9圖舉例了另一種震盪信號提供器。
60...震盪信號提供器
62...正交電壓控制震盪器
63...相位矯正器
64...相位比較器
65...頻率調整電路
66...多工器組
68...內插器
70...分數除法器

Claims (18)

  1. 一種震盪信號提供器,包含有:一正交電壓控制震盪器(quadrature voltage-controlled oscillator),用以提供複數震盪信號,其具有不同相位;一相位矯正器,選擇該等震盪信號其中之一第一震盪信號,從一第一輸出端輸出,選擇該等震盪信號其中之一第二震盪信號,從一第二輸出端輸出其中,該第一震盪信號與該第二震盪信號之相位差符合一預設之關係;以及一頻率調整電路,耦接至該相位矯正器,其係依據該等震盪信號,產生一正交信號以及一同相信號,其中,該等震盪信號之頻率係為該同相信號與該正交信號之頻率的非整數倍。
  2. 如申請專利範圍第1項所述之震盪信號提供器,其中,該第一震盪信號之相位早於該第二震盪信號之相位約90度。
  3. 如申請專利範圍第1項所述之震盪信號提供器,其中,該相位矯正器包含有:一相位比較器,用以辨識該等震盪信號中之二震盪信號的一相位關係,以產生一選擇信號;以及二多工器(multiplexer),依據該選擇信號,選取該等震盪信號中之二分別作為該第一與第二震盪信號。
  4. 如申請專利範圍第1項所述之震盪信號提供器,其中,該頻率調整電路包含有:一內插器,依據該第一與該第二震盪信號,產生一內插信號,該內插信號之相位位於該第一與第二震盪信號之相位之間;以及二分數除法器,用以將該內插信號與該等震盪信號其中之一基礎信號以一預設分數進行除頻,以分別產生該正交信號以及該同相信號,且該正交信號之相位落後該同相信號之相位約90度。
  5. 如申請專利範圍第4項所述之震盪信號提供器,其中,該預設分數為1.5,且該內插信號之相位落後該基礎信號之相位約135度。
  6. 一種同相與正交震盪信號提供器,包含有:一震盪信號提供器,提供一第一震盪信號以及一第二震盪信號,其中,該第一震盪信號與該第二震盪信號之相位差符合一預設之關係;以及二分數除法器,用以將該第一與第二震盪信號之頻率除以一預設分數,以分別產生一同相信號以及一正交信號,其中,該同相信號之相位領先該正交信號之相位實質為90度。
  7. 如申請專利範圍第6項所述之同相與正交震盪信號提供器,其中,該預設分數為1.5,且該第二震盪信號之相位落後該第一震盪信號之相位約135度。
  8. 如申請專利範圍第7項所述之同相與正交震盪信號提供器,其中,該震盪信號提供器係為一環形震盪器(ring oscillator),該環形震盪器具有四級延遲器。
  9. 如申請專利範圍第7項所述之同相與正交震盪信號提供器,其中,該震盪信號提供器包含有一電壓控制震盪器(voltage-controlled oscillator)以及一多相濾波器(polyphase filter)。
  10. 如申請專利範圍第6項所述之同相與正交震盪信號提供器,其中,該震盪信號提供器包含有:一正交電壓控制震盪器(quadrature voltage-controlled oscillator),用以提供複數震盪信號,其具有不同相位;一相位矯正器,用以選擇該等震盪信號其中之二;以及一內插器,依據該二被選擇震盪信號,產生該第二震盪信號,該第二震盪信號之相位位於該二被選擇震盪信號之相位之間。
  11. 如申請專利範圍第10項所述之同相與正交震盪信號提供器,其中,該相位矯正器選擇該等震盪信號其中之一為該第一震盪信號,該預設分數為1.5,且該第二震盪信號之相位落後該第一震盪信號之相位約135度。
  12. 一種信號處理方法,包含有以下步驟:以一正交電壓控制震盪器(quadrature voltage-controlled oscillator),提供複數震盪信號;辨識該等震盪信號中的一相位關係,並據以選擇該等震盪信號其中之二,分別作為一第一震盪信號與一第二震盪信號,其中,該第一震盪信號與該第二震盪信號之相位差符合一預設之關係;以及對該等震盪信號進行處理,以產生一正交信號以及一同相信號;其中,該等震盪信號之頻率係為該同相信號與該正交信號之頻率的非整數倍。
  13. 如申請專利範圍第12項所述之信號處理方法,其中,該等震盪信號具有彼此正交之二第三震盪信號,而該辨識步驟包含有以下步驟:依據該二第三震盪信號,來產生一選擇信號,其可代表該相位關係;以及依據該選擇信號,來產生該第一與該第二震盪信號。
  14. 如申請專利範圍第12項所述之信號處理方法,另包含有以下步驟:內插該第一與該第二震盪信號,以產生一內插信號,該內插信號之相位位於該第一與第二震盪信號之相位之間;以及將該等震盪信號其中之一基礎信號與該內插信號之頻率除以一預設分數,以分別產生該同相信號以及該正交信號,且該正交信號之相位落後該同相信號之相位約90度。
  15. 一種同相與正交震盪信號的產生方法,包含有以下步驟:以一震盪信號提供器,提供一第一震盪信號以及一第二震盪信號,其中,該第一震盪信號與該第二震盪信號之相位差符合一預設之關係;以及將該第一震盪信號與該第二震盪信號之頻率除以一預設分數,以分別產生一同相信號以及一正交信號,其中,該同相信號之相位領先該正交信號之相位實質為90度。
  16. 如申請專利範圍第15項所述之產生方法,其中,該預設分數為1.5,且該第二震盪信號之相位落後該第一震盪信號之相位約135度。
  17. 如申請專利範圍第15項所述之產生方法,其中,該震盪信號提供器包含有:一正交電壓控制震盪器(quadrature voltage-controlled oscillator),用以提供複數震盪信號,其具有不同相位,而該產生方法另包含有以下步驟:選擇該等震盪信號其中之二;以及依據該二被選擇震盪信號,產生該第二震盪信號,其中,該第二震盪信號之相位位於該二被選擇震盪信號之相位之間。
  18. 如申請專利範圍第15項所述之產生方法,另包含有以下步驟:選擇該等震盪信號其中之一為該第一震盪信號,其中,該預設分數為1.5,且該第二震盪信號之相位落後該第一震盪信號之相位約135度。
TW101114607A 2012-04-24 2012-04-24 震盪信號提供器、同相與正交震盪信號提供器以及相關之信號處理方法 TWI513195B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW101114607A TWI513195B (zh) 2012-04-24 2012-04-24 震盪信號提供器、同相與正交震盪信號提供器以及相關之信號處理方法
US13/868,248 US9007132B2 (en) 2012-04-24 2013-04-23 Oscillation signal generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101114607A TWI513195B (zh) 2012-04-24 2012-04-24 震盪信號提供器、同相與正交震盪信號提供器以及相關之信號處理方法

Publications (2)

Publication Number Publication Date
TW201345162A true TW201345162A (zh) 2013-11-01
TWI513195B TWI513195B (zh) 2015-12-11

Family

ID=49379547

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101114607A TWI513195B (zh) 2012-04-24 2012-04-24 震盪信號提供器、同相與正交震盪信號提供器以及相關之信號處理方法

Country Status (2)

Country Link
US (1) US9007132B2 (zh)
TW (1) TWI513195B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8723568B1 (en) * 2013-12-20 2014-05-13 Qualcomm Incorporated Local oscillator signal generation using delay locked loops
US9209821B2 (en) * 2014-01-24 2015-12-08 Intel Corporation Apparatus for generating quadrature clock phases from a single-ended odd-stage ring oscillator
US20180026646A1 (en) * 2016-07-25 2018-01-25 Sandisk Technologies Llc Multiple-output oscillator circuits
US10374588B2 (en) * 2016-10-31 2019-08-06 Mediatek Inc. Quadrature clock generating mechanism of communication system transmitter
US10389572B2 (en) * 2017-06-23 2019-08-20 Integrated Device Technology, Inc. Circuits and systems for wideband quadrature signal generation
US10547315B2 (en) 2017-11-28 2020-01-28 Samsung Electronics Co., Ltd. Frequency divider and a transceiver including the same

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6441667B1 (en) * 2001-03-29 2002-08-27 International Business Machines Corporation Multiphase clock generator
US7138877B2 (en) * 2004-04-21 2006-11-21 Rambus Inc. PLL and method for providing a single/multiple adjustable frequency range
TWI241776B (en) * 2004-10-11 2005-10-11 Realtek Semiconductor Corp Clock generator and data recovery circuit
JP4850786B2 (ja) * 2007-06-15 2012-01-11 ルネサスエレクトロニクス株式会社 送受信機
US8736384B2 (en) * 2010-04-29 2014-05-27 Intel Corporation Delay line calibration
US8508308B2 (en) * 2011-09-01 2013-08-13 Lsi Corporation Automatic frequency calibration of a multi-LCVCO phase locked loop with adaptive thresholds and programmable center control voltage

Also Published As

Publication number Publication date
US9007132B2 (en) 2015-04-14
TWI513195B (zh) 2015-12-11
US20130278344A1 (en) 2013-10-24

Similar Documents

Publication Publication Date Title
TWI513195B (zh) 震盪信號提供器、同相與正交震盪信號提供器以及相關之信號處理方法
KR101505019B1 (ko) 무선 주파수 (rf) 트랜시버 집적회로, 장치 및 이를 동작시키기 위한 방법
US8890590B1 (en) Wideband frequency synthesizer and frequency synthesizing method thereof
US7602254B2 (en) System and method for generating signals with a preselected frequency relationship in two steps
US20110156829A1 (en) Oscillator combined circuit, semiconductor device, and current reuse method
US8508309B2 (en) Wideband phase modulation methods and apparatus
KR101246962B1 (ko) 3분주 직교 주파수 분주기
TW201220692A (en) Differential quadrature divide-by-three circuit with dual feedback path
JP2017508319A (ja) 遅延ロック・ループを使用した局部発振器信号生成
JP5583772B2 (ja) 少なくとも3つの信号レベルを持つ差動lo信号を用いたミキサの駆動
JP2003534700A (ja) 回転周波数合成器
Van De Beek et al. A fast-hopping single-PLL 3-band MB-OFDM UWB synthesizer
US9088285B2 (en) Dynamic divider having interlocking circuit
CN103427866A (zh) 振荡信号提供器、同相与正交振荡信号提供器以及信号处理方法
Farazian et al. Fast hopping frequency generation in digital CMOS
Hsieh et al. A 19 GHz CMOS signal generator for 77 GHz FMCW radars
US7683724B2 (en) Frequency synthesizer
US9698800B2 (en) System and method for clock generation with an output fractional frequency divider
Geng et al. The Design of a 28GHz Mixer-Embedded Frequency Shifting PLL in 65nm CMOS with Low In-Band Phase Noise
US11239797B1 (en) Regenerative frequency doubler
US9391562B2 (en) Local oscillation generator, associated communication system and method for local oscillation generation
Zargham et al. A 2.4-GHz 1.3-mW OQPSK RF Front-End TX Based on an Injection-Locked Power Amplifier
Zhang et al. A monolithic fast-hopping frequency synthesizer for MB-OFDM UWB
Levinger et al. A low phase noise Ku-band sub-integer frequency synthesizer for E-band transceivers
CN108736882B (zh) 分数分频电路和射频终端