TW201327523A - 源極驅動器 - Google Patents

源極驅動器 Download PDF

Info

Publication number
TW201327523A
TW201327523A TW100149882A TW100149882A TW201327523A TW 201327523 A TW201327523 A TW 201327523A TW 100149882 A TW100149882 A TW 100149882A TW 100149882 A TW100149882 A TW 100149882A TW 201327523 A TW201327523 A TW 201327523A
Authority
TW
Taiwan
Prior art keywords
voltage
reset signal
output
source driver
system voltage
Prior art date
Application number
TW100149882A
Other languages
English (en)
Other versions
TWI446322B (zh
Inventor
Guan-Ming Wu
Original Assignee
Himax Tech Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Himax Tech Ltd filed Critical Himax Tech Ltd
Priority to TW100149882A priority Critical patent/TWI446322B/zh
Publication of TW201327523A publication Critical patent/TW201327523A/zh
Application granted granted Critical
Publication of TWI446322B publication Critical patent/TWI446322B/zh

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一種源極驅動器,包括重置信號產生單元、多個資料通道。重置信號產生單元接收系統電壓,並且依據系統電壓輸出重置信號。這些資料通道耦接重置信號產生單元以接收重置信號且接收多個顯示資料。這些資料通道受控於重置信號於開機起始期間內處於輸出禁能狀態。這些資料通道受控於重置信號於開機起始期間後處於輸出致能狀態,以分別依據對應的顯示資料輸出畫素電壓至顯示面板。

Description

源極驅動器
本發明是有關於一種源極驅動器,且特別是有關於一種防止湧入電流(inrush current)輸入至顯示面板的源極驅動器。
隨著光電與半導體技術的演進,其亦帶動了平面顯示器之蓬勃發展,而在諸多平面顯示器中,液晶顯示器(liquid crystal display,LCD)因具有高空間利用效率、低消耗功率、無輻射以及低電磁干擾等優越特性,隨即已成為市場之主流。在液晶顯示器開關機的瞬間,可能引起源極驅動器的資料通道產生過大的湧入電流(inrush current),而此湧入電流極可能會流進顯示面板,而造成顯示面板不正常動作或造成顯示面板上的元件的損壞。
本發明提供一種源極驅動器,其可防止資料通道所產生的湧入電流(inrush current)輸入至顯示面板。
本發明提出一種源極驅動器,包括重置信號產生單元、多個資料通道。重置信號產生單元接收系統電壓,並且依據系統電壓輸出重置信號。這些資料通道耦接重置信號產生單元以接收重置信號且接收多個顯示資料。這些資料通道受控於重置信號於開機起始期間內處於輸出禁能狀態。這些資料通道受控於重置信號於開機起始期間後處於輸出致能狀態,以分別依據對應的顯示資料輸出畫素電壓至顯示面板。
在本發明之一實施例中,這些資料通道為低電壓致能輸出。重置信號於開機起始期間內的電壓準位為高電壓,重置信號於開機起始期間後的電壓準位為低電壓。
在本發明之一實施例中,重置信號產生單元包括延遲電路及相位調整電路。延遲電路接收系統電壓,用以延遲系統電壓一預設時間。相位調整電路接收延遲後的系統電壓,用以將延遲後的系統電壓進行一次反相或二次反相後輸出。
在本發明之一實施例中,相位調整電路包括第一反相器。
在本發明之一實施例中,延遲電路包括第一電阻及第一電容。第一電阻的第一端接收系統電壓,第一電阻的第二端耦接相位調整電路。第一電容耦接於第一電阻的第二端與接地電壓之間。
在本發明之一實施例中,高電壓等於系統電壓,低電壓為接地電壓
在本發明之一實施例中,這些資料通道為高電壓致能輸出。重置信號於開機起始期間內的電壓準位為低電壓,重置信號於開機起始期間後的電壓準位為高電壓。
在本發明之一實施例中,相位調整電路包括第二反相器及第三反相器,其中第二反相器串聯耦接第三反相器。
在本發明之一實施例中,這些資料通道分別包括栓鎖電路、數位類比轉換器及輸出緩衝器。栓鎖電路栓鎖並輸出對應的顯示資料。數位類比轉換器耦接栓鎖電路,用以依據對應的顯示資料輸出類比顯示電壓。輸出緩衝器耦接數位類比轉換器以接收類比顯示電壓,且接收重置信號。輸出緩衝器受控於重置信號在開機起始期間內為禁能狀態,且輸出緩衝器受控於重置信號在開機起始期間後為致能狀態。當輸出緩衝器為致能狀態時,輸出緩衝器依據類比顯示電壓輸出畫素電壓至顯示面板。
基於上述,本發明實施例的源極驅動器,在開機起始期間內,資料通道受控於重置信號處於輸出禁能狀態,以避免資料通道的湧入電流流進顯示面板。藉此,可避免顯示面板因資料通道的湧入電流而不正常動作或造成元件損壞。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1為依據本發明一實施例的源極驅動器耦接顯示面板的系統示意圖。請參照圖1,在本實施例中,源極驅動器100耦接顯示面板50,用以提供畫素電壓(如VP1、VP2)至顯示面板50。源極驅動器100包括重置信號產生單元110及多個資料通道(如120、130)。重置信號產生單元110接收系統電壓VDD並且依據系統電壓VDD判斷顯示器(未繪示)是否為處於開機起始期間內,並據此產生並輸出重置信號RS。資料通道(如120、130)分別耦接重置信號產生單元110以接收重置信號RS且接收多個顯示資料DD。
在一開機起始期間內,資料通道(如120、130)受控於重置信號RS處於一輸出禁能狀態,以避免資料通道的湧入電流流進顯示面板50。另一方面,在開機起始期間後,資料通道(如120、130)受控於重置信號RS處於一輸出致能狀態,此時資料通道(如120、130)分別依據對應的顯示資料DD輸出畫素電壓(如VP1、VP2)至顯示面板50。
在本發明的一實施例中,源極驅動器100及顯示面板50可搭配時序控制器、閘極驅動器及電源供應器構成一顯示器。其中,上述時序控制器可依據所接收的影像信號輸出顯示資料DD,並且上述電源供應器可用以提供系統電壓VDD至顯示器的各元件(如源極驅動器、時序控制器、閘極驅動器),但本發明實施例不以此為限。
圖2為依據本發明一實施例的圖1的源極驅動器的電路示意圖。請參照圖1及圖2,在本實施例中,源極驅動器100’的重置信號產生單元110’包括延遲電路111及相位調整電路113。延遲電路111接收系統電壓VDD,用以延遲系統電壓VDD預設時間後輸出(即電壓VDD’)。相位調整電路113接收延遲後的系統電壓VDD(即電壓VDD’),用以依據資料通道(如120、130)的輸出致能電壓的電壓準位將電壓VDD’進行相位調整後輸出重置信號RS。
源極驅動器100’的資料通道(如120’、130’,在此以資料通道120’為例)分別包括栓鎖電路121、數位類比轉換器123及輸出緩衝器125。栓鎖電路121用以栓鎖並輸出對應的顯示資料DD。數位類比轉換器耦接栓鎖電路122,以依據對應的顯示資料輸出類比顯示電壓VAD。輸出緩衝器125耦接數位類比轉換器123以接收類比顯示電壓VAD,且接收重置信號RS。
在開機起始期間內,輸出緩衝器125受控於重置信號RS為禁能狀態,以避免輸出緩衝器125輸出電壓或電流至顯示面板50。在開機起始期間後,輸出緩衝器125受控於重置信號RS為致能狀態,並且當輸出緩衝器125為致能狀態時,輸出緩衝器125依據類比顯示電壓VAD輸出畫素電壓(如VP1、VP2)至顯示面板50。其中,畫素電壓(如VP1、VP2)實質上會約等於輸出緩衝器125所接收的類比顯示電壓VAD,但本發明實施例不以此為限。
一般而言,輸出緩衝器125的致能電壓的電壓準位會依據其構成的元件而有所不同。進一步來說,若輸出緩衝器125由P型電晶體所構成時,輸出緩衝器125的致能電壓準位可能為低電壓,亦即資料通道(如120’、130’)的輸出致能電壓為低電壓。另一方面,若輸出緩衝器125由N型電晶體所構成時,輸出緩衝器125的致能電壓準位可能為高電壓,亦即資料通道(如120’、130’)的輸出致能電壓為高電壓。上述為用以說明,本發明實施例不以此為限。
圖3A為依據本發明一實施例的圖2的驅動波形的時序示意圖。請參照圖2及圖3A,在本實施例中,假設輸出緩衝器125的致能電壓為低電壓,亦即資料通道(如120’、130’)的輸出致能電壓為低電壓。並且,延遲電路111延遲系統電壓VDD預設時間TP後輸出電壓VDD’。相位調整電路113將電壓VDD’進行一次反相後輸出以作為重置信號RS。
在開機起始期間TS內,由於當下電壓VDD’小於當下系統電壓VDD的一半,因此相位調整電路113會輸出高電壓。一般而言,高電壓會約等於系統電壓VDD,因此在開機起始期間TS內重置信號RS的波形會相似於系統電壓VDD。由於輸出緩衝器125為低電壓致能,亦即資料通道(如120’、130’)為低電壓致能輸出,因此輸出緩衝器125在開機起始期間TS內為禁能狀態,亦即資料通道(如120’、130’)為輸出禁能狀態,以避免資料通道(如120’、130’)的輸出緩衝器125輸出電壓或電流至顯示面板50。
在開機起始期間TS後,由於當下的電壓VDD’大於等於當下的系統電壓VDD的一半,因此相位調整電路113會輸出低電壓。一般而言,低電壓會約等於接地電壓,因此在開機起始期間TS後重置信號RS會維持於接地電壓。亦即,在開機起始期間TS後,輸出緩衝器125為致能狀態,亦即資料通道(如120’、130’)為輸出致能狀態,以使資料通道(如120’、130’)的輸出緩衝器125為正常運作。
依據上述,本發明實施例的開機起始期間TS為決定於系統電壓VDD的上升速度及延遲電路111的預設時間TP。
圖3B為依據本發明一實施例的圖2的重置信號產生單元的電路示意圖。請參照圖2、圖3A及圖3B,在本實施例中,假設重置信號產生單元110”的相位調整電路113’將電壓VDD’進行一次反相後輸出以作為重置信號RS。重置信號產生單元110”的延遲電路包括第一電阻R1及第一電容C1。第一電阻R1的一端(即第一端)接收系統電壓VDD,第一電阻R1的另一端(即第二端)耦接相位調整電路113’。第一電容C1耦接於第一電阻R1的第二端與接地電壓之間。依據上述,在本實施例中,延遲電路111’的預設時間TP決定於第一電阻R1的電阻值及第一電容C1的電容值。
在本實施例中,相位調整電路113’包括第一反相器IN1。第一反相器IN1的輸入端耦接延遲電路111’以接收電壓VDD’,第一反相器IN1的輸出端耦接資料通道(如120’、130’)的輸出緩衝器125以輸出重置信號RS。
圖4A為依據本發明另一實施例的圖2的驅動波形的時序示意圖。請參照圖2及圖4A,在本實施例中,假設輸出緩衝器125的致能電壓為高電壓,亦即資料通道(如120’、130’)的輸出致能電壓為高電壓。並且,相位調整電路113將電壓VDD’進行二次反相後輸出以作為重置信號RS。
在開機起始期間TS內,由於當下電壓VDD’小於當下系統電壓VDD的一半,因此相位調整電路113會輸出低電壓。亦即,在開機起始期間TS內重置信號RS的波形維持於接地電壓。由於輸出緩衝器125為高電壓致能,亦即資料通道(如120’、130’)為高電壓致能輸出,因此輸出緩衝器125在開機起始期間TS內為禁能狀態,亦即資料通道(如120’、130’)為輸出禁能狀態。
在開機起始期間TS後,由於當下的電壓VDD’大於等於當下的系統電壓VDD的一半,因此相位調整電路113會輸出高電壓。亦即,在開機起始期間TS後重置信號RS會為系統電壓VDD,以致於輸出緩衝器125為致能狀態,亦即資料通道(如120’、130’)為輸出致能狀態,以使資料通道(如120’、130’)的輸出緩衝器125為正常運作。
圖4B為依據本發明另一實施例的圖2的重置信號產生單元的電路示意圖。請參照圖2、圖4A及圖4B,在本實施例中,假設重置信號產生單元110’’’的相位調整電路113”將電壓VDD’進行二次反相後輸出以作為重置信號RS。其中,重置信號產生單元110’’’的延遲電路111’參照重置信號產生單元110”的延遲電路111’。
在本實施例中,相位調整電路113”包括第二反相器IN2及第三反相器IN3。其中,第二反相器IN2串聯耦接第三反相器IN3,亦即第二反相器IN2的輸入端耦接延遲電路111’以接收電壓VDD’,第三反相器IN3的輸入端耦接第二反相器IN1的輸出端,第二反相器IN2的輸出端耦接資料通道(如120’、130’)的輸出緩衝器125以輸出重置信號RS。
綜上所述,本發明實施例的源極驅動器,在開機起始期間內,資料通道受控於重置信號處於輸出禁能狀態,以避免資料通道的湧入電流流進顯示面板。藉此,可避免顯示面板因資料通道的湧入電流而不正常動作或造成元件損壞。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
50...顯示面板
100、100’...源極驅動器
110、110’、110”、110’’’...重置信號產生單元
111、111’...延遲電路
113、113’、113”...相位調整電路
120、120’、130、130’...資料通道
121...栓鎖電路
123...數位類比轉換器
125...輸出緩衝器
C1...第一電容
DD...顯示資料
IN1...第一反相器
IN2...第二反相器
IN3...第三反相器
R1...第一電阻
RS...重置信號
TP...預設時間
TS...開機起始期間
VAD...類比顯示電壓
VDD...系統電壓
VDD’...電壓
VP1、VP2...畫素電壓
圖1為依據本發明一實施例的源極驅動器耦接顯示面板的系統示意圖。
圖2為依據本發明一實施例的圖1的源極驅動器的電路示意圖。
圖3A為依據本發明一實施例的圖2的驅動波形的時序示意圖。
圖3B為依據本發明一實施例的圖2的重置信號產生單元的電路示意圖。
圖4A為依據本發明另一實施例的圖2的驅動波形的時序示意圖。
圖4B為依據本發明另一實施例的圖2的重置信號產生單元的電路示意圖。
50...顯示面板
100...源極驅動器
110...重置信號產生單元
120、130...資料通道
DD...顯示資料
RS...重置信號
VDD...系統電壓
VP1、VP2...畫素電壓

Claims (10)

  1. 一種源極驅動器,包括:一重置信號產生單元,接收一系統電壓,並且依據該系統電壓輸出一重置信號;以及多個資料通道,耦接該重置信號產生單元以接收該重置信號且接收多個顯示資料,該些資料通道受控於該重置信號於一開機起始期間內處於一輸出禁能狀態,該些資料通道受控於該重置信號於該開機起始期間後處於一輸出致能狀態,以分別依據對應的顯示資料輸出一畫素電壓至一顯示面板。
  2. 如申請專利範圍第1項所述之源極驅動器,其中該些資料通道為一低電壓致能輸出,該重置信號於該開機起始期間內的電壓準位為一高電壓,該重置信號於該開機起始期間後的電壓準位為該低電壓。
  3. 如申請專利範圍第2項所述之源極驅動器,其中該重置信號產生單元包括:一延遲電路,接收該系統電壓,用以延遲該系統電壓一預設時間;以及一相位調整電路,接收延遲後的該系統電壓,用以將延遲後的該系統電壓進行一次反相後輸出。
  4. 如申請專利範圍第3項所述之源極驅動器,其中該相位調整電路包括一第一反相器。
  5. 如申請專利範圍第3項所述之源極驅動器,其中該延遲電路包括:一第一電阻,其第一端接收該系統電壓,其第二端耦接該相位調整電路;以及一第一電容,耦接於該第一電阻的第二端與一接地電壓之間。
  6. 如申請專利範圍第2項所述之源極驅動器,其中該高電壓等於該系統電壓,該低電壓為該接地電壓
  7. 如申請專利範圍第1項所述之源極驅動器,其中該些資料通道為一高電壓致能輸出,該重置信號於該開機起始期間內的電壓準位為一低電壓,該重置信號於該開機起始期間後的電壓準位為該高電壓。
  8. 如申請專利範圍第7項所述之源極驅動器,其中該重置信號產生單元包括:一延遲電路,接收該系統電壓,用以延遲該系統電壓該預設時間;以及一相位調整電路,接收延遲後的該系統電壓,用以將延遲後的該系統電壓進行二次反相後輸出。
  9. 如申請專利範圍第8項所述之源極驅動器,其中該相位調整電路包括一第二反相器及一第三反相器,其中該第二反相器串聯耦接該第三反相器。
  10. 如申請專利範圍第1項所述之源極驅動器,其中該些資料通道分別包括:一栓鎖電路,栓鎖並輸出對應的顯示資料;一數位類比轉換器,耦接該栓鎖電路,用以依據對應的顯示資料輸出一類比顯示電壓;以及一輸出緩衝器,耦接該數位類比轉換器以接收該類比顯示電壓,且接收該重置信號,該輸出緩衝器受控於該重置信號在該開機起始期間內為一禁能狀態,且該輸出緩衝器受控於該重置信號在該開機起始期間後為一致能狀態,當該輸出緩衝器為該致能狀態時,該輸出緩衝器依據該類比顯示電壓輸出該畫素電壓至該顯示面板。
TW100149882A 2011-12-30 2011-12-30 源極驅動器 TWI446322B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW100149882A TWI446322B (zh) 2011-12-30 2011-12-30 源極驅動器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100149882A TWI446322B (zh) 2011-12-30 2011-12-30 源極驅動器

Publications (2)

Publication Number Publication Date
TW201327523A true TW201327523A (zh) 2013-07-01
TWI446322B TWI446322B (zh) 2014-07-21

Family

ID=49225146

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100149882A TWI446322B (zh) 2011-12-30 2011-12-30 源極驅動器

Country Status (1)

Country Link
TW (1) TWI446322B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108806624A (zh) * 2017-04-26 2018-11-13 矽创电子股份有限公司 显示设备及其驱动电路
CN112309308A (zh) * 2020-11-18 2021-02-02 京东方科技集团股份有限公司 显示设备及其驱动方法、显示系统

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108806624A (zh) * 2017-04-26 2018-11-13 矽创电子股份有限公司 显示设备及其驱动电路
TWI673702B (zh) * 2017-04-26 2019-10-01 矽創電子股份有限公司 顯示裝置及其驅動電路
CN108806624B (zh) * 2017-04-26 2021-08-06 矽创电子股份有限公司 显示设备及其驱动电路
CN112309308A (zh) * 2020-11-18 2021-02-02 京东方科技集团股份有限公司 显示设备及其驱动方法、显示系统
US11587486B2 (en) 2020-11-18 2023-02-21 Beijing Boe Optoelectronics Technology Co., Ltd. Display device, driving method thereof, and display system

Also Published As

Publication number Publication date
TWI446322B (zh) 2014-07-21

Similar Documents

Publication Publication Date Title
WO2018129932A1 (zh) 移位寄存器单元电路及其驱动方法、栅极驱动电路和显示装置
US20170193885A1 (en) Shift register unit, driving method, gate driving circuit and display device
US9728152B2 (en) Shift register with multiple discharge voltages
WO2019091168A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US9293223B2 (en) Shift register unit, gate driving circuit and display device
US9306572B2 (en) Output buffer, gate electrode driving circuit and method for controlling the same
JP6124479B2 (ja) シフトレジスタ及び表示装置
US20150365085A1 (en) Dual Pull-Down Control Module, Shift Register Unit, Gate Driver, and Display Panel
US10043585B2 (en) Shift register unit, gate drive device, display device, and control method
WO2017016190A1 (zh) 移位寄存器、显示装置及移位寄存器驱动方法
WO2016123991A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
US10380935B2 (en) Thin film transistor, array substrate, display panel and display device
US8018245B2 (en) Semiconductor device
US11114004B2 (en) Gate driving unit, driving method thereof, gate driving circuit and display device
US10885826B2 (en) Shift register, gate driving circuit, and display device
US10255985B2 (en) Supplement resetting module, gate driver circuit and display device
JP2009157371A (ja) 液晶表示装置の駆動装置及びその駆動方法
US20170162142A1 (en) Driving circuit for source driving chips and liquid crystal display panel
TWI434254B (zh) 閘極脈衝調變電路及其削角調變方法
TWI549105B (zh) 具動態調整輸出之顯示驅動方法及其顯示裝置
WO2019227945A1 (zh) 移位寄存器电路及其驱动方法、栅极驱动电路、阵列基板和显示装置
TWI446322B (zh) 源極驅動器
JP2016180967A (ja) 半導体装置及び電子装置
US9858874B2 (en) Scan driving circuit
TWI701657B (zh) 移位暫存器與相關的顯示裝置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees