TW201303828A - 用以減少線時間之方法及裝置 - Google Patents

用以減少線時間之方法及裝置 Download PDF

Info

Publication number
TW201303828A
TW201303828A TW101108944A TW101108944A TW201303828A TW 201303828 A TW201303828 A TW 201303828A TW 101108944 A TW101108944 A TW 101108944A TW 101108944 A TW101108944 A TW 101108944A TW 201303828 A TW201303828 A TW 201303828A
Authority
TW
Taiwan
Prior art keywords
common line
display
segment
waveform
duration
Prior art date
Application number
TW101108944A
Other languages
English (en)
Inventor
Mark M Todorovich
Lier Wilhelmus Johannes Robertus Van
Koorosh Aflatooni
Original Assignee
Qualcomm Mems Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Mems Technologies Inc filed Critical Qualcomm Mems Technologies Inc
Publication of TW201303828A publication Critical patent/TW201303828A/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B26/00Optical devices or arrangements for the control of light using movable or deformable optical elements
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B26/00Optical devices or arrangements for the control of light using movable or deformable optical elements
    • G02B26/001Optical devices or arrangements for the control of light using movable or deformable optical elements based on interference in an adjustable optical cavity
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B26/00Optical devices or arrangements for the control of light using movable or deformable optical elements
    • G02B26/08Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light
    • G02B26/0816Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements
    • G02B26/0833Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements the reflecting element being a micromechanical device, e.g. a MEMS mirror, DMD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/3466Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on interferometric effect
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/06Passive matrix structure, i.e. with direct application of both column and row voltages to the light emitting or modulating elements, other than LCD or OLED
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Mechanical Light Control Or Optical Switches (AREA)

Abstract

本發明提供包含編碼於電腦儲存媒體上之電腦程式用於減少一顯示器中之共同線寫入時間之系統、方法及裝置。在一項態樣中,一共同線寫入波形形狀係至少部分地基於一給定共同線距一分段驅動器電路之距離。

Description

用以減少線時間之方法及裝置
本發明係關於用於將資料寫入至一顯示裝置之系統及方法。
機電系統(EMS)包含具有電及機械元件、致動器、變換器、感測器、光學組件(諸如,鏡及光學膜層)及電子器件之器件。機電系統可以多種規模製造,包含但不限於微米級及奈米級。舉例而言,微機電系統(MEMS)器件可包含具有介於自約一微米至數百微米或更大之範圍內之大小之結構。奈米機電系統(NEMS)器件可包含具有小於一微米之大小(舉例而言,包含小於數百奈米之大小)之結構。可使用沈積、蝕刻、微影及/或其他蝕刻掉基板及/或所沈積材料層之部分或添加若干層以形成電及機電器件之微機械加工製程來形成機電元件。
一種類型之機電系統器件稱作一干涉調變器(IMOD)。如本文中所使用,術語干涉調變器或干涉光調變器係指一種使用光學干涉原理選擇性地吸收及/或反射光之器件。在某些實施方案中,一干涉調變器可包含一導電板對,該導電板對中之一者或兩者可係全部或部分地透明及/或反射且在施加一適當電信號時能夠相對運動。在一實施方案中,一個板可包含沈積於一基板上之一固定層,而另一板可包含藉由一空氣間隙與該固定層分離之一金屬膜。一個板相對於另一個之位置可改變入射於該干涉調變器上之光 之光學干涉。干涉調變器器件具有一寬範圍之應用,且經預測以用於改良現有產品及形成新產品,尤其係具有顯示能力之彼等產品。
本發明之系統、方法及器件各自具有數個發明態樣,該等態樣中之任何單個態樣皆不單獨地決定本文中所揭示之期望屬性。
本發明中所闡述之標的物之一個發明態樣可實施於一種更新一顯示器之方法中。該顯示器包含配置成若干共同線及分段線之複數個顯示元件,且藉由將資料提供至分段線中之每一者及藉由將一寫入窗內之一波形施加至一各別共同線來更新該各別共同線中之顯示元件。該方法可包含在與一特定共同線相關聯之一寫入窗內產生一波形,其中該波形之形狀係至少部分地基於該特定共同線相對於一分段驅動器電路之一位置。該方法可藉由將該波形施加至該特定共同線而繼續。該寫入窗內之波形之形狀可包含具有一第一持續時間之一前邊沿、具有一第二持續時間之一定址脈衝及具有一第三持續時間之一後邊沿。針對顯示器之所有共同線,第一、第二及第三持續時間之總和可係恆定的。針對顯示器之至少某些共同線,第一、第二及第三持續時間之總和可係不同的。。
在另一態樣中,一種顯示裝置可包含:一組分段線;一分段線驅動器電路,其經組態以在一系列寫入窗期間將資料信號施加至該組分段線;一組共同線,其中之至少某些 距該分段線驅動器電路具有不同距離;及一共同線驅動器電路,其經組態以在該系列寫入窗中之不同者期間將一寫入波形順序地施加至該組共同線中之不同者。該共同線驅動器電路可經組態以將一特定形狀之一寫入波形施加至該組共同線中之一共同線,且該形狀可係至少部分地基於該共同線相對於該分段驅動器電路之位置。該共同線驅動器電路可經組態以端視該共同線相對於該分段驅動器電路之位置而將一定址脈衝定位於該寫入窗內。
在另一態樣中,一種顯示裝置可包含:一組分段線;一分段驅動器,其經組態以在一系列寫入窗期間將資料信號施加至該組分段線;一組共同線,其中之至少某些距分段線驅動器電路具有不同距離;及用於在該系列寫入窗中之一者期間將一特定形狀之一寫入波形施加至該組共同線中之一共同線之構件,其中該形狀係至少部分地基於該共同線相對於該分段驅動器電路之位置。
在另一態樣中,一種已在其上儲存有指令之電腦可讀媒體,該等指令在由處理電路執行時致使一顯示器驅動器電路在與一特定共同線相關聯之一寫入窗內產生一波形,其中該波形之形狀係至少部分地基於該特定共同線相對於一分段驅動器電路之一位置,且將該波形施加至該特定共同線。
另一發明態樣亦可實施於一種更新一顯示器之方法中。該顯示器包含配置成若干共同線及分段線之複數個顯示元件。藉由將資料提供至該等分段線中之每一者及藉由將一 寫入窗內之一波形施加至一特定共同線來更新該特定共同線中之顯示元件。該方法可包含在與一特定共同線相關聯之一寫入窗內產生一波形,其中該波形之形狀係至少部分地基於一分段驅動器電路與該特定共同線之間的一信號行進時間。該方法可藉由將該波形施加至該特定共同線而繼續。該寫入窗內之波形之形狀可包含具有一第一持續時間之一前邊沿、具有一第二持續時間之一定址脈衝及具有一第三持續時間之一後邊沿。該第一持續時間可隨著增加共同線與分段線之間的距離而增加。該第三持續時間可隨著增加共同線與分段驅動器電路之間的距離而減小。
附圖及下文之說明中陳述本說明書中所闡述之標的物之一或多項實施方案之細節。依據說明、圖式及申請專利範圍,其他特徵、態樣及優點將變得顯而易見。注意,以下圖之相對尺寸並非按比例繪製。
以下說明係關於用於闡述本發明之發明態樣之目的之某些實施方案。然而,熟習此項技術者將意欲認識到,本文中之教示可以多種不同方式應用。所闡述之實施方案可實施於可經組態以顯示一影像(無論是運動影像(例如,視訊)還是靜止(stationary)影像(例如,靜態(still)影像),且無論是文字影像、圖形影像還是圖片影像)之任何器件或系統中。更特定而言,本發明預計,所闡述之實施方案可包含於以下多種電子器件中或與其相關聯:諸如但不限於行動電話、啟用多媒體網際網路之蜂巢式電話、行動電視接收 器、無線器件、智慧電話、Bluetooth®器件、個人資料助理(PDA)、無線電子郵件接收器、手持式或可攜式電腦、小筆電、筆記型電腦、智慧筆電、平板電腦、印表機、影印機、掃描機、傳真器件、GPS接收器/導航器、照相機、MP3播放器、攝錄影機、遊戲機、手錶、時鐘、計算器、電視監視器、平板顯示器、電子讀取器件(亦即,電子讀取器)、電腦監視器、汽車顯示器(包含里程表及速度表顯示器等)、駕駛艙控制器件及/或顯示器、攝影機景物顯示器(諸如,一車輛中之一後視攝影機之顯示器)、電子相片、電子告示牌或標牌、投影儀、建築結構、微波爐、冰箱、立體聲系統、卡式記錄器或播放器、DVD播放器、CD播放器、VCR、無線電、可攜式記憶體晶片、洗衣機、乾衣機、洗衣機/乾衣機、停車計時器、封裝(諸如,機電系統(EMS)及微機電系統(MEMS)及非MEMS應用)、美學結構(例如,一件珠寶上之影像顯示器)及多種EMS器件。本文中之教示亦可用於非顯示應用中,諸如但不限於電子切換器件、射頻濾波器、感測器、加速度計、陀螺儀、運動感測器件、磁力計、用於消費型電子器件之慣性組件、消費型電子器件產品之部分、可變電抗器、液晶器件、電泳器件、驅動方案、製造製程及電子測試裝備。因此,該等教示並非意欲限制於僅在圖中繪示之實施方案,而是具有廣泛應用,如熟習此項技術者將易於明瞭。
本發明中所闡述之標的物係關於在一圖框寫入過程期間改變施加至一顯示裝置之共同線之一寫入波形之形狀。特 定而言,端視正相對於一分段驅動器電路寫入之共同線之位置而修改一給定線時間內之波形之形狀。
本發明中所闡述之標的物之特定實施方案可經實施以在將線寫入至一顯示器陣列時實現線時間之一減少。此減少用於寫入一圖框之時間,從而允許在顯示全運動視訊時及在其中可期望顯示內容之一快改變之其他情形下顯示器更新得較快。舉例而言,慢圖框速率遭受諸如傾斜及橡皮筋式變形(rubberbanding)等運動假影。移動至右側之一垂直線將看似向右側傾斜(如「/」),而移動至左側之一垂直線將看似「\」。文字向下捲動將看似被壓縮;文字向上捲動將看似被拉伸。此係更新頂部線時與更新底部線時之間的時間差之結果。當眼睛整合此等更新時,將時間延遲解釋為所闡述之運動假影。較快圖框速率將減少頂部與底部之間的時間差且減少此等假影。
所闡述實施方案可適用之一適合EMS或MEMS器件之一實例係一反射顯示器件。反射顯示器件可併入有干涉調變器(IMOD)以使用光學干涉原理選擇性地吸收及/或反射入射於其上之光。IMOD可包含:一吸收體;一反射體,其可相對於該吸收體移動;及一光學諧振腔,其界定於該吸收體與該反射體之間。該反射體可移動至兩個或兩個以上不同位置,此可改變該光學諧振腔之大小且藉此影響該干涉調變器之反射比。IMOD之反射光譜可形成相當寬闊光譜帶,其可跨越可見波長移位以產生不同色彩。可藉由改變光學諧振腔之厚度來調整光譜帶之位置。一種改變光學 諧振腔之方式係藉由改變反射體之位置。
圖1展示繪示一干涉調變器(IMOD)顯示器件之一系列像素中之兩個毗鄰像素之一等軸視圖之一實例。該IMOD顯示器件包含一或多個干涉MEMS顯示元件。在此等器件中,MEMS顯示元件之像素可處於一亮狀態或暗狀態中。在亮(「經鬆弛」、「開通」或「接通」)狀態中,該顯示元件將入射可見光之一大部分反射(例如)至一使用者。相反,在暗(「經致動」、「關閉」或「關斷」)狀態中,該顯示元件幾乎不反射入射可見光。在某些實施方案中,可將接通及關斷狀態之光反射性質顛倒。MEMS像素可經組態以主要在特定波長下反射,從而除黑色及白色之外還允許一彩色顯示。
IMOD顯示器件可包含一列/行IMOD陣列。每一IMOD可包含一反射層對,亦即,一可移動反射層及一固定部分反射層,其定位於彼此相距一可變且可控制距離處以形成一空氣間隙(亦稱為一光學間隙或腔)。該可移動反射層可在至少兩個位置之間移動。在一第一位置(亦即,一經鬆弛位置)中,該可移動反射層可定位於與該固定部分反射層相距一相對大距離處。在一第二位置(亦即,一經致動位置)中,該可移動反射層可定位於較靠近該部分反射層處。端視可移動反射層之位置,自該兩個層反射之入射光可相長或相消地干涉,從而產生每一像素之一總體反射或非反射狀態。在某些實施方案中,IMOD可在不被致動時處於一反射狀態中,從而反射在可見光譜內之光,且可在 致動時處於一暗狀態中,從而吸收及/或相消地干涉在可見範圍內之光。然而,在某些其他實施方案中,一IMOD可在不致動時處於一暗狀態中且在致動時處於一反射狀態中。在某些實施方案中,一所施加電壓之引入可驅動像素改變狀態。在某些其他實施方案中,一所施加電荷可驅動像素改變狀態。
圖1中所繪示之像素陣列之部分包含兩個毗鄰干涉調變器12。在左側之IMOD 12(如所圖解說明)中,將一可移動反射層14圖解說明為處於與一光學堆疊16相距一預定距離處之一經鬆弛位置中,光學堆疊16包含一部分反射層。跨越左側之IMOD 12施加之電壓V0不足以致使可移動反射層14之致動。在右側之IMOD 12中,將可移動反射層14圖解說明為處於接近或毗鄰光學堆疊16之一經致動位置中。跨越右側之IMOD 12施加之電壓Vbias足以將可移動反射層14維持在經致動位置中。
在圖1中,大體上在左側用指示入射於像素12上之光的箭頭13及自IMOD 12反射之光15圖解說明像素12之反射性質。儘管未詳細地圖解說明,但熟習此項技術者應理解,入射於像素12上之光13之大部分將透射穿過透明基板20朝向光學堆疊16。入射於光學堆疊16上之光之一部分將透射穿過光學堆疊16之部分反射層,且一部分將向回反射穿過透明基板20。光13之透射穿過光學堆疊16之部分將在可移動反射層14處向回反射朝向(且穿過)透明基板20。自光學堆疊16之部分反射層反射之光與自可移動反射層14反射之 光之間的干涉(相長性的或相消性的)將判定自像素12反射之光15之波長。
光學堆疊16可包含一單個層或數個層。該(等)層可包含一電極層、一部分反射與部分透射層及一透明電介質層中之一或多者。在某些實施方案中,光學堆疊16係導電的、部分透明且部分反射的,且可係(舉例而言)藉由將一或多個上述層沈積至一透明基板20上而製作。該電極層可係由多種材料形成,諸如各種金屬(舉例而言,氧化銦錫(ITO))。該部分反射層可由部分反射之多種材料形成,諸如各種金屬,諸如鉻(Cr)、半導體及電介質。該部分反射層可由一或多個材料層形成,且該等層中之每一者可由一單個材料或一材料組合形成。在某些實施方案中,光學堆疊16可包含充當一光學吸收體及電導體兩者之一單個半透明厚度之金屬或半導體,同時(例如光學堆疊16或IMOD其他結構之)不同更多導電層或部分可用於在IMOD像素之間用匯流排傳送(bus)信號。光學堆疊16亦可包含一或多個絕緣層或介電層,其覆蓋一或多個導電層或一導電/光學吸收層。
在某些實施方案中,光學堆疊16之該(等)層可圖案化為若干平行條帶,且可如下文進一步闡述形成一顯示器件中之列電極。如熟習此項技術者應理解,術語「圖案化」在本文中用於指遮蔽以及蝕刻製程。在某些實施方案中,可將一高導電及高反射材料(諸如,鋁(AL))用於可移動反射層14,且此等條帶可形成一顯示器件中之行電極。可移動 反射層14可形成為一(或多個)所沈積金屬層之一系列平行條帶(正交於光學堆疊16之列電極)以形成沈積於柱18之頂部上之行及沈積於柱18之間的一介入犧牲材料。當蝕刻掉該犧牲材料時,可在可移動反射層14與光學堆疊16之間形成一經界定間隙19或光學腔。在某些實施方案中,柱18之間的間隔可係約1微米至1000微米,而間隙19可小於10,000埃(Å)。
在某些實施方案中,IMOD之每一像素(無論處於經致動狀態還是經鬆弛狀態中)基本上係由固定反射層及移動反射層形成之一電容器。當不施加電壓時,可移動反射層14保持處於一機械鬆弛狀態中,如圖1中左側之像素12所圖解說明,其中在可移動反射層14與光學堆疊16之間存在間隙19。然而,當將一電位差(一電壓)施加至一選定列及行中之至少一者時,在對應像素處形成於列電極與行電極之交叉處之電容器變為帶電,且靜電力將該等電極拉到一起。若所施加之電壓超過一臨限值,則可移動反射層14可變形且移動而接近或緊靠著光學堆疊16。光學堆疊16內之一介電層(未展示)可防止短路且控制層14與層16之間的分離距離,如圖1中右側之經致動像素12所圖解說明。不管所施加電位差之極性如何,行為皆相同。儘管在某些例項中可將一陣列中之一系列像素稱為「列」或「行」,但熟習此項技術者應易於理解,將一個方向稱為一「列」且將另一方向稱為一「行」係任意的。重申地,在某些定向中,可將列視為行,且將行視為列。此外,該等顯示元件 可均勻地配置成正交之列與行(一「陣列」),或配置成非線性組態(舉例而言)從而相對於彼此具有一定的位置偏移(一「馬賽克」)。術語「陣列」及「馬賽克」可係指任何組態。因此,儘管將顯示器稱為包含一「陣列」或「馬賽克」,但在任何例項中,元件本身無需彼此正交地配置或安置成一均勻分佈,而是可包含具有不對稱形狀及不均勻分佈式元件之配置。
圖2展示圖解說明併入有一3×3干涉調變器顯示器之一電子器件之一系統方塊圖之一實例。該電子器件包含可經組態以執行一或多個軟體模組之一處理器21。除執行一作業系統之外,處理器21還可經組態以執行一或多個軟體應用程式,包含一網頁瀏覽器、一電話應用程式、一電子郵件程式或其他軟體應用程式。
處理器21可經組態以與一陣列驅動器22通信。陣列驅動器22可包含將信號提供至(舉例而言)一顯示器陣列或面板30之一列驅動器電路24及一行驅動器電路26。圖2中之線1-1展示圖1中所圖解說明之IMOD顯示器件之剖面圖。儘管出於清晰起見,圖2圖解說明一3×3 IMOD陣列,但顯示器陣列30可含有極大數目個IMOD且可在列中具有與在行中不同數目個IMOD,且反之亦然。
圖3展示圖解說明圖1之干涉調變器之可移動反射層位置與所施加電壓之關係曲線之一圖之一實例。對於MEMS干涉調變器,列/行(亦即,共同/分段)寫入程序可利用如圖3中所圖解說明之此等器件之一滯後性質。一干涉調變器可 使用(在一項實例性實施方案中)約一10伏電位差以致使可移動反射層(或鏡)自經鬆弛狀態改變為經致動狀態。當電壓自彼值減小時,該可移動反射層在電壓降回至(在此實例中)10伏以下時維持其狀態,然而,該可移動反射層在電壓降至2伏以下之前不完全鬆弛。因此,如圖3中所展示,在此實例中存在約3伏至7伏之一電壓範圍,在該電壓範圍內存在一施加電壓窗,在該窗內該器件穩定地處於經鬆弛狀態或經致動狀態中。該窗在本文中稱為「滯後窗」或「穩定窗」。對於具有圖3之滯後特性之一顯示器陣列30,列/行寫入程序可經設計以一次定址一或多個列,以使得在對一給定列之定址期間,所定址列中之欲被致動之像素曝露於(在此實例中)約10伏之一電壓差,且欲被鬆弛之像素曝露於接近零伏之一電壓差。在定址之後,該等像素可曝露於一穩定狀態或約5伏(在此實例中)之偏壓電壓差,以使得其保持處於先前選通狀態中。在此實例中,在被定址之後,每一像素經受在約3伏至7伏之「穩定窗」內之一電位差。此滯後性質特徵使(諸如)圖1中所圖解說明之像素設計能夠在相同所施加電壓條件下保持穩定在一經致動或經鬆弛預存在狀態中。由於每一IMOD像素(無論是處於經致動狀態還是經鬆弛狀態中)基本上係由固定反射層及移動反射層形成之一電容器,因此可在該滯後窗內之一穩定電壓下保持此穩定狀態而實質上不消耗或損失功率。此外,基本上,若所施加電壓電位保持實質上固定,則有極少或沒有電流流動至IMOD像素中。
在某些實施方案中,可藉由根據一給定列中之像素之狀態之所期望改變(若存在),沿該組行電極以「分段」電壓之形式施加資料信號來形成一影像之一圖框。可依次定址該陣列之每一列,以使得一次一個列地寫入該圖框。為將該期望資料寫入至一第一列中之像素,可將對應於該第一列中像素之所期望狀態之分段電壓施加於行電極上,且可將呈一特定「共同」電壓或信號之形式之一第一列脈衝施加至第一列電極。然後,可使該組分段電壓改變以對應於第二列中像素之狀態之所期望改變(若存在),且可將一第二共同電壓施加至第二列電極。在某些實施方案中,第一列中之像素不受沿行電極施加之分段電壓改變之影響,且在第一共同電壓列脈衝期間保持處於其已被設定之狀態。 可按一順序方式對整個列系列或另一選擇係對整個行系列重複此過程以產生影像圖框。可藉由以某一所期望數目個圖框/秒之速度連續重複此過程來用新影像資料再新及/或更新該等圖框。
跨越每一像素(即,跨越每一像素之電位差)所施加之分段信號與共同信號之組合判定每一像素之所得狀態。圖4展示圖解說明當施加各種共同電壓及分段電壓時一干涉調變器之各種狀態之一表之一實例。如熟習此項技術者將理解,可將「分段」電壓施加至行電極或列電極,且可將「共同」電壓施加至行電極或列電極中之另一者。
如在圖4中(以及在圖5B中所展示之時序圖中)所圖解說明,當沿一共同線施加一釋放電壓VCREL時,將使沿該共 同線之所有干涉調變器元件置於一經鬆弛狀態(另一選擇係,稱為一經釋放狀態或未經致動狀態)中,而不管沿分段線所施加之電壓(亦即,高分段電壓VSH及低分段電壓VSL)如何。特定而言,當沿一共同線施加釋放電壓VCREL時,在沿彼像素之對應分段線施加高分段電壓VSH及低分段電壓VSL之兩種情況下,跨越調變器像素之電位電壓(另一選擇係,稱為一像素電壓)皆在鬆弛窗(參見圖3,亦稱為一釋放窗)內。
當將一保持電壓(諸如,一高保持電壓VCHOLD_H或一低保持電壓VCHOLD_L)施加於一共同線上時,干涉調變器之狀態將保持恆定。舉例而言,一經鬆弛IMOD將保持處於一經鬆弛位置中,且一經致動IMOD將保持處於一經致動位置中。可選擇該等保持電壓以使得在沿對應分段線施加高分段電壓VSH及低分段電壓VSL之兩種情況下,該像素電壓將保持在一穩定窗內。因此,分段電壓擺幅(亦即,高VSH與低分段電壓VSL之間的差)小於正穩定窗或負穩定窗之寬度。
當將一定址電壓或致動電壓(諸如,一高定址電壓VCADD_H或一低定址電壓VCADD_L)施加於一共同線上時,可藉由沿各別分段線施加分段電壓選擇性地將資料寫入至沿彼線之調變器。可選擇分段電壓以使得該致動取決於所施加之分段電壓。當沿一共同線施加一定址電壓時,施加一個分段電壓將導致一像素電壓在一穩定窗內,從而致使該像素保持未經致動。相比之下,施加另一個分段電壓將 導致一像素電壓超出該穩定窗,從而導致該像素致動。致使致動之特定分段電壓可取決於使用了哪一個定址電壓而變化。在某些實施方案中,當沿共同線施加高定址電壓VCADD_H時,施加高分段電壓VSH可致使一調變器保持處於其當前位置中,而施加低分段電壓VSL可致使該調變器致動。作為一推論,當施加一低定址電壓VCADD_L時,分段電壓之效應可係相反的,其中高分段電壓VSH致使該調變器致動且低分段電壓VSL對該調變器之狀態無影響(亦即,保持穩定)。
在某些實施方案中,可使用跨越該等調變器產生相同極性電位差之保持電壓、定址電壓及分段電壓。在某些其他實施方案中,可使用按時間使調變器之電位差之極性交替之信號。跨越調變器之極性之交替(即,寫入程序之極性之交替)可減小或抑制在一單個極性之重複寫入操作之後可能發生之電荷累積。
圖5A展示圖解說明在圖2之3×3干涉調變器顯示器中之一顯示資料圖框之一圖之一實例。圖5B展示可用於寫入圖5A中所圖解說明之顯示資料圖框之共同信號及分段信號之一時序圖之一實例。可將該等信號施加至類似於圖2之陣列之一3×3陣列,此將最終導致圖5A中所圖解說明之線時間60e之顯示配置。圖5A中之經致動調變器係處於一暗狀態中,亦即,其中所反射光之一相當大部分係在可見光譜之外,從而導致呈現給(舉例而言)一觀看者之一暗外觀。在寫入圖5A中所圖解說明之圖框之前,該等像素可處於任 何狀態中,但圖5B之時序圖中所圖解說明之寫入程序假設,在第一線時間60a之前,每一調變器皆被釋放且處於一未經致動狀態中。
在第一線時間60a期間:將一釋放電壓70施加於共同線1上;施加於共同線2上之電壓以一高保持電壓72開始且移動至一釋放電壓70;且沿共同線3施加一低保持電壓76。因此,沿共同線1之調變器(共同1,分段1)(1,2)及(1,3)保持處於一經鬆弛或未經致動狀態中達第一線時間60a之持續時間,沿共同線2之調變器(2,1)、(2,2)及(2,3)將移動至一經鬆弛狀態,且沿共同線3之調變器(3,1)、(3,2)及(3,3)將保持處於其先前狀態中。參考圖4,沿分段線1、2及3施加之分段電壓將對干涉調變器之狀態無影響,此乃因在線時間60a期間,共同線1、2或3中全部不曝露於致使致動之電壓位準(亦即,VCREL-鬆弛與VCHOLD_L-穩定)。
在第二線時間60b期間,共同線1上之電壓移動至一高保持電壓72,且由於無定址電壓或致動電壓施加於共同線1上,因此不管所施加之分段電壓如何,沿共同線1之所有調變器皆保持處於一經鬆弛狀態中。沿共同線2之調變器因施加釋放電壓70而保持處於一經鬆弛狀態中,且當沿共同線3之電壓移動至一釋放電壓70時,沿共同線3之調變器(3,1)、(3,2)及(3,3)將鬆弛。
在第三線時間60c期間,藉由將一高定址電壓74施加於共同線1上來定址共同線1。由於在施加此定址電壓期間沿分段線1及2施加一低分段電壓64,因此跨越調變器(1,1)及 (1,2)之像素電壓大於調變器之正穩定窗之高端(亦即,電壓差超過一預定臨限值),且使調變器(1,1)及(1,2)致動。相反地,由於沿分段線3施加一高分段電壓62,因此跨越調變器(1,3)之像素電壓小於調變器(1,1)及(1,2)之像素電壓,且保持在該調變器之正穩定窗內;調變器(1,3)因此保持經鬆弛。另外,在線時間60c期間,沿共同線2之電壓減小至一低保持電壓76,且沿共同線3之電壓保持處於一釋放電壓70,從而使沿共同線2及3之調變器處於一經鬆弛位置中。
在第四線時間60d期間,共同線1上之電壓返回至一高保持電壓72,從而使沿共同線1上之調變器處於其各別經定址狀態中。將共同線2上之電壓減小至一低定址電壓78。由於沿分段線2施加一高分段電壓62,因此跨越調變器(2,2)之像素電壓低於該調變器之負穩定窗之低端,從而致使調變器(2,2)致動。相反地,由於沿分段線1及3施加一低分段電壓64,因此調變器(2,1)及(2,3)保持處於一經鬆弛位置中。共同線3上之電壓增加至一高保持電壓72,從而使沿共同線3之調變器處於一經鬆弛狀態中。
最終,在第五線時間60e期間,共同線1上之電壓保持處於高保持電壓72,且共同線2上之電壓保持處於一低保持電壓76,從而使沿共同線1及2之調變器處於其各別經定址狀態中。共同線3上之電壓增加至一高定址電壓74以定址沿共同線3之調變器。由於將一低分段電壓64施加於分段線2及3上,因此調變器(3,2)及(3,3)致動,而沿分段線1所 施加之高分段電壓62致使調變器(3,1)保持處於一經鬆弛位置中。因此,在第五線時間60e結束時,3×3像素陣列處於圖5A中所展示之狀態中,且只要沿該等共同線施加保持電壓,該像素陣列即將保持處於彼狀態中,而不管在正定址沿其他共同線(未展示)之調變器時可發生之分段電壓之變化如何。
在圖5B之時序圖中,一給定寫入程序(亦即,線時間60a至60e)可包含高保持及定址電壓或低保持及定址電壓之使用。一旦針對一給定共同線之寫入程序已完成(且將該共同電壓設定至具有與致動電壓相同之極性之保持電壓),該像素電壓即保持在一給定穩定窗內,且不穿過該鬆弛窗,直至將一釋放電壓施加於彼共同線上。此外,由於每一調變器係作為該寫入程序之在定址調變器之前的部分而被釋放,因此一調變器之致動時間而非釋放時間可判定線時間。特定而言,在其中一調變器之釋放時間大於致動時間之實施方案中,可將釋放電壓施加達長於一單個線時間之時間,如在圖5B中所繪示。在某些其他實施方案中,沿共同線或分段線所施加之電壓可變化以計及不同調變器(諸如,不同色彩之調變器)之致動電壓及釋放電壓之變化。
根據上文所陳述之原理操作之干涉調變器之結構之細節可廣泛地變化。舉例而言,圖6A至圖6E展示包含可移動反射層14及其支撐結構之干涉調變器之不同實施方案之剖面圖之實例。圖6A展示圖1之干涉調變器顯示器之一部分 剖面圖之一實例,其中一金屬材料條帶(亦即,可移動反射層14)沈積於自基板20正交延伸之支撐件18上。在圖6B中,每一IMOD之可移動反射層14在形狀上係大體正方形或矩形且於拐角處或接近拐角處在繋栓32上附著至支撐件。在圖6C中,可移動反射層14之形狀係大體正方形或矩形且自一可變形層34懸吊,可變形層34可包含一撓性金屬。可變形層34可在可移動反射層14之周邊周圍直接或間接連接至基板20。此等連接在本文中稱為支撐柱。圖6C中所展示之實施方案具有自將可移動反射層14之光學功能與其機械功能(由可變形層34實施)解耦導出之額外益處。此解耦允許用於可移動反射層14之結構設計及材料與用於可變形層34之結構設計及材料彼此獨立地最佳化。
圖6D展示其中可移動反射層14包含一反射子層14a之一IMOD之另一實例。可移動反射層14擱置於一支撐結構(諸如,支撐柱18)上。支撐柱18提供可移動反射層14與下部固定電極(亦即,所圖解說明IMOD中之光學堆疊16之部分)之分離,以使得(舉例而言)當可移動反射層14處於一經鬆弛位置中時,在可移動反射層14與光學堆疊16之間形成一間隙19。可移動反射層14亦可包含一導電層14c及一支撐層14b,導電層14c可經組態以充當一電極。在此實例中,導電層14c安置於支撐層14b之遠離基板20之一個側上且反射子層14a安置於支撐層14b之接近於基板20之另一側上。在某些實施方案中,反射子層14a可導電且可安置於支撐層14b與光學堆疊16之間。支撐層14b可包含一介電材 料(舉例而言,氧氮化矽(SiON)或二氧化矽(SiO2))之一或多個層。在某些實施方案中,支撐層14b可係一層堆疊,諸如(舉例而言)一SiO2/SiON/SiO2三層堆疊。反射子層14a及導電層14c中之任一者或兩者可包含(舉例而言)具有約0.5%銅(Cu)之一鋁(Al)合金或另一反射金屬材料。在電介質支撐層14b上方及下方採用導電層14a、14c可平衡應力且提供增強之導電性。在某些實施方案中,出於多種設計目的,諸如達成可移動反射層14內之特定應力分佈,可由不同材料形成反射子層14a及導電層14c。
如圖6D中所圖解說明,某些實施方案亦可包含一黑色遮罩結構23。黑色遮罩結構23可形成於光學不作用區(諸如,在像素之間或在柱18下方)中以吸收環境光或雜散光。黑色遮罩結構23亦可藉由抑制光自一顯示器之不作用部分反射或透射穿過一顯示器之不作用部分來改良該顯示器件之光學性質,藉此增加對比率。另外,黑色遮罩結構23可導電且經組態以充當一電匯流排層。在某些實施方案中,可將列電極連接至黑色遮罩結構23以減小經連接列電極之電阻。可使用多種方法來形成黑色遮罩結構23,包含沈積及圖案化技術。黑色遮罩結構23可包含一或多個層。舉例而言,在某些實施方案中,黑色遮罩結構23包含充當一光學吸收體之鉬-鉻(MoCr)層、一層及充當一反射體及一匯流排層之鋁合金,其分別具有介於約30 Å至80 Å、500 Å至1000 Å及500 Å至6000 Å之範圍內之一厚度。可使用多種技術來圖案化該一或多個層,包含光微影及乾式蝕 刻,包含(舉例而言)用於MoCr及SiO2層之四氟化碳(CF4)及/或氧氣(O2),及用於鋁合金層之氯氣(Cl2)及/或三氯化硼(BCl3)。在某些實施方案中,黑色遮罩23可係一標準具或干涉堆疊結構。在此干涉堆疊黑色遮罩結構23中,導電吸收體可用於在每一列或行之光學堆疊16中之下部固定電極之間傳輸或用匯流排傳送信號。在某些實施方案中,一間隔件層35可用於將吸收體層16a與黑色遮罩23中之導電層大體電隔離。
圖6E展示其中可移動反射層14係自支撐之一IMOD之另一實例。與圖6D相比,圖6E之實施方案不包含支撐柱18。而是,可移動反射層14在多個位置處接觸下伏之光學堆疊16,且可移動反射層14之曲率提供足夠之支撐以使得可移動反射層14在跨越該干涉調變器之電壓不足以致使致動時返回至圖6E之未經致動位置。出於清晰起見,此處展示包含一光學吸收體16a及一電介質16b之光學堆疊16,其可含有複數個若干不同層。在某些實施方案中,光學吸收體16a可既充當一固定電極又充當一部分反射層。在某些實施方案中,光學吸收體16a係比可移動反射層14薄之一量級(係可移動反射層14之十分之一或十分之一以下)。在某些實施方案中,光學吸收體16a係比反射子層14a薄。
在諸如圖6A至圖6E中所展示之彼等實施方案等實施方案中,IMOD充當直視式器件,其中自透明基板20之前側(亦即,與其上配置有調變器之側相對之側)觀看影像。在此等實施方案中,可對該器件之背部部分(即,該顯示器 件之在可移動反射層14後面之任何部分,包含(舉例而言)圖6C中所圖解說明之可變形層34)進行組態及操作而不對顯示器件之影像品質造成衝擊或負面影響,此乃因反射層14光學地遮擋該器件之彼等部分。舉例而言,在某些實施方案中,可在可移動反射層14後面包含一匯流排結構(未圖解說明),此提供將調變器之光學性質與調變器之機電性質(諸如,電壓定址與由此定址所引起之移動)分離之能力。另外,圖6A至圖6E之實施方案可簡化處理(諸如,(舉例而言)圖案化)。
圖7展示圖解說明一干涉調變器之一製造製程80之一流程圖之一實例,且圖8A至圖8E展示此一製造製程80之對應階段之剖面示意性圖解之實例。在某些實施方案中,製造製程80可經實施以製造一機電系統器件,諸如圖1及圖6中所圖解說明之一般類型之干涉調變器。一機電系統器件之製造亦可包含圖7中未展示之其他方塊。參考圖1、6及7,製程80在方塊82處開始以在基板20上方形成光學堆疊16。圖8A圖解說明在基板20上方形成之此一光學堆疊16。基板20可係一透明基板(諸如,玻璃或塑膠),其可係撓性的或相對剛性且不易彎曲的,且可已經歷先前製備製程(諸如,清潔)以促進光學堆疊16之有效形成。如上文所論述,光學堆疊16可導電,部分透明且部分反射的且可係(舉例而言)藉由將具有所期望性質之一或多個層沈積至透明基板20上而製作。在圖8A中,光學堆疊16包含具有子層16a及16b之一多層結構,但在某些其他實施方案中可包含 更多或更少之子層。在某些實施方案中,子層16a、16b中之一者可經組態而具有光學吸收及導電性質兩者,諸如,組合式導體/吸收體子層16a。另外,可將子層16a、16b中之一或多者圖案化成若干平行條帶,且可形成一顯示器件中之列電極。可藉由一遮蔽及蝕刻製程或此項技術中已知之另一適合製程來執行此圖案化。在某些實施方案中,子層16a、16b中之一者可係一絕緣或電介質層,諸如沈積於一或多個金屬層(例如,一或多個反射及/或導電層)上方之子層16b。另外,可將光學堆疊16圖案化成形成顯示器之列之個別且平行條帶。注意,圖8A至圖8E並非按比例繪製。舉例而言,在某些實施方案中,光學堆疊之子層中之一者(光學吸收層)可係極薄,但在圖8A至圖8E中子層16a、16b展示為有些厚。
製程80在方塊84處繼續以在光學堆疊16上方形成一犧牲層25。稍後移除犧牲層25(參見方塊90)以形成腔19且因此在圖1中所圖解說明之所得干涉調變器12中未展示犧牲層25。圖8B圖解說明包含形成於光學堆疊16上方之一犧牲層25之一經部分製作之器件。在光學堆疊16上方形成犧牲層25可包含以選定之一厚度沈積二氟化氙(XeF2)可蝕刻材料(諸如,鉬(Mo)或非晶矽(a-Si)))以在隨後移除之後提供具有一所期望設計大小之一間隙或腔19(亦參見圖1及8E)。可使用諸如物理汽相沈積(PVD,其包含諸如濺鍍等諸多不同技術)、電漿增強型化學汽相沈積(PECVD)、熱化學汽相沈積(熱CVD)或旋塗等沈積技術來實施犧牲材料之沈 積。
製程80在方塊86處繼續以形成一支撐結構,諸如圖1、6及8C中所圖解說明之柱18。形成柱18可包含以下步驟:圖案化犧牲層25以形成一支撐結構孔口,然後使用諸如PVD、PECVD、熱CVD或旋塗之一沈積方法來將一材料(諸如,一聚合物或一無機材料,諸如氧化矽)沈積至該孔口中以形成柱18。在某些實施方案中,形成於犧牲層中之支撐結構孔口可延伸穿過犧牲層25及光學堆疊16兩者到達下伏之基板20,以使得柱18之下端接觸基板20,如圖6A中所圖解說明。另一選擇係,如圖8C中所繪示,形成於犧牲層25中之孔口可延伸穿過犧牲層25,但不穿過光學堆疊16。舉例而言,圖8E圖解說明支撐柱18之下端與光學堆疊16之上部表面接觸。可藉由將一支撐結構材料層沈積於犧牲層25上方且圖案化該支撐結構材料之位於遠離犧牲層25中之孔口處之部分來形成柱18或其他支撐結構。該等支撐結構可位於該等孔口內(如圖8C中所圖解說明),但亦可至少部分地延伸於犧牲層25之一部分上方。如上文所提及,對犧牲層25及/或支撐柱18之圖案化可藉由一圖案化及蝕刻製程來執行,但亦可藉由替代蝕刻方法來執行。
製程80在方塊88處繼續以形成一可移動反射層或膜,諸如圖1、6及8D中所圖解說明之可移動反射層14。可藉由採用一或多個沈積步驟(包含(舉例而言)反射層(諸如,鋁、鋁合金或其他反射層)沈積)連同一或多個圖案化、遮蔽及/或蝕刻步驟來形成可移動反射層14。可移動反射層14可導 電且稱為一導電層。在某些實施方案中,可移動反射層14可包含如圖8D中所展示之複數個子層14a、14b、14c。在某些實施方案中,該等子層中之一或多者(諸如,子層14a、14c)可包含針對其光學性質選擇之高反射子層,且另一子層14b可包含針對其機械性質選擇之一機械子層。由於犧牲層25仍存在於方塊88處所形成之經部分製作之干涉調變器中,因此可移動反射層14在此階段處通常係不可移動的。含有一犧牲層25之一經部分製作之IMOD在本文中亦可稱為一「未釋放」IMOD。如上文結合圖1所闡述,可將可移動反射層14圖案化成形成顯示器之行之個別且平行條帶。
製程80在方塊90處繼續以形成一腔,諸如圖1、6及8E中所圖解說明之腔19。可藉由將犧牲材料25(在方塊84處沈積)曝露於一蝕刻劑來形成腔19。舉例而言,可藉由乾式化學蝕刻、藉由將犧牲層25曝露於一氣態或汽相蝕刻劑(諸如,自固態XeF2得到之蒸汽)達有效地移除所期望之材料量之一段時間來移除一可蝕刻犧牲材料(諸如,Mo或非晶Si)。通常相對於環繞腔19之結構選擇性地移除該犧牲材料。亦可使用其他蝕刻方法,諸如濕式蝕刻及/或電漿蝕刻。由於在方塊90期間移除犧牲層25,因此在此階段之後可移動反射層14通常係可移動的。在移除犧牲層25之後,所得經完全或部分製作之IMOD在本文中可稱為一「釋放」IMOD。
本文中所揭示之實施方案中之某些係關於用於更新一顯 示器(包含被動矩陣IMOD顯示器,諸如上文所闡述之彼等及其他被動矩陣顯示器)之一裝置及方法。在一個特定實施方案中,提供用於減少線時間之一裝置。如本文中所闡述,在一項態樣中,可藉由在一寫入窗期間將顯示資料供應至來自一分段驅動器之複數個分段線來更新一顯示器中之一顯示元件線。在該寫入窗期間,亦藉由一共同線驅動器將一寫入啟用波形施加至與該顯示元件線相關聯之一共同線。一般而言,可選擇寫入窗之持續時間及寫入啟用波形之形狀以確保顯示元件之正確操作。舉例而言,寫入窗之持續時間及寫入啟用波形之形狀可經組態以使得分段線電壓與共同線電壓重疊達足以使顯示元件准許準確操作之時間。在某些實施方案中,對於顯示器中之每一顯示元件線,寫入窗之長度及寫入啟用波形之形狀可係一致的。然而,如本文中所闡述,基於顯示器中之線之位置改變寫入窗之長度及寫入啟用波形之形狀可係有利的。藉由如此做,可減少顯示器之線再新時間且顯示器之圖框速率可對應地增加。本文中闡述用於以此方式減少線時間之一顯示系統之實施方案。
圖9係圖解說明一顯示系統之若干部分之一實施方案之一方塊圖。顯示器1000可類似於上文相對於圖2、5及6所闡述之顯示器。顯示器1000包含一顯示器面板1005、複數個顯示元件1006、複數個共同線1010、一共同線驅動器1015、複數個分段線1020及一分段驅動器1025。顯示器面板1005包含複數個顯示元件1006。顯示元件1006配置於面 板1005上作為複數個列及行。每一顯示元件1006列對應於複數個共同線1010中之一者。類似地,每一顯示元件1006行對應於複數個分段線1020中之一者。上文相對於圖1至圖5更詳細地闡述顯示元件之操作。一般而言,在一更新期間,藉由分段線驅動器1025將對應於欲顯示於顯示器1000上之一資料線之電壓位準驅動至複數個分段線1020上。一旦已將資料驅動至分段線1020上,共同線驅動器1015即將一寫入啟用波形驅動至共同線1010中之一選定者(舉例而言,共同線1009)上。以此方式,根據分段線1020上之資料處置或更新對應於共同線1009之列中之顯示元件1006。特定而言,共同線1009上之寫入啟用波形與分段線1020上之顯示資料之組合致使對應於共同線1009之列中之個別顯示元件1006致動,如相對於圖5B所闡述。同時,不影響其他列中之顯示元件1006。然後,藉由分段線驅動器1025將新資料驅動至分段線1020上,且可將一寫入啟用波形驅動至一不同共同線上。以此方式,可逐列更新整個顯示器面板1005。
圖10係用於一顯示系統中之共同及分段波形之一實施方案之一圖解說明。在圖10中,圖解說明諸如上文亦參考圖5B所展示及闡述之一共同線波形1110。亦以1120圖解說明分段電壓波形,其中將一高分段電壓1122或一低分段電壓1124施加至每一分段線。如上文所闡述,在一線時間1126期間,波形1110所施加至之共同線使影像資料寫入至其。沿接收以1110圖解說明之電壓波形之共同線,接收一低分 段電壓1124之顯示元件將在施加該波形之定址電壓1130時在線時間1126期間致動,而接收一高分段電壓1122之顯示元件將保持於在共同線波形1110之早期釋放階段1128期間其所處之釋放狀態中。
為確保顯示器1000之適當操作,可精確控制分段線1020上之顯示資料信號與共同線1010上之寫入啟用波形之相對時序。舉例而言,驅動器控制器經組態以使定址電壓1130之持續時間足夠長以確保顯示元件1006按照既定計劃在此週期期間致動。此係圖10之週期T2。另外,驅動器控制器29可經組態以在線時間開始(指示為1132)處之資料轉變之後在施加定址電壓1130之前確保分段線1020上之資料信號穩定處於其既定值。此係圖10中所圖解說明之時間週期T1且可稱為寫入波形之「前邊沿」。此外,驅動器控制器可經組態以在線時間結束(指示為1134)之前確保定址電壓1130重新安定至保持電壓位準。此係圖10中所圖解說明之時間週期T3且可稱為寫入波形之「後邊沿」。
重新參考圖9,可注意,不同共同線1010坐落於距分段驅動器1025不同之距離處。舉例而言,共同線1009比共同線1011較靠近於分段驅動器。距分段驅動器之距離之此差導致在分段電壓於不同距離之線處轉變期間的分段電壓的不同時序行為。當分段驅動器改變一分段線之狀態時,該改變首先在最接近分段驅動器電路之共同線處出現。沿分段線長度存在充足阻抗使得電壓之上升時間在顯示器之遠離分段驅動器之遠端處較長。由於此原因,對於較遠離分 段驅動器之共同線而言,圖10之波形之前邊沿(時間T1)較長可係有用的。另外,由於對於較靠近於分段驅動器之共同線而言分段轉變發生得較快,因此對於較靠近於分段驅動器之共同線而言,圖10之波形之後邊沿(時間T3)可係有用的。定址時間T2可獨立於相對於分段驅動器之共同線位置,此乃因在此週期期間分段電壓在線時間轉變之間係安定且穩定的。
在圖11中圖解說明此等關係,其中圖11係一顯示系統中之不同共同線波形時序參數之時序性質之一圖解說明。在此圖中,較靠近於分段驅動器之共同線在左側。如此圖中所展示,T2之時間(由線1220表示)跨越陣列係恆定的。對於較遠離分段驅動器之共同線而言,前邊沿T1(由線1230表示)展示為遞增。對於較遠離分段驅動器之共同線而言,後邊沿T3(由線1240表示)展示為遞減。
照慣例,針對跨越陣列之每一共同線使用相同前邊沿時間及後邊沿時間。在此等實施方案中,用於每一共同線之前邊沿係展示為圖11上之點1254處之T1之值之總體最大前邊沿(基於最遠共同線)。此外,用於每一共同線之後邊沿係展示為圖11上之點1252處之T3之值之總體最大後邊沿(基於最近共同線)。因此,用於此等習用實施方案中之總線時間係max(T1)+T2+max(T3)。然而,此導致不必要地長之線時間,此乃因對於一給定共同線而言正提供額外前邊沿、後邊沿或此兩者。在對於每一共同線而言,寫入窗內之共同線寫入波形之形狀係至少部分地基於顯示器中之特 定共同線相對於分段驅動器之一位置之情形下,可移除此所浪費線時間。
在圖12中圖解說明潛在線時間減少,其中圖12係一顯示系統中之不同共同線波形時序參數之時序性質之另一圖解說明。現參考圖12,線1320圖解說明max(T1)+T2+max(T3)之照慣例使用之線時間。若邊沿時間與共同線位置之間的關係係線性的(如圖11中所展示),則可如下文所陳述判定總共N個線當中之距分段驅動器之第n共同線之最小前邊沿、後邊沿及定址時間:
(1)最小前邊沿=T1(n)=(1-n/N)×T1(1)+(n/N)×T1(N)
(2)定址週期=T2
(3)最小後邊沿=T3(n)=(1-n/N)×T3(1)+(n/N)×T3(N)
隨相對於分段驅動器之共同線位置而變之最小線時間係此等三個值之總和,且在本文中指示為LTMIN(n):
(4)LTMIN(n)=(1-n/N)(T3(1)+T1(1))+(n/N)(T3(N)+T1(N))+T2
此線時間係n(共同線位置)之一線性函數。隨n而變之此最小線時間在圖12中表示為線1330。此方程式在n處於相對於分段驅動器最近或最遠共同線(n=1或N)時具有一最大值且在n處於另一端時具有一最小值(n=N或1)。哪一端係最大值取決於T1(n)及T3(n)之相對斜率。此表示為圖12之線1340,且在本文中指示為max(LTMIN)。
現將參考圖13A至圖13C。圖13A圖解說明其中寫入窗足夠長以包含一顯示器陣列之所有共同線之最大前邊沿及後邊沿參數之一習用寫入過程。如上文所論述,在每一寫入 窗(亦稱為一線時間)中提供最大前邊沿及最大後邊沿。將定址脈衝一致地定位於寫入窗之相同位置處。
圖13B至圖13C圖解說明在寫入至一顯示器時之一線時間期間的一共同線上之一寫入啟用脈衝之變化位置。首先參考圖13B,在此等實施方案中,前邊沿隨著距分段驅動器之距離而增加,且後邊沿隨著距分段驅動器之距離而減小。若在共同線較遠離分段驅動器時使定址電壓週期T2在寫入窗中移位得較遲,則可跨越顯示器陣列之所有共同線使用如圖13B中所展示之一較短(與圖13A相比)寫入窗,此乃因消除某些過量前邊沿及後邊沿時間。此增加顯示器可展現之最大圖框速率。在圖13B之實施方案中,方程式4之最大值用作所有共同線之線時間,其係展示為圖12之線1340之值max(LTMIN)。
在一項實施方案中,隨共同線位置而變之前邊沿、後邊沿及定址週期可定義如下:
(5)前邊沿=T1(n)+½(max(LTMIN)-T1(n)-T2-T3(n))
(6)定址週期=T2
(7)後邊沿=T3(n)+½(max(LTMIN)-T1(n)-T2-T3(n))
其中T1(n)係如上文在方程式1中所給出,且T3(n)係如上文在方程式3中所給出。因此,在給出n之一值且給出距分段驅動器最近及最遠共同線處之前邊沿及後邊沿時間之情形下,可定義寫入窗中之定址脈衝之位置。方程式5、6及7共計所有n之max(LTMIN),但方程式5之值隨增加n而增加,且方程式7之值隨增加n而減小,從而產生圖13B中所 圖解說明之寫入窗內之移位定址脈衝。
圖13B之實施方案在寫入顯示器陣列之所有共同線時使用一恆定持續時間寫入窗。圖13C中所圖解說明之另一實施方案使用隨距分段驅動器之共同線距離之變化而在持續時間上改變之一寫入窗。在此實施方案中,LTMIN(n)或實質上接近於此值之某物可用作每一共同線n之寫入窗。當正定址之共同線較遠離分段驅動器移動時,寫入窗持續時間係基於圖12之線1330。在此實施方案中,隨共同線位置而變之前邊沿、後邊沿及定址週期可定義如下:
(8)前邊沿=T1(n)
(9)定址週期=T2
(10)後邊沿=T3(n)
其中T1(n)係如上文在方程式1中所給出,且T3(n)係如上文在方程式3中所給出。如同上文之方程式5及7,方程式8隨增加n而增加,且方程式10隨增加n而減小。然而,方程式8、9及10之總和並非關於n恆定,且因此寫入窗持續時間端視正定址之共同線之位置而改變。此允許圖框寫入時間之額外減少,此乃因可在比max(LTMIN)短之一時間週期中寫入至諸多共同線。
在上文之說明中,將前邊沿時間T1及後邊沿時間T3視為n之函數。T2係n之一函數而非如上文所假定係一常數亦係可能的。另外,儘管時間T1及T3模型化為n之線性函數,但所有T1、T2或T3對n之相依性可係非線性的。
一般而言,本文中所闡述之實施方案使用端視將定址脈 衝施加至其之共同線相對於陣列之一分段驅動器之位置而修改一寫入窗中之一定址脈衝之形狀之原理。此位置相依性係有用的,此乃因對於諸多陣列而言,至一特定共同線之分段信號穿行時間將取決於分段驅動器與共同線之間的距離。在某些情形下,自分段驅動器至一共同線之信號穿行時間取決於陣列之某一其他實體特性(諸如,共同線定向、分段線材料或形狀沿分段線改變等)係可能的。因此,在某些態樣中,定址脈衝之形狀可係至少部分地基於至共同線之信號穿行時間及/或基於陣列之一或多個實體特性而非共同線位置或距離。圖14中圖解說明位置相依方法,該圖係依據共同線位置修改定址脈衝之一實施方案之一流程圖。在此實施方案中,在方塊1410處產生一波形。可針對一波形特定寫入窗產生該波形。波形之形狀係至少部分地基於一共同線相對於陣列之一分段驅動器之位置。在方塊1420處,將特定波形施加至彼位置處之共同線。通常,產生及施加將同時發生,但並非始終同時發生。如上文所論述,特定形狀可包含具有至少部分地取決於共同線相對於分段驅動器之位置之在寫入窗內之一位置之一定址脈衝。
圖15A及圖15B展示圖解說明包含複數個干涉調變器之一顯示器件40之系統方塊圖之實例。舉例而言,顯示器件40可係一智慧電話、一蜂巢式或行動電話。然而,顯示器件40之相同組件或其稍微變化形式亦圖解說明諸如電視、平板電腦、電子閱讀器、手持式器件及可攜式媒體播放器 等各種類型之顯示器件。
顯示器件40包含一殼體41、一顯示器30、一天線43、一揚聲器45、一輸入器件48及一麥克風46。殼體41可由多種製造製程(包含注入模製及真空形成)中之任一者形成。另外,殼體41可由多種材料中之任一者製成,該等材料包含但不限於塑膠、金屬、玻璃、橡膠及陶瓷或其一組合。殼體41可包含可與具有不同色彩或含有不同標誌、圖片或符號之其他可移除部分互換之可移除部分。
顯示器30可係多種顯示器中之任一者,包含一雙穩態顯示器或類比顯示器,如本文中所闡述。顯示器30亦可經組態以包含一平板顯示器(諸如,電漿、EL、OLED、STNLCD或TFT LCD)或一非平板顯示器(諸如,一CRT或其他電子管器件)。另外,顯示器30可包含一干涉調變器顯示器,如本文中所闡述。
圖15B中示意性地圖解說明顯示器件40之組件。顯示器件40包含一殼體41且可包含至少部分地包封於其中之額外組件。舉例而言,顯示器件40包含一網路介面27,該網路介面包含耦合至一收發器47之一天線43。收發器47連接至一處理器21,該處理器連接至調節硬體52。調節硬體52可經組態以調節一信號(例如,過濾一信號)。調節硬體52連接至一揚聲器45及一麥克風46。處理器21亦連接至一輸入器件48及一驅動器控制器29。驅動器控制器29耦合至一圖框緩衝器28且耦合至一陣列驅動器22,該陣列驅動器又耦合至一顯示器陣列30。在某些實施方案中,一電源供應器 50可以特定顯示器件40設計將電力提供至實質上所有組件。
網路介面27包含天線43及收發器47以使得顯示器件40可經由一網路而與一或多個器件通信。網路介面27亦可具有用以緩解(舉例而言)處理器56上之資料處理負擔之某些處理能力。天線43可傳輸及接收信號。在某些實施方案中,天線43根據IEEE 16.11標準(包含IEEE 16.11(a)、(b)或(g))或IEEE 802.11標準(包含IEEE 802.11a、b、g、n)及其進一步實施方案傳輸及接收RF信號。在某些其他實施方案中,天線43根據藍芽(BLUETOOTH)標準傳輸及接收RF信號。在一蜂巢式電話之情形下,天線43經設計以接收碼分多重存取(CDMA)、頻分多重存取(FDMA)、時分多重存取(TDMA)、全球行動通信系統(GSM)、GSM/通用封包無線電服務(GPRS)、增強型資料GSM環境(EDGE)、地面中繼式無線電(TETRA)、寬頻CDMA(W-CDMA)、演進資料最佳化(EV-DO)、1xEV-DO、EV-DO Rev A、EV-DO Rev B、高速封包存取(HSPA)、高速下行鏈路封包存取(HSDPA)、高速上行鏈路封包存取(HSUPA)、演進式高速封包存取(HSPA+)、長期演進(LTE)、AMPS或用以在一無線網路(諸如,利用3G或4G技術之一系統)內通信之其他習知信號。收發器47可預處理自天線43接收之信號以使得其可由處理器21接收並進一步處置。收發器47亦可處理自處理器21接收之信號以使得可經由天線43自顯示器件40傳輸該等信號。
在某些實施方案中,可由一接收器替換收發器47。另外,在某些實施方案中,可由一影像源替換網路介面27,該影像源可儲存或產生欲發送至處理器21之影像資料。處理器21可控制顯示器件40之整個操作。處理器21自網路介面27或一影像源接收資料(諸如,經壓縮影像資料)且將該資料處理成原始影像資料或處理成容易被處理成原始影像資料之一格式。處理器21可將經處理資料發送至驅動器控制器29或發送至圖框緩衝器28以供儲存。原始資料通常係指在一影像內之每一位置處識別影像特性之資訊。舉例而言,此等影像特性可包含色彩、飽和度及灰度階。
處理器21可包含一微控制器、CPU或用以控制顯示器件40之操作之邏輯單元。調節硬體52可包含用於將信號傳輸至揚聲器45及用於自麥克風46接收信號之放大器及濾波器。調節硬體52可係顯示器件40內之離散組件,或可併入於處理器21或其他組件內。
驅動器控制器29可直接自處理器21或自圖框緩衝器28獲取由處理器21產生之原始影像資料,且可適當地重新格式化原始影像資料以用於高速傳輸至陣列驅動器22。在某些實施方案中,驅動器控制器29可將原始影像資料重新格式化成具有一光柵樣格式之一資料流,以使得其具有適合於跨越顯示器陣列30進行掃描之一時間次序。然後,驅動器控制器29將經格式化資訊發送至陣列驅動器22。儘管一驅動器控制器29(諸如,一LCD控制器)經常作為一獨立式積體電路(IC)與系統處理器21相關聯,但此等控制器可以諸 多形式實施。舉例而言,控制器可作為硬體嵌入於處理器21中、作為軟體嵌入於處理器21中或以硬體形式與陣列驅動器22完全整合在一起。
陣列驅動器22可自驅動器控制器29接收經格式化資訊且可將視訊資料重新格式化成一組平行波形,該組平行波形每秒多次地施加至來自顯示器之x-y像素矩陣之數百條且有時數千條(或更多)引線。
在某些實施方案中,驅動器控制器29、陣列驅動器22及顯示器陣列30適用於本文中所闡述之顯示器類型中之任一者。舉例而言,驅動器控制器29可係一習用顯示器控制器或一雙穩態顯示器控制器(諸如,一IMOD控制器)。另外,陣列驅動器22可係一習用驅動器或一雙穩態顯示器驅動器(諸如,一IMOD顯示器驅動器)。此外,顯示器陣列30可係一習用顯示器陣列或一雙穩態顯示器陣列(諸如,包含一IMOD陣列之一顯示器)。在某些實施方案中,驅動器控制器29可與陣列驅動器22整合在一起。此一實施方案可用於高度整合系統中,舉例而言,行動電話、可攜式電子器件、手錶及小面積顯示器。
在某些實施方案中,輸入器件48可經組態以允許(舉例而言)一使用者控制顯示器件40之操作。輸入器件48可包含一小鍵盤(諸如,一QWERTY鍵盤或一電話小鍵盤)、一按鈕、一切換器、一搖桿、一觸敏式螢幕、與顯示器陣列30整合在一起之一觸敏式螢幕或一壓敏或熱敏膜。麥克風46可組態為顯示器件40之一輸入器件。在某些實施方案 中,可使用透過麥克風46之語音命令來控制顯示器件40之操作。
電源供應器50可包含多種能量儲存器件。舉例而言,電源供應器50可係一可再充電式蓄電池,諸如一鎳-鎘蓄電池或一鋰離子蓄電池。在使用一可再充電式蓄電池之實施方案中,該可再充電式蓄電池可係可使用來自(舉例而言)一壁式插座或一光伏打器件或陣列之電力充電。另一選擇係,該可再充電式蓄電池可係可無線充電。電源供應器50亦可係一可再生能源、一電容器或一太陽能電池,包含一塑膠太陽能電池及太陽能電池塗料。電源供應器50亦可經組態以自一壁式插座接收電力。
在某些實施方案中,控制可程式化性駐存於驅動器控制器29中,該驅動器控制器可位於電子顯示系統中之數個地方中。在某些其他實施方案中,控制可程式化性駐存於陣列驅動器22中。上文所闡述之最佳化可以任何數目個硬體及/或軟體組件實施且可以各種組態實施。
可將結合本文中所揭示之實施方案闡述之各種說明性邏輯、邏輯區塊、模組、電路及演算法步驟實施為電子硬體、電腦軟體或兩者之組合。已就功能性大體闡述了硬體與軟體之可互換性且在上文所闡述之各種說明性組件、區塊、模組、電路及步驟中圖解說明瞭硬體與軟體之可互換性。此功能性係實施於硬體還是軟體中取決於特定應用及強加於整個系統之設計約束。
可藉助一通用單晶片或多晶片處理器、一數位信號處理 器(DSP)、一專用積體電路(ASIC)、一現場可程式化閘陣列(FPGA)或其他可程式化邏輯器件、離散閘或電晶體邏輯、離散硬體組件或經設計以執行本文中所闡述功能之其任何組合來實施或執行用於實施結合本文中所揭示之態樣闡述之各種說明性邏輯、邏輯區塊、模組及電路之硬體及資料處理裝置。一通用處理器可係一微處理器或任何習用處理器、控制器、微控制器或狀態機。一處理器亦可實施為計算器件之一組合,諸如,一DSP與一微處理器、複數個微處理器、結合一DSP核心之一或多個微處理器或任何其他此組態之一組合。在某些實施方案中,可藉由特定於一給定功能之電路來執行特定步驟及方法。
在一或多個態樣中,可以硬體、數位電子電路、電腦軟體、韌體(包含本說明書中所揭示之結構及其結構等效物)或其任何組合來實施所闡述之功能。亦可將本說明書中所闡述之標的物之實施方案實施為一或多個電腦程式,亦即,編碼於一電腦儲存媒體上以供資料處理裝置執行或用以控制資料處理裝置之操作之一或多個電腦程式指令模組。
若以軟體實施,則該等功能可儲存於一電腦可讀媒體上或作為一電腦可讀媒體上之一或多個指令或碼進行傳輸。可以可駐存於一電腦可讀媒體上之一處理器可執行軟體模組實施該等步驟。電腦可讀媒體包含電腦儲存媒體及通信媒體兩者,包含可使得能夠將一電腦程式自一個地方傳送至另一地方之任何媒體。一儲存媒體可係可由一電腦存取 之任何可用媒體。藉由舉例之方式,且並非加以限制,此電腦可讀媒體可包含RAM、ROM、EEPROM、CD-ROM或其他光磁碟儲存器、磁碟儲存器或其他磁性儲存器件或可用於以指令或資料結構之形式儲存所期望程式碼且可由一電腦存取之任何其他媒體。此外,可將任何連接適當地稱作一電腦可讀媒體。如本文中所使用,磁碟及光碟包含緊致光碟(CD)、雷射光碟、光學光碟、數位多功能光碟(DVD)、軟磁碟及藍光光碟,其中磁碟通常磁性地複製資料而光碟藉助雷射光學地複製資料。上文之組合亦可包含於電腦可讀媒體之範疇內。另外,一方法或演算法之操作可駐存為可併入至一電腦程式產品中之一機器可讀媒體及電腦可讀媒體上之一個或任何碼及指令組合或集合。
熟習此項技術者可易於明瞭對本發明中所闡述之實施方案之各種修改,且本文中所定義之一般原理可適用於其他實施方案而不背離本發明之精神或範疇。因此,該等申請專利範圍並非意欲限於本文中所展示之實施方案,而被授予與本文中所揭示之本發明、原理及新穎特徵相一致之最寬廣範疇。措辭「例示性」在本文中專用於意指「充當一實例、例項或圖解說明」。在本文中闡述為「例示性」之任何實施方案未必解釋為比其他可能性或實施方案更佳或更有利。另外,熟習此項技術者應易於瞭解,術語「上部」及「下部」有時係用於便於闡述該等圖,且指示對應於該圖在一適當定向之頁面上之定向之相對位置,且可不反映如所實施之IMOD之適當定向。
亦可將本說明書中在單獨實施方案之背景下闡述之某些特徵以組合形式實施於一單項實施方案中。相反地,亦可將在一單項實施方案之背景下闡述之各種特徵單獨地或以任何適合子組合之形式實施於多項實施方案中。此外,儘管上文可將特徵闡述為以某些組合之形式起作用且甚至最初係如此主張的,但在某些情形下,可自一所主張之組合去除來自該組合之一或多個特徵,且所主張之組合可係關於一子組合或一子組合之變化形式。
類似地,儘管在該等圖式中以一特定次序繪示操作,但熟習此項技術者不應將此理解為需要以所展示之特定次序或以順序次序執行此等操作或執行所有所圖解說明之操作以達成期望之結果。此外,該等圖式可以一流程圖之形式示意性地繪示一或多項實例性過程。然而,未繪示之其他操作可併入於示意性地圖解說明之實例性過程中。舉例而言,可在所圖解說明操作之任何者之前、之後、同時或之間執行一或多個額外操作。在某些情形下,多任務及平行處理可係有利的。此外,上文所闡述之實施方案中之各種系統組件之分離不應被理解為需要在所有實施方案中進行此分離,而應理解為所闡述之程式組件及系統通常可一起整合於一單個軟體產品中或封裝至多個軟體產品中。另外,其他實施方案亦屬於以下申請專利範圍之範疇內。在某些情形下,申請專利範圍中所陳述之動作可以一不同次序執行且仍達成期望之結果。
12‧‧‧干涉調變器/像素
13‧‧‧光
14‧‧‧可移動反射層
14a‧‧‧反射子層
14b‧‧‧支撐層
14c‧‧‧導電層
15‧‧‧光
16‧‧‧光學堆疊
16a‧‧‧吸收體層
16b‧‧‧電介質
18‧‧‧支撐件/支撐柱/柱
19‧‧‧間隙
20‧‧‧基板
21‧‧‧處理器
22‧‧‧陣列驅動器
23‧‧‧黑色遮罩結構
24‧‧‧列驅動器電路
25‧‧‧犧牲層
26‧‧‧行驅動器電路
27‧‧‧網路介面
28‧‧‧驅動器控制器
29‧‧‧圖框緩衝器
30‧‧‧顯示器陣列或面板/顯示器
32‧‧‧繋栓
34‧‧‧可變形層
35‧‧‧間隔件層
40‧‧‧視覺顯示器件/顯示器件/器件
41‧‧‧殼體
43‧‧‧天線
45‧‧‧揚聲器
46‧‧‧麥克風
47‧‧‧收發器
48‧‧‧輸入器件
50‧‧‧電源供應器
52‧‧‧調節硬體
56‧‧‧處理器
58‧‧‧示器陣列/顯示器
60‧‧‧顯示器緩衝器
60a‧‧‧第一線時間
60b‧‧‧第二線時間
60c‧‧‧第三線時間
60d‧‧‧第四線時間
60e‧‧‧第五線時間
62‧‧‧高分段電壓/驅動器電路
64‧‧‧低分段電壓/圖框緩衝器
72‧‧‧高保持電壓
74‧‧‧高定址電壓
76‧‧‧低保持電壓
78‧‧‧低定址電壓
1000‧‧‧顯示器
1005‧‧‧顯示器面板
1006‧‧‧顯示元件
1009‧‧‧共同線
1010‧‧‧共同線
1011‧‧‧共同線
1015‧‧‧共同線驅動器
1020‧‧‧分段線
1025‧‧‧分段驅動器/分段線驅動器
1110‧‧‧共同線波形
1120‧‧‧分段電壓波形
1122‧‧‧高分段電壓
1124‧‧‧低分段電壓
1126‧‧‧線時間
1128‧‧‧早期釋放階段
1130‧‧‧定址電壓
1132‧‧‧線時間開始
1134‧‧‧線時間結束
1220‧‧‧T2之時間
1230‧‧‧線
1240‧‧‧線
1252‧‧‧T3之值之總體最大後邊沿
1254‧‧‧T1之值之總體最大前邊沿
1320‧‧‧max(T1)+T2+max(T3)之線時間
1330‧‧‧線
1340‧‧‧線
GND‧‧‧接地
SEG‧‧‧分段
T1‧‧‧時間週期/時間/前邊沿時間
T2‧‧‧週期/定址時間/定址電壓週期
T3‧‧‧時間/時間週期/後邊沿時間
Vbias‧‧‧跨越右側之IMOD施加之電壓
VC++‧‧‧電壓
VC+‧‧‧電壓
VC-‧‧‧電壓
VC--‧‧‧電壓
V0‧‧‧跨越左側之IMOD施加之電壓
VCADD_H‧‧‧高定址電壓
VCADD_L‧‧‧低定址電壓
VCHOLD_H‧‧‧高保持電壓
VCREL‧‧‧釋放電壓
VCHOLD_L‧‧‧低保持電壓
VSH‧‧‧高分段電壓
VSL‧‧‧低分段電壓
圖1展示繪示一干涉調變器(IMOD)顯示器件之一系列像素中之兩個毗鄰像素之一等軸視圖之一實例。
圖2展示圖解說明併入有一3×3干涉調變器顯示器之一電子器件之一系統方塊圖之一實例。
圖3展示圖解說明圖1之干涉調變器之可移動反射層位置與所施加電壓之關係曲線之一圖之一實例。
圖4展示圖解說明當施加各種共同電壓及分段電壓時一干涉調變器之各種狀態之一表之一實例。
圖5A展示圖解說明在圖2之3×3干涉調變器顯示器中之一顯示資料圖框之一圖之一實例。
圖5B展示可用於寫入圖5A中所圖解說明之顯示資料圖框之共同信號及分段信號之一時序圖之一實例。
圖6A展示圖1之干涉調變器顯示器之一部分剖面圖之一實例。
圖6B至圖6E展示干涉調變器之不同實施方案之剖面圖之實例。
圖7展示圖解說明一干涉調變器之一製造製程之一流程圖之一實例。
圖8A至圖8E展示製成一干涉調變器之一方法中之各個階段之剖面示意性圖解之實例。
圖9係圖解說明一顯示系統之若干部分之一實施方案之一實例性系統方塊圖。
圖10係用於一顯示系統中之共同及分段波形之一實例性實施方案之一圖解說明。
圖11係一實例性顯示系統中之不同共同線波形時序參數之時序性質之一圖解說明。
圖12係一實例性顯示系統中之不同共同線波形時序參數之時序性質之另一圖解說明。
圖13A圖解說明足夠長以包含一顯示器陣列之所有共同線之最大前邊沿及後邊沿參數之一實例性寫入窗。
圖13B至圖13C係在寫入至一顯示器時之一線時間期間的一共同線上之一寫入啟用脈衝之變化位置之一實例之一圖解說明。
圖14係依據共同線位置修改定址脈衝之一實例性實施方案之一流程圖。
圖15A及圖15B展示圖解說明包含複數個干涉調變器之一顯示器件之系統方塊圖之實例。
在各個圖式中,相同元件符號及名稱指示相同元件。
1130‧‧‧線

Claims (28)

  1. 一種更新一顯示器之方法,該顯示器包括配置成若干共同線及分段線之複數個顯示元件,其中藉由將資料提供至該等分段線中之每一者及藉由將一寫入窗內之一波形施加至一各別共同線來更新該各別共同線中之該等顯示元件,該方法包括:在與一特定共同線相關聯之一寫入窗內產生一波形,其中該波形之形狀係至少部分地基於該特定共同線相對於一分段驅動器電路之一位置;及將該波形施加至該特定共同線。
  2. 如請求項1之方法,其中該寫入窗內之該波形之該形狀包括:一前邊沿,其具有一第一持續時間;一定址脈衝,其具有一第二持續時間;及一後邊沿,其具有一第三持續時間。
  3. 如請求項2之方法,其中針對該顯示器之所有共同線,該等第一、第二及第三持續時間之總和係恆定的。
  4. 如請求項2之方法,其中該第一持續時間隨距該分段驅動器之共同線距離而增加,且其中該第三持續時間隨距該分段驅動器之共同線距離而減小。
  5. 一種顯示裝置,其包括:一組分段線;一分段線驅動器電路,其經組態以在一系列寫入窗期間將資料信號施加至該組分段線; 一組共同線,其中之至少某些共同線距該分段線驅動器電路具有不同距離;一共同線驅動器電路,其經組態以在該系列寫入窗中之不同者期間將一寫入波形順序地施加至該組共同線中之不同者;其中該共同線驅動器電路經組態以將一特定形狀之一寫入波形施加至該組共同線中之一共同線,且其中該形狀係至少部分地基於該共同線相對於該分段驅動器電路之位置。
  6. 如請求項5之顯示裝置,其中該共同線驅動器電路經組態以依據該共同線相對於該分段驅動器電路之該位置而將一定址脈衝定位於該寫入窗內。
  7. 如請求項5之顯示裝置,其進一步包括:一處理器,其經組態以與顯示器通信,該處理器經組態以處理影像資料;及一記憶體器件,其經組態以與該處理器通信。
  8. 如請求項7之顯示裝置,其進一步包括經組態以將該影像資料之至少一部分發送至該分段驅動器電路之一控制器及經組態以將該影像資料發送至該處理器之一影像源模組。
  9. 如請求項8之顯示裝置,其中該影像源模組包含一接收器、收發器及傳輸器中之至少一者。
  10. 如請求項6之顯示裝置,其進一步包括經組態以接收輸入資料且將該輸入資料傳達至該處理器之一輸入器件。
  11. 一種顯示裝置,其包括:一組分段線;一分段驅動器,其經組態以在一系列寫入窗期間將資料信號施加至該組分段線;一組共同線,其中之至少某些共同線距分段線驅動器電路具有不同距離;用於在該系列寫入窗中之一者期間將一特定形狀之一寫入波形施加至該組共同線中之一共同線之構件,其中該形狀係至少部分地基於該共同線相對於該分段驅動器電路之位置。
  12. 如請求項11之顯示裝置,其中用於施加一寫入波形之該構件包含用於使一共同線定址脈衝在該系列寫入窗內移位之構件。
  13. 如請求項11之顯示裝置,其中該寫入窗內之該波形之該形狀包括:一前邊沿,其具有一第一持續時間;一定址脈衝,其具有一第二持續時間;及一後邊沿,其具有一第三持續時間。
  14. 如請求項13之顯示裝置,其中針對顯示器之每一共同線,該第二持續時間係恆定的。
  15. 如請求項13之顯示裝置,其中該第一持續時間隨距該分段驅動器之共同線距離而增加,且其中該第三持續時間隨距該分段驅動器之共同線距離而減小。
  16. 一種其上儲存有指令之電腦可讀媒體,該等指令在由處 理電路執行時致使一顯示器驅動器電路:在與一特定共同線相關聯之一寫入窗內產生一波形,其中該波形之形狀係至少部分地基於該特定共同線相對於一分段驅動器電路之一位置;且將該波形施加至該特定共同線。
  17. 如請求項16之電腦可讀媒體,其中該等指令在由處理電路執行時致使該顯示器驅動器電路將一定址脈衝定位於該寫入窗內。
  18. 如請求項16之電腦可讀媒體,其中該寫入窗內之該波形之該形狀包括:一前邊沿,其具有一第一持續時間;一定址脈衝,其具有一第二持續時間;及一後邊沿,其具有一第三持續時間。
  19. 如請求項18之電腦可讀媒體,其中針對顯示器之至少某些共同線,該等第一、第二及第三持續時間之總和係不同的。
  20. 如請求項18之電腦可讀媒體,其中針對該顯示器之每一共同線,該第二持續時間係恆定的。
  21. 如請求項18之電腦可讀媒體,其中該第一持續時間隨距該分段驅動器之共同線距離而增加。
  22. 如請求項21之電腦可讀媒體,其中該第三持續時間隨距該分段驅動器之共同線距離而減小。
  23. 一種更新一顯示器之方法,該顯示器包括配置成若干共同線及分段線之複數個顯示元件,其中藉由將資料提供 至該等分段線中之每一者及藉由將一寫入窗內之一波形施加至一各別共同線來更新該各別共同線中之該等顯示元件,該方法包括:在與一特定共同線相關聯之一寫入窗內產生一波形,其中該波形之形狀係至少部分地基於一分段驅動器電路與該特定共同線之間的一信號行進時間;及將該波形施加至該特定共同線。
  24. 如請求項23之方法,其中該寫入窗內之該波形之該形狀包括:一前邊沿,其具有一第一持續時間;一定址脈衝,其具有一第二持續時間;及一後邊沿,其具有一第三持續時間。
  25. 如請求項24之方法,其中針對該顯示器之所有共同線,該等第一、第二及第三持續時間之總和係恆定的。
  26. 如請求項24之方法,其中針對該顯示器之每一共同線,該第二持續時間係恆定的。
  27. 如請求項24之方法,其中該第一持續時間隨距該分段驅動器之共同線距離而增加。
  28. 如請求項24之方法,其中該第三持續時間隨距該分段驅動器之共同線距離而減小。
TW101108944A 2011-03-15 2012-03-15 用以減少線時間之方法及裝置 TW201303828A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201161453032P 2011-03-15 2011-03-15
US13/291,474 US20120235968A1 (en) 2011-03-15 2011-11-08 Method and apparatus for line time reduction

Publications (1)

Publication Number Publication Date
TW201303828A true TW201303828A (zh) 2013-01-16

Family

ID=46828073

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101108944A TW201303828A (zh) 2011-03-15 2012-03-15 用以減少線時間之方法及裝置

Country Status (6)

Country Link
US (1) US20120235968A1 (zh)
JP (1) JP2014510950A (zh)
KR (1) KR20140038386A (zh)
CN (1) CN103430080A (zh)
TW (1) TW201303828A (zh)
WO (1) WO2012125346A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8988440B2 (en) * 2011-03-15 2015-03-24 Qualcomm Mems Technologies, Inc. Inactive dummy pixels
US20130100099A1 (en) * 2011-10-21 2013-04-25 Qualcomm Mems Technologies, Inc. Adaptive line time to increase frame rate
US20140267204A1 (en) * 2013-03-14 2014-09-18 Qualcomm Mems Technologies, Inc. System and method for calibrating line times
JP6840948B2 (ja) * 2016-07-25 2021-03-10 船井電機株式会社 液晶表示装置
CN109361136B (zh) * 2018-11-26 2020-12-11 东南大学 一种高速更新微波任意波形的发生系统

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0718988B2 (ja) * 1987-03-25 1995-03-06 株式会社日立製作所 液晶表示回路
KR0171913B1 (ko) * 1993-12-28 1999-03-20 사토 후미오 액정표시장치 및 그 구동방법
DE19621994C1 (de) * 1996-05-31 1997-06-12 Siemens Ag Einzelelektron-Speicherzellenanordnung
JPH10186328A (ja) * 1996-12-20 1998-07-14 Matsushita Electric Ind Co Ltd 液晶表示装置
JP3919954B2 (ja) * 1998-10-16 2007-05-30 富士フイルム株式会社 アレイ型光変調素子及び平面ディスプレイの駆動方法
JP2000163020A (ja) * 1998-11-27 2000-06-16 Matsushita Electric Ind Co Ltd 表示装置
CN101006490A (zh) * 2004-08-27 2007-07-25 Idc公司 电流模式显示器驱动电路实现特征
JP5380765B2 (ja) * 2005-12-05 2014-01-08 カシオ計算機株式会社 駆動回路及び表示装置
US7903047B2 (en) * 2006-04-17 2011-03-08 Qualcomm Mems Technologies, Inc. Mode indicator for interferometric modulator displays
US7777715B2 (en) * 2006-06-29 2010-08-17 Qualcomm Mems Technologies, Inc. Passive circuits for de-multiplexing display inputs
US8736590B2 (en) * 2009-03-27 2014-05-27 Qualcomm Mems Technologies, Inc. Low voltage driver scheme for interferometric modulators
US8405649B2 (en) * 2009-03-27 2013-03-26 Qualcomm Mems Technologies, Inc. Low voltage driver scheme for interferometric modulators

Also Published As

Publication number Publication date
US20120235968A1 (en) 2012-09-20
JP2014510950A (ja) 2014-05-01
CN103430080A (zh) 2013-12-04
KR20140038386A (ko) 2014-03-28
WO2012125346A1 (en) 2012-09-20

Similar Documents

Publication Publication Date Title
TWI534782B (zh) 用於驅動一類比干涉調變器之系統、裝置及方法
TWI484566B (zh) 非晶氧化物半導體薄膜電晶體製造方法
TWI554817B (zh) 用於干涉調變器顯示器之介電增強鏡
TW201319886A (zh) 與顯示器資料更新整合之觸碰感測
TW201308290A (zh) 用於使用主動矩陣定址方式且使用被動矩陣定址方式以驅動顯示器之方法及器件
KR20130038231A (ko) 디스플레이의 리프레시 레이트의 증가를 가능하게 하기 위한 라인 승산
TW201331625A (zh) 三態微機電系統裝置及驅動方案
TW201333921A (zh) 用於顯示器之位移四元像素及其他像素馬賽克
TW201307943A (zh) 用於在干涉調變器中達成非接觸之白色態之裝置及方法
TW201319673A (zh) 具有光屏蔽結構之電容觸控感測器
TW201313601A (zh) 機械層及製作其之方法
JP2015502570A (ja) ディスプレイを駆動するためのシステム、デバイス、および方法
TW201303828A (zh) 用以減少線時間之方法及裝置
TW201335915A (zh) 用於同時驅動顯示元件之多個線之系統及方法
JP5801424B2 (ja) 非アクティブダミーピクセル
TW201337326A (zh) 機電系統之儲存電容器及形成該系統之方法
US20120274611A1 (en) Thin film transistors (tft) active-matrix imod pixel layout
JP2014519050A (ja) 機械層およびそれを製作する方法
TW201333530A (zh) 機電系統可變電容裝置
US20130100065A1 (en) Electromechanical systems variable capacitance device
TWI476750B (zh) 用於顯示器中能量回收之方法及系統
TW201335918A (zh) 寫入波形沿重疊
TW201322239A (zh) 用於在驅動顯示器時減少極性反轉之效應之方法與器件
JP2014531057A (ja) フレームレートを上げるための適応ライン時間
JP2015505985A (ja) ディスプレイ用の駆動方式