TW201246382A - Process for treating a structure of semiconductor on insulator type - Google Patents

Process for treating a structure of semiconductor on insulator type Download PDF

Info

Publication number
TW201246382A
TW201246382A TW100144832A TW100144832A TW201246382A TW 201246382 A TW201246382 A TW 201246382A TW 100144832 A TW100144832 A TW 100144832A TW 100144832 A TW100144832 A TW 100144832A TW 201246382 A TW201246382 A TW 201246382A
Authority
TW
Taiwan
Prior art keywords
layer
oxide
thin layer
oxynitride
thickness
Prior art date
Application number
TW100144832A
Other languages
English (en)
Inventor
Didier Landru
Original Assignee
Soitec Silicon On Insulator
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Soitec Silicon On Insulator filed Critical Soitec Silicon On Insulator
Publication of TW201246382A publication Critical patent/TW201246382A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Formation Of Insulating Films (AREA)
  • Thin Film Transistor (AREA)

Description

201246382 六、發明說明: 【韻'明戶斤屬·斗舒々貝】 發明領域 本發明係有關於用於處理一絕緣體上半導體(Se0I)s 結構之一種方法,該結構依次包含一支撐基板、一層之半 導體材料的氧化物或氮氧化物及該半導體材料的一半導體 薄層,在減氧的氣體環境中及在溫度與時間長度的受控條 件下對其施用熱處理,以造成該氧化物或氮氧化物層之至 少部分的氧擴散通過半導體薄層,導致該氧化物或氮氧化 物層之全部或部分溶解。 ϋ先前标;1 發明背景 可有利地局部施用上述處理’亦即用於將Se01結構的 確定區域之對應於一較佳圖案的氧化物或氮氧化物層部分 或全部溶解’而保留其他區域之初始層的氧化物或氮氧化物。 這是指氧化物或氮氧化物層之“局部溶解作用”。 特別指明“氮氧化物”係指具通式化學式(se)0xNy之_ 化合物,其中Se係相關半導體材料(例如矽)之符號,及其中 X與y係個別非零的氧與氮含量。氧化物係對應於其中y=0 之情況。 這可產生一種SeOI結構’其具有厚度不—的一層氧化 物或氮氧化物(在部分溶解之情況下)抑或一混合結構,亦即 同時包含其中氧化物或氮氧化物層已被保留之“Se〇I,,區及 其中該層已被完全溶解之該等區。 201246382 在氮氧化物層之情況下,氮擴散通過該半導體材料薄層。 該種結構可用於製造在同一晶圓上需要不同基板之電 子元件(例如“記憶體”元件與邏輯元件)。 換言之’其促成共整合分別在SeOI基板與在塊狀基板 上作用之電路。 此外’從一類型的支撐換為另一類型,係涉及製造技 術之實質性改變。 局部溶解作用之益處因而提供微處理器製造商一種包 含“塊狀”與“SeOI”區之晶圓,在其上可同時製造需要一‘‘塊 狀”區之元件及需要一“SeOI”區之元件,同時仍然使用熟悉 的技術。 事貫上,局部溶解技術的精確度使能夠在該等元件的 規模控制“塊狀’,區與“Se〇i”區。 一般藉由在半導體薄層的表面形成一罩幕及藉由施用 有利於氧擴散作用之熱處理,而進行局部溶解作用。 因為罩幕係由構成氧擴散阻障之材料製成,氧僅可擴 散通過半導體薄層的暴露區,亦即該等未被罩幕覆蓋者。 在本案申請者名下之文件W0 2008/114099述及該方法。 但疋,使用該種罩幕可引發一些缺點。 因此’可觀察到半導體材料的原子(例如石夕)在暴露區的 平面高度沿著罩幕邊緣遷移。 、 該現象稱為“潤濕”及係以孔的形式呈現,該孔的深户 可等於半導體薄層的厚度。 & 該等拓樸學缺陷可損害半導Μ層上的it件製造。 201246382 尤其,在罩幕邊緣的缺陷造成表面形貌差異之放大。 該項差異使其難以進行電路的後續製造步驟及可導致 矽的去濕現象,亦即失去矽膜凝聚作用,矽膜解離而在氧 化物或氮氧化物表面上形成矽液滴。 為取消或盡量減少該等形貌缺陷,意圖將該表面平坦 化之機械-化學類型的拋光作用(以避免與半導體層沉陷相 關聯之平面高度差異)係很難構想的,因其將從半導體層移 除過多的厚度,而所選擇之該層的初始厚度已薄至使得氧 能夠擴散。 此外,拋光作用往往破壞半導體層的厚度之均一性。 同樣注意到在熱溶解處理期間,罩幕可分解或改變尺 寸,而無法精確控制溶解作用之局部化。 另一方面,在罩幕與半導體薄層的材料之間可能發生 化學反應。 因此,本發明之一目標係確定一種方法,其消除與使 用一罩幕進行氧化物或氮氧化物層的局部溶解作用相關聯 之缺點。 本發明之另一目標係獲致一絕緣體上半導體型結構, 其中控制氧化物或氮氧化物層的厚度及維護半導體薄層的 品質。 【發明内容】 發明概要 本發明的第一目標係有關於用於處理一絕緣體上半導 體型結構之一種方法,該結構依次包含一支撐基板、一層 201246382 之半導體材料的氧化物或氮氧化物及一薄層之該半導體材 料’ S玄方法包括在氧含量少於1〇 的氣體環境中及在溫 度與時間長度的受控條件下施用熱處理,以至於造成氧化 物或氮氧化物層之至少部分的氧擴散通過半導體薄層,導 致按照一確定圖案分布之氧化物或氮氧化物層的區域中之 氧化物或氮氧化物厚度減少。 就後續溶解作用之施用而言,對於該結構所施加的唯 一條件,係埋藏的絕緣層由該薄層的半導體材料之氧化物 或氮氧化物製成;例如若該薄層由石夕製成,則絕緣層為氧 化矽/氮氧化矽SiOxNy。 事實上,僅該等材料會受到溶解處理之影響,及可造 成埋藏材料之高溫熱力學轉化作用而成為半導體材料’例 如在前段所述情況下之矽。 該方法卓越之處在於包括在薄層的表面上形成該4區 s亥等區係按照該圖案分布及暴露出與薄層表面的其餘部分 不同之一晶體方向。 按優點而言,該薄層的厚度係小於該薄層的半導體材 料之表面交換常數,較佳小於該常數的一半。 此外,薄層表面所具有的晶體 方向係使得該表面的表 面交換常數大於具有不同晶體方向的該等區之表面交換常 數,使得通過具有不同晶體方向的該等區之氧擴散作用, 係比通過薄層表面的其餘部分之擴散作用快速。 同樣地,具有不同晶體方向的該等區之表面原子密 度,係大於該薄層其餘部分的表面原子密度。 6 201246382 如本發明的一個較佳實施例,具有不同晶體方向的該 等區係包含相對於薄層表面傾斜之刻面。 如本發明之一特定實施例,薄層的材料為矽。 例如,薄層表面暴露出晶體方向<100>,及該等區暴露 出晶體方向<11〇>或<111>。 較佳,該薄層的厚度係介於5與100奈米之間。 此外,熱處理的溫度有利地介於800與1300°C之間。 本發明的另一目標係有關於使用上文所述方法所產生 之一絕緣體上半導體型結構。 該種結構依次包含一支撐基板、一層之半導體材料的 氧化物或氮氧化物及一薄層之該半導體材料,其中氧化物 或氮氧化物層係包含按照一圖案分布之具第一厚度的區域 及所具有的厚度小於第一厚度之區域,其特徵在於該薄層 表面具有按照該圖案分布及暴露出與薄層表面的其餘部分 不同之一晶體方向之該等區,該等區包含相對於薄層表面 傾斜之刻面。 特別有利地,該薄層的厚度係小於該層之半導體材料 的表面交換常數,較佳小於該常數的一半。 圖式簡單說明 參照所附圖式,從如下的詳細說明中將更清楚地呈現 本發明的其他效應與優點,其中: -第1圖說明必須施用局部溶解處理之一絕緣體上半導 體型結構; -第2與3圖說明在第1圖的結構所施用之如本發明之方 201246382 法的不同步驟。 t實施冷式】 較佳實施例之詳細說明 在、’邑、’彖體上半導體型結構(SeOI)上施用局部溶解處 理,該結構從其基底朝向其表面依次包含一支撐基板、〆 層之半導體㈣的氧化物或氮氧化物及該半導體材料之〆 半導體層。 用於產生該SeOI結構之方式將詳述於下文中。 局部溶解方法係包括下列步驟: (a) 在半導體薄層的表面上形成該等區,該等區係按照一確 定圖案分布及暴露出與該表面的其餘部分之晶體方向不 同之一晶體方向, (b) 在減氧的氣體環境中及在溫度與時間長度的受控條件下 施用熱處理,以至於造成氧化物或氮氧化物層之至少部 分的氧擴散通過半導體薄層,導致以受控方式減少在對 應於該圖案之氧化物或氮氧化物層的該等區中之氧化物 或氮氧化物的厚度。 參照第1圖,在一絕緣體上半導體型結構(SeOI)上施用 溶解處理,該結構從其基底朝向其表面依次包含一支撐基 板1 ' 一半導體氧化物或氮氧化物層2及一半導體層3。 支撐基板1係實質上作用為SeOI結構之增強板。 就此目的而言,其厚度典型為數百微米。 該支撐基板可為一塊狀基板抑或一複合體,亦即由至 少二層的不同材料堆疊組成。 8 201246382 支撐基板因此可包含下列材料中之一者:單晶或多晶 形式之矽、氮化鎵、藍寶石。 半導體層3包含至少一種半導體材料,諸如石夕、錯或石夕錯。 半導體層3可選擇性地為一種複合體,亦即由多層的半 導體材料堆疊組成。 半導體層的材料可為單晶、多晶或非晶質。其可為多 孔性或非多孔性、摻雜型或非摻雜型。 特別有利地,該半導體層係改裝來納入電子元件。 半導體薄層的厚度係介於5與2〇〇奈米之間,較佳介於 30與100奈米之間,使氧能足夠迅速地擴散。 氧化物或氮氧化物層2係埋藏在該結構的支撐基板1與 半導體層3之間;因此其t界用語__般為首字母縮寫之Β〇χ (“埋藏的氧化物層,,)。 層2係由構成薄層3之半導體材料的一種氧化物或一種 氮氧化物所形成’而料薄層中之該氮化物或氮氧化物的 分解作用發生。 S e ΟI結構係藉由嫻熟技藝者所知之涉及接合的任何膜 層轉移技術製成。 s玄等技術之一實例係Smart CutTM方法,其主要包括下 列步驟: I) 在支撐基板上或在包含該半導體層之一施體基板上 形成一氧化物或氮氧化物層, II) 在施體基板中形成一脆化區,該脆化區界定待轉移 的半導體薄層, 201246382 iii) 將施體基板接合至支撐基板上,氧化物或氛氧化物 層係位於接合介面, iv) 沿著脆化區破裂該施體基板,以將半導體薄層轉移 至支撐基板。 該方法係嫻熟技藝者所知,及因而在此不再詳述。可 參考例如克魯沃學術出版社(jQuwer Academic Publishers)出版之 Jean-Pierre Colinge所著“絕緣體上矽技術:VLSI之材料⑸以如-
On-Insulator Technology: Materials to VLSI),’ 乙書第二版第 50-51 頁。 同樣地’可使用由在支撐基板上接合包含半導體層的 一施體基板所組成之一種方法,該等基板中之一者及/或另 一者係被一氧化物或氮氧化物層覆蓋,然後可在其背面減 少施體基板的厚度,以使得在支撐基板上僅留下半導體薄層。 所產生的SeOI結構然後可進行習用的修整處理(拋 光、平坦化、潔淨…)。 在用於形成SeOI結構的該等方法中,藉由熱氧化作用 (在該情況之氧化物係已進行氧化作用之該基板材料的一 氧化物)抑或藉自沉積作用例如沉積氧化石夕(Si〇2),而在施 體基板或在支撐基板上形成氧化物層。 氧化物層同樣地可為-天然的氧化物層,其係由施體 基板及/或支縣板與氣體環境接觸之城氧化作麟產生。 可使用任何勝任的方法來形成一氮氧化物層諸如例 氮氧化物的沉積作用、氧化作社後續的氮化仙抑或氧 化物上之氮電漿。 201246382 然而,在藉由SIMOX方法獲得的s〇l結構上所進行之試 驗’顯示並無氧化物的溶解作用,其歸因於由於獲得方式 而品質劣於氧化物。關於這方面可參考L. Zhong等人於期刊 “Applied Physics Letters”第 67期第 3951 頁(1995年)乙文。 特別指明在進行接合作用之前,可在接觸的一表面及/ 或另一表面上’進行嫻熟技藝者眾所周知之用於強化接合 能的潔淨或電衆活化步驟。 為限制溶解處理的時間長度,Se〇I結構的氧化物或氮 氧化物層一般具有薄或超薄的厚度,亦即介於5與100奈米 之間,較佳介於10與25奈米之間。 在整個說明書中,將在一結構施用溶解處理作為一實 例,s亥結構中的半導體薄層3係由矽製成,亦即一種“絕緣 體上矽”結構(SOI)。 在處理期間’將SOI結構置於一烘箱中,在烘箱中產生 軋流而形成一種中性或還原性氣體環境。 该氣流可包含氬氣、氫氣及/或其混合物。 重要之處係注意到僅當氣體環境中的氧濃度與氧化物 或氮氧化物層表面的氧濃度之間存在足夠的梯度時,才發 生溶解現象。 因此’認為烘箱中氣體環境的氧含量必須小於1〇 ppm ’其在既定或漏之情況下使得氣流中的氧含量小糾 ppb 〇 關於這方面可參考Ludsteck等人於2〇〇4年3月之期刊 “J〇刪al of Applied Physics,,第95期第5號第頁的“薄氧化物 201246382 之生長模型及氧化物最佳化(Growth model for thin oxides and oxide optimization)’’乙文0 無法在習用的烘箱中產生該等條件,因習用的烘箱之 茂漏過多而無法產生如此小的含量;該供箱必須就最佳密 封性而特別設計(部件數目較少以避免接縫、使用實心部 件…)。 反之’氣體環境中之高於lOppm的氧濃度將終止溶解作 用,及有利於所露出的矽之氧化作用。 用於溶解SOI結構中的氧化物之機制,係詳述於〇.
Kononchuk 等人於期刊 “Solid State Phenomena” 第 131-133 期第113-118頁之“SOI晶圓中之埋藏氧化物的内溶作用 (Internal Dissolution of Buried Oxide in SOI Wafers)” 乙文, 及可參考該文章。 尤其,存在該薄層的矽溶解作用,其係與氧化物層的 溶解作用成正比,矽層與氧化物層之間的厚度減值比率係 等於 >,或將U2,3.1〇22公分-3及Nsi=5 1〇22公分-3納入 計算則為0.46。 此外,依據〇· Kononchuk孳人於期刊“Solid State Phen〇mena” 第 156-1583期(2010年)第 69-76頁之“用於cmOS 應用之SOI技術的新趨勢(Novel Trends in SOI Technology for cm〇S Applications)”乙文’矽溶解作用之速度係由下列 方程式所掌控: 12 201246382 /、系單位為么分/秒之_係數(稱作拋物線溶解係 數),3Si係㈣的厚度,及亦稱為表面交換常數之A係斑_、 長度同質。 以〇I係薄型(即石夕層的厚度介於5與1〇〇奈米之間) 時’埋藏材料的溶解速率可視為不再取決於料厚度^, 而完全取決於表面錢常數八,如下列公式:
~ B V = —— 〇
A 然而’本案巾請者注意到表面交換常數A係受到表面石夕 的晶體方向之影響而不同。 該項觀察係源自在具有不同晶體方向的石夕之基板上所 進行的-系列動力學測量:如最後引述的發表文章中所說 明’可能從上述溶解動力學株式從輯解速度推斷 出係數A與B的數值。 事實上,測量在不同厚度所溶解的氧化物量及將其等 轉移至-適合圖,而得斜率為B及其中原點的縱坐標為八之 一直線。 因此,就矽<1〇〇>而言,表面交換常數八的數值係16〇 奈米之等級;而就矽<110>而言,表面交換常數A約為5〇奈米。 現在,依照前述方程式,不同的晶體方向伴隨著不同 的表面交換常數A ,而造成溶解動力學之差異。 諸如由低的表面交換常數A所暗示之晶體方向之不 同,ie成氧更迅速地通過而朝向氣體環境,因此溶解作用 係比通過表面交換常數較高的一表面者快速。 13 201246382 因此,當在第1圖中所說明的Se0I結構上形成該表面的 區3B時,其所展現的係數A係小於矽表面3A的其餘部分之 係數A,其在溶解處理期間造成在對應於區3B之區域2B* 的層2之較快速溶解。 “對應”在此係指由半導體層的所有區3B所界定之圖案 係與較佳圖案相同’而氧化物或氮氧化物層的區域犯係按 照該較佳圖案分布及其巾之目的係減少氧化物或氮氧化物 的厚度。 較佳使用選擇性蝕刻,藉由在矽的層3之表面上製造三 角升/截面的溝槽’而开)成該等區3B,溝槽斜坡係相對於表 面3A彳員斜,以暴露出刻面3c,依較佳的晶體方向而定。 就5亥圖案而言’其可為受到待按其溶解氧化物或氮氧 化物層之圖案影響的任何適當形式。 重要因子係溶解處理期間暴露於氣體環境的平面定 向’而非溝槽深度,該溝槽的高度可以是低的。 此外’為達到溶解動力學相對於薄層厚度心之獨立 有必要在—溶解模式中運作,其中限制因子係表面交 才參A -A- 、’’、即該薄層的矽與來自氧化物或氮氧化物層的氧之間 之反應,而形成揮發性化合物氧化矽。 °玄條件包括選擇薄層3的厚度,其相較於與形成該薄層 半導體材料的晶體方向相關聯之常數A而言係低的。 在石夕之情況下’其係當該薄層3的厚度小於100奈米時 達成。 就具有缚石夕的SOI而言,亦即相較於A/2之薄矽層厚度 201246382 係小的’溶解速度則不取決於矽的厚度。 因此,與溝槽幾何形狀相關聯之厚度差異對於氮化物 與氮氧化物層的溶解速度並無影f,及因此對其最終厚度 並無影響。 溝槽可因此用於形成具有高溶解速度(對應於低的常 數A)之區或形成具有低溶解速度(高的常數a)之區。 其將在該等區產生較佳的氧化物或氣氧化物 溶解作 用’而該等區係對應於表面交換常數缝的表面之區。 /換言之,如果與刻面所暴露的晶體方向相關聯之常數A 係低於與鄰近平面表面較向彳目_之常數,溶解作用較 佳將通過4等刻面而發生,反之如果與刻面所暴露的晶體 方向相關聯之常數域高於與鄰近平面表面狀向相關聯 之常數’溶解作雜佳㈣過t轉平面表面而發生。 就,、中石夕的厚度δ5ί係A/2數量級的等級之s〇I而言,因 溝槽所造叙料度的差異產生不同的溶解速度,及因此 導致最終的氧化物缝氧化物層之厚度不均句。 在這種情況下,溝槽將僅用於創建具有低A(亦即低於 鄰近平面表_表較換常數A)之表面,其將具有高的氧 化物或氮氧化物溶解速度(㈣歸H於溝槽所產生的厚度 較小及具有與_所暴露的晶體方向相_之低的常數 A),及因此可導致完全溶解。 最後’就具有一厚層的石夕(相較於A/2而言Ssi係大的)之 1而β々解速度不再取決於晶體表面定向,其因此可不 再用於產生局部溶解作用。 15 201246382 因此,當矽層的表面3A具有定向<100>時,具有傾斜 54.74°的刻面之三角形截面式溝槽之出現,在該刻面的表面 上產生一晶體方向<111>,其所具有的表面交換常數A係小 於表面3A的表面交換常數A。 亦應注意到可同樣地定性評估二種不同晶體方向之相 對表面交換常數。 事貫上’在第一案例中,常數A係取決於表面原子的密度。 更精確地說,表面原子的密度越高,交換的可能性越 尚’常數A越低及動力學越快。 依據一界定方向之晶體的表面原子密度,係簡單地從 晶體網格計算。 即使並未精確計算常數A,可能測定適當的相對晶體方 向,以供在一區產生比另一區快速的溶解作用之用。 第2圖說明§亥種SOI結構’其即可供前述的溶解處理之用。 知因於表面交換常數A之不同’氧化物或氮氧化物層2 的氧係更快速地擴散通過薄層3的區3B之刻面3C,導致形 成第3圖中所說明之結構。 在區域2B中,可施用溶解處理直至氧化物或氮氧化物 完全溶解為止,不然可調整處理的時間長度,而僅溶解所 決定的氧化物或氮氧化物厚度。 在其中溶解動力學僅由表面現象掌控之程度上,在刻 面3C的頂點與底部之間之石夕層3的厚度並非恆定之事實並 不影響溶解。 溶解處理雖然不侷限於此但較佳在比習知技藝中所述 201246382 的處理低之溫度進行。 該溫度例如介於8〇〇與13〇〇 115(TC之間。 父佳介於900與 該溫度之選擇較佳係用於取消蝕刻區的 任何風險。可藉由施用時間而控制溶解作用之進展Γ 二=使用適中的溫度’以限制表面原子的移動 性,表面原子的移動性往往柔 溶解作賴不精確。 及使得局部化 (據回顧習知技藝,針對在職埃 2;:的氧化物厚度而言,熱處,件 小時、於麗。(:達H)分鐘或於125 於110〇C達2 該等數值尤其依溶解供箱中的殘餘氧濃:鐘三然而注意到 到較大幅度的溶解厚度。) 。亦已觀察 在溶解處理之後,-般需要一個平±旦化修整 此目的而言’可使用任何適當的方 > / ’ 、犯九、化學薄化)。 方才所述的方法係產生氧化物 +涛化…) 解作用,並减仙罩幕相_的_ 物層的局部溶 【圖式簡單說明】 ’5、去濕作用…)。 -第1圖說明必須施用局部溶解處 體型結構; I絕緣體上半導 /第2與3級圖說明在第1圖的結構所施用之如本發明之方 法的不同步驟。 【主要元件符號說明】 …支撐基板 2Α ··.區域 17 201246382 2B . 3Α· 3C · 110. 2 ... ..區域 ..石夕表面 ·.刻面 ..晶體方向 半導體材料的氧化物或氮 氧化物層 3…半導體材料之薄層 3B ...區 100.. .晶體方向 111.. .晶體方向 18

Claims (1)

  1. 201246382 七、申請專利範圍: 1. 一種用於處理一絕緣體上半導體型結構之方法,該結構 依次包含一支撐基板、一層之半導體材料的氧化物或氮 氧化物及一薄層之該半導體材料,該方法包括在氧含量 小於lOppm的氣體環境中及在溫度與時間長度的受控條 件下施用熱處理,以至於造成氧化物或氮氧化物層之至 少部分的氧擴散通過該半導體薄層,導致按照一確定圖 案分布之氧化物或氮氧化物層的區域中之氧化物或氮 氧化物厚度減少, 其特徵在於其包括在該薄層表面上形成區,該等區 係按照該圖案分布及暴露出與該薄層表面的其餘部分 不同之一晶體方向。 2. 如申請專利範圍第1項所請方法,其特徵在於該薄層的 厚度係小於該層的半導體材料之表面交換常數(A),較 佳小於該常數(A)的一半。 3. 如申請專利範圍第1或2項中任一項所請方法,其特徵在 於該薄層的表面具有之一晶體方向,以使得該表面的表 面交換常數(A)大於具有不同晶體方向的該等區之表面 交換常數(A)。 4. 如申請專利範圍第1至3項中任一項所請方法,其特徵在 於具有不同晶體方向的該等區之表面原子的密度係大 於該薄層表面的其餘部分之表面原子密度。 5. 如申請專利範圍第1至4項中任一項所請方法,其特徵在 於該等區包含相對於該薄層的表面傾斜之刻面。 19 201246382 6. 如申請專利範圍第1至5項中任一項所請方法,其特徵在 於該薄層的材料為矽。 7. 如申請專利範圍第6項所請方法,其特徵在於該薄層的 表面暴露出晶體方向<1〇〇>及特徵在於該等區暴露出晶 體方向<110>或<111〉。 8. 如申請專利範圍第1至7項中任一項所請方法,其特徵在 於該薄層的厚度係介於5與100奈米之間。 9. 如申請專利範圍第1至8項中任一項所請方法,其特徵在 於熱處理的溫度係介於800與1300°C之間。 10. —種絕緣體上半導體型結構,其依次包含一支撐基板、 一層之半導體材料的氧化物或氮氧化物及一薄層之該 半導體材料,其中該氧化物或氮氧化物層包含按照一圖 案分布之具有第一厚度之區域及所具有的厚度小於第 一厚度之區域,其特徵在於該薄層的表面所具有的該等 區係按照該圖案分布及暴露出與該薄層表面的其餘部 分不同之一晶體方向,該等區包含相對於該薄層的表面 傾斜之刻面。 11. 如申請專利範圍第10項所請結構,其特徵在於該薄層的 厚度係小於該層的半導體材料之表面交換常數(A),較 佳小於該常數(A)的一半。 20
TW100144832A 2010-12-07 2011-12-06 Process for treating a structure of semiconductor on insulator type TW201246382A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1060157A FR2968450A1 (fr) 2010-12-07 2010-12-07 Procede de traitement d'une structure de type semi-conducteur sur isolant

Publications (1)

Publication Number Publication Date
TW201246382A true TW201246382A (en) 2012-11-16

Family

ID=43530016

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100144832A TW201246382A (en) 2010-12-07 2011-12-06 Process for treating a structure of semiconductor on insulator type

Country Status (3)

Country Link
FR (1) FR2968450A1 (zh)
TW (1) TW201246382A (zh)
WO (1) WO2012076618A1 (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006040911A (ja) * 2004-07-22 2006-02-09 Renesas Technology Corp 半導体装置及びその製造方法
US8138061B2 (en) * 2005-01-07 2012-03-20 International Business Machines Corporation Quasi-hydrophobic Si-Si wafer bonding using hydrophilic Si surfaces and dissolution of interfacial bonding oxide
EP2135278A1 (en) * 2007-03-19 2009-12-23 S.O.I.T.E.C. Silicon on Insulator Technologies Patterned thin soi

Also Published As

Publication number Publication date
WO2012076618A1 (en) 2012-06-14
FR2968450A1 (fr) 2012-06-08

Similar Documents

Publication Publication Date Title
KR101373084B1 (ko) 반도체 온 절연체 형태의 구조의 주변 링부분에서 산화물층을 용해하기 위한 공정
JP5231460B2 (ja) パターニングされた薄いsoi
US20110092051A1 (en) Process for the transfer of a thin film comprising an inclusion creation step
TWI514474B (zh) 用於局部溶解位在絕緣底半導體型結構中的氧化物層之方法
TWI436456B (zh) 元件的製造方法
JP5555269B2 (ja) 半導体オンインシュレータの構造を処理するための方法
TW201011833A (en) Method for fabricating a semiconductor on insulator substrate with reduced SECCO defect density
JP4631347B2 (ja) 部分soi基板およびその製造方法
Gösele et al. Properties of SIMOX and bonded SOI material
TW201246382A (en) Process for treating a structure of semiconductor on insulator type
FR2937794A1 (fr) Procede de traitement d'une structure de type semi-conducteur sur isolant par dissolution selective de sa couche d'oxyde
Kononchuk et al. Recent advances in the smart cut technology for cmos applications
Kononchuk et al. Novel trends in SOI technology for CMOS applications
JP2010171282A (ja) 半導体基板及びその製造方法、並びにSi−SiGe積層体
JPH05267281A (ja) 酸化シリコン層の形成方法
JP2005191456A (ja) Soi基板およびsoi基板の製造方法