TW200926171A - Memory device - Google Patents

Memory device Download PDF

Info

Publication number
TW200926171A
TW200926171A TW097137862A TW97137862A TW200926171A TW 200926171 A TW200926171 A TW 200926171A TW 097137862 A TW097137862 A TW 097137862A TW 97137862 A TW97137862 A TW 97137862A TW 200926171 A TW200926171 A TW 200926171A
Authority
TW
Taiwan
Prior art keywords
endpoint
dram
signal
trace
receiving
Prior art date
Application number
TW097137862A
Other languages
English (en)
Inventor
Shwetal A Patel
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of TW200926171A publication Critical patent/TW200926171A/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1048Data bus control circuits, e.g. precharging, presetting, equalising
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • G06F13/4243Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/04Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/063Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0298Arrangement for terminating transmission lines
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dram (AREA)
  • Memory System (AREA)

Description

200926171 六、發明說明: 【發明所屬之技術領域】 本發明之揭示係有關電子裝置,尤係有關具有動態隨 機存取記憶體之電子裝置。 【先前技術】 支援雙倍資料速率(DDR)動態隨機存取記憶體 (Dynamic Random Access Memory ;簡稱01^1/〇之雙直列記 憶體模組(Dual In-line Memory Module ;簡稱 DIMM)被連 ©接到一位址匯流排、命令匯流排、以及控制匯流排,每一 匯流排係終止於參考電壓nt,該參考電壓vtt通常被設 疋為dram的工作電壓Vdd之一半。該電壓終端將使DIMM 於其匯流排處於閒置狀態時在Vdd或Vss的電壓下消耗電 力。該電力消耗可能根據終止於Vtt的該等匯流排之寬度 以及用來產生的任何終端電阻之導通電阻值而有所不 同。因此,一種減少其中包含DRAM樸組的裝置的電力消 ❹耗之裝置及方法將是有用的。 【發明内容】 〃第- DRAM裝置包含被連接到第—走線而接收一位址 信號,第—輸人、以及錢接成純諸如Vdd等的工作電 壓之第一輸人。第二DRAM^置包含被連制該第—走線而 接收該位址信號之第—輸人、以及用來接收該I作電壓之 第二輪入。第—信號終端結構被連接到該第—走線,其中 該第一信號終端結構制來將該第—走線終止於該工;乍電 94481 3 200926171 【實施方式】 根據本發明揭示之一特定實施例,記憶體系統之一位 址匯流排、控制匯流排、及命令匯流排被終止於等於兩個 -工作電壓Vdd或vss中之一者的終端電壓。可將該等匯流 排驅動到被用來作為Vtt的相同工作電壓,而減少匯流排 處於閒置狀態時之電力消耗。若參照第1至10圖,將可更 易於了解本發明之揭示。 第1圖示出包含記憶體系統之裝置2。裝置2可以是 膝上型電腦、桌上型電腦、何服器、以及諸如機上盒(從士 top box)等的一特定應用。第!圖示出裝置2的該:憶體 系統之一部分101,該部分1〇1包含複數個DRAM裝置U 至13、記憶體控制器10、位址匯流排21、控制匯流排22、 命令匯流排23、Vdd參考電壓匯流排Vdd、Vss參考電壓匯 流排Vss、以及終端模組2〇。 * , · 每一 DRAM裝置11至13包含被連接到Vss參考電壓匯 Ο 流排之一端點’用以在作業期間接收工作電壓vss,並包 含被連接到Vdd參考電壓匯流排之一端點,用以在作業期 間接收工作電壓Vdd。位址匯流排21及命令匯流排23被 連接到每一 DRAM裝置11至13,且被連接到終端模組2〇, 且被連接到記憶體控制器1〇。此外,將其中包含來自命八 匯流排23的一晶片選擇位元線的來自命令匯流排之一 組控制位元線提供給每一 DRAM裝置n至13,以便選擇 DRAM裝置11至13作為可同時被一組共同的匯流排信號存 取之一組DRAM裝置。 儿 94481 4 200926171 第2圖示出也被稱為構成位址匯流排21、控制匯流排 22、命令匯流排23、及終端模組2〇的線之走線之詳圖。 在所示之特定實施例中,位址匯流排21包含複數條位址位 元線AO-An、以及記憶體區位址位元線βΑ〇_ΒΑ3,其中打代 表一整數。該位址匯流排的每一位元線被連接到每—卯倾 裝置11至13的對應之輸入端點。例如,位元線々ο被連接 到每一 DRAM裝置11至13的輸入端點A0。 ❹ 控制匯流排22包含複數條控制位元線,其中包括晶片 選擇位元線πο -㈤,時脈賦能位元線CKE〇_CKEm、以及 晶粒内建終端位元線IDTO-IDTm,其中m代表一整數。將 諸如cso、CKE0、及〇DT0等的一組控制位元線提供給DRAM 裳置11至13。因此,該組控制位元線的每一位元線被連 接到每一 DRAM裝置Η至丨3的對應之輸入端點。 命令匯流排23包含其中包括涵、函、及冠之複數條 命令位元線。命令匯流排23之每一位元線被連接到每一 ❹dram裝置的對應之輸入端點。 位址匯流排21、控制匯流排22、及命令匯流排23之 每一位元線被終止於終端模組20的對應之終端結構25。 苐3圖不出可代表終端結構.25的一實施例之一終端結構 251。 終端結構251包含一電限元件2511,該電阻元件2511 具有被連接到其各別的位元線之第一端點、以及被連接到 用來供應該工作電壓Vdd的參考電壓匯流排之第二端點。 第4圖示出可代表終端結構25的一實施例之終端結構 252。 終端結構252包含一電卩且元件2521,該電阻元件2521 94481 5 200926171 具有被連接到其各別的位元線之第一端點、以及被連接到 用來供應該工作電壓Vss的一參考電壓匯流排之第二端 點。 ο 第5圖之流程圖示出記憶體控制器ίο之一特定作業模 式。在步驟291中,記憶體控制器1〇決定位址匯流排2、卜 控制匯流排22、及命令匯流排23是否被置於閒置狀離。 該決定係根據記憶體控制器10中是否有被連接到這:匯 流排的記憶體裝置提出的任何待處理之存取要求。如果、、★ 有待處理之存取要求,職定該匯㈣處_置狀離,Γ 本流程繼續進人㈣294,鱗記㈣控_ 1G將終端電 壓Vss提供給該匯流排的每一位元線。回應將該終 端電壓提供給該匯流排的每-位元線,沿著個別的位元線 上不再有差動電壓’因而減少了沿㈣如記龍控制器1〇 等的來源裝置與終端結構25間之個別位元線流動之電流 值,因而減少了電力消耗。 ❹ 如果還有DRAM裝置至13提出的待處理之要求,則 s己憶體控制器1 〇將決定該匯流排並非處於閒置狀熊,而是 該匯流排將要存取麵裝置U至13,且本流鋪^進= 步驟292。在步驟292巾’記憶體控制器1〇觸發被連接到 DRAM裝置1!至13之晶片選擇資訊以提供控制資訊, 步驟293中’記憶體控制器1〇在位址匯流排2ι及控制匯 流排2 2上觸發位址及命令資訊。 第6圖示出其中包含一記憶體系統之裝置3。裝置3 可以是膝上型電腦、桌上型電腦、饲服器、以及諸如、機上 94481 6 200926171 盒等的特定應用。第6圖示出裝置3的該記憶體系統之一 部分102,該部分1〇2包含:複數個⑽龍裝置u至η及 41-43 ’終端裝置20及30 ;記憶體控制器81 ;位址匯流排 21、31、及26 ’控制匯流排32、27、及92 ;以及命令匯 流排23、33、及28。 第6圖所示具有與第丨圖所示元件的代號相同的代號 之兀件係類似於前文中參照前述該等圖式所述之那些元 ❾件。位址匯流排26、控制匯流排27、及命令匯流排28分 別被連接到記憶體控制器81以及緩衝器29的一組輸入。 位址匯流排21、控制匯流排92、及命令匯流排23被連接 到緩衝器29之第-組輸出。位址匯流排31、控制匯流排 32、及命令匯流排33被連接到終端模組3〇以及緩衝器29 的第二組輸出。· 一緩衝器29自記憶體控制器81接收匯.流排信號,並在 緩衝之後將該等匯流排信號提供給不同組的DRM裝置。缓 〇衝器29所執行的該緩衝可以是同步的或組合的。同步緩衝 在將來自把憶體控制器81的匯流排信號提供給多個輸出 =點之剛,先將時脈信號用來鎖存該等匯流排信號。組合 緩,在將匯流排信號提供給多個輸出端點之前,並不鎖存 該等匯流排信號。 在 貫施例中,兮? JUb X*» ,,^ _ <隐體控制器81係以類似於前文所述 的把憶體控制器1〇 5 ^ <方式作業,並將存取DRAM裝置11 至13所需的匯流排 蓉圈冷站15魂或將被連接到該等DRAM裝置的該 寺匿机排置於閒置根 ' &所需之終端電壓提供給位址匯流排 7 94481 200926171 26、控制匯流排27、及命令匯流排28。於回應時,缓衝器 29將基於自記憶體控制器81接收的信號之一組經過緩衝 的匯流排信號提供給位址匯流排21、控制匯流排92、及命 令匯流排23,並將與該第一組經過緩衝的匯流排信號相同 的另一組經過緩衝的匯流排信號提供給位址匯流排31、控 制匯流排32、及命令匯流排33。請注意:係使用相同的匯 流排信號同時存取DRAM 4卜43及DRAM 11至13,且被連 接到控制匯流排27之緩衝器29只自控制匯流排27接收諸 ® 如CS0、CKE0、及ODTO等的一組控制信號,該組控制信號 被緩衝且被提供給控制匯流排32及控制匯流排92。 在一替代實施例中,記憶體控制器81可一次觸發一組 控制信號,而在多組記憶體中作出選擇。於回應自不同組 的DRAM存取資料時,記憶體控制器81將取消提供給緩衝 器-29的對DRAM裝置11至13之晶片選擇信號。缓衝器29 於回應時,可以第7圖的流程圖所示之方式作業,此時在 q 步驟391中,缓衝器29決定其所接收的晶片選擇信號是否 是被觸發的。如果確係如此,則本流程繼續進入步驟394。 否則,本流程繼續進入步驟392,此時缓衝器29將被取消 的晶片選擇信號提供給該等DRAM裝置,且在步驟393中, 將終端電壓提供給位址匯流排21及31、控制匯流排32及 92、以及命令匯流排23及33。 在步驟394中,回應在緩衝器29上接收的晶片選擇信 號被賦能之決定,緩衝器29將在位址匯流排26上接收的 位址信號、在控制匯流排27上接收的控制信號、以及在命 94481 200926171 :匯流^ 28上接收的命令㈣提供給其被 .流程自步驟394及步驟咖回到步驟則。 本 ’ 帛8圖表示積體電路裝置侧之一部分 * 中,積體電路裝置400 ;!· ΠΡΑΜ # $ 貫施例 且刊u疋dram裝置。在一個 中,積體電路裝置4〇〇是諸如士% 丄 實包例 ^国 書中所述的緩衝器29 桃緩U 8 _積體電路裝置4GG之所示部分包含·· 用來自諸如&址位兀線等的一位元線接收信號之接合塾 〇 415、可先調節在接合墊415上接收的信縣後再將調節後 的化號提供給解碼器之輸入介面模組418、以及被連接到 前文所述的-參考電壓匯流排之終端結構25。在作業期 間,§接合墊415所連接的匯流排處於閒置狀態時,將終 编電壓k供給接合墊415。因為所接收的電壓與終端結構 25上的該終端電壓相同,所以少了通過接合墊Mg的電流 •所消耗的電力。在一實施例中,終端結構25可接收〇讥信 號,以便能夠進行終端作業 Ο 第9圖是諸如電腦等的裝置900之方塊圖。在該實施 例中,裝置900包含:主機板901(;亦即,印刷電路板), 該主機板9 01具有被配置在其上的記憶體系統之一部分’ 例如,被銲錫連接的裝置;以及雙直列記憶體模組(DIMM) 印刷電路板902,該DIMM印刷電路板902具有被配置在其 上的該§己憶體糸統之一部分。舉例而言,係在主機板9 01 或DIMM印刷電路板902上配置第6圖所示之該等元件。因 此’ DIMM包含DIMM印刷電路板902、DRAM裝置41-43、 11至13、緩衝器29、以及終端模組30及20。此外’該 9 94481 200926171 DIMM包含用來提供各DIM装置與主機板9〇1上的插座間 • 之介面的一些DIMM連接器99。記憶體控制器81被配置在 主機板901,且如同任何所述之裝置一般可被整合為較大 * 的裝置。 第10圖示出記憶體系統被整個配置在一個共同的印 刷電路板911之替代實施例。因此,係在共同的印刷電路 板911上形成DRAM裝置4卜43、11至13、緩衝器29、終 端模組30及20、以及記憶體控制器81。 在則文之詳細說明中,係參照了構成該詳細說明的一 部分之各附圖,且該等附圖中係以舉例之方式示出可實施 本發明的一些特定實施例^係以充分的細節下說明了這些 實施例及其某些變形’使熟悉此項技術者能夠實施本發 明。我們當可了解··在不脫離本發明的精神或範圍下,可 以有其他適當之實施例。此外,我們當可了解:可在不脫 離本發明的精神或範圍下,以一些方式進一步合併或分割 ❹該等圖式中所示的功能方塊。因此,前文之詳細說明將不 限於本說明書述及的特定形式’相反地,本發明將涵蓋可 被合理地包含在最後的申請專利範圍的精神及範圍内之此 類替代、修改、及等效物。 【圖式簡單說明】 熟悉此項技術者右參知·各附圖,將可易於了解本發明 之皆是、以及其許多特徵及優點。 第1圖是根據本發明揭示的特定實施例的裝置之方塊 圖, 94481 10 200926171 擊 Λ 圖; 第2圖是第i圖所示各匯流排的特定實施例之方塊圖’· 第3圖是第2圖所示的終端結構的特定實施例之方塊 圖 第4圖是第2圖所示的終端結構的特定實施例之方塊 第5圖是本發明揭示的特定實施例之流程圖; 圖; 第6圖是根據本發明揭示的特定實施例的裝置之方塊 Ο 第7圖是本發明揭示的特定實施例之流程圖; 圖; 第8圖是根據本發明揭示的特定實施例的裝置之方塊 第9圖是根據本發明揭示的特定實施例的裝置之方塊 圖;以及 第1〇圖是根據本發明揭示的特定實施例的裝置之方 塊圖。 不且 ο 【主要元件符號說明】 2,3,900裝置 ⑽記憶體控制器 11至13動態隨機存取記憶體裝置 2〇, 30終端模組 仏机幻位址匯流排 22, 27, 32, 92 控制匯流排 23’28,33命令匯流排25, 251,252終端結構 29 缓衝器 99 雙直列記憶體模組連接器 101,102 4刀 400積體電路裝置 94481 11 200926171 415 接合墊 418 輸入介面模組 901 主機板 902 雙直列記憶體模組印刷電路板 911 共同的印刷電路板 2511, 2521 電阻元件 〇 12 94481

Claims (1)

  1. 200926171 七、申請專利範圍: 1. 一種裝置,包含: 第—動態隨機存取記憶體(DRAM),該第一DRAM包 含用來接收位址信號之第一端點、及用來接收工作電壓 之第二端點; 第二動態隨機存取記憶體(DRAM),該第二DRAM包 含用來接收該位址信號之第一端點、及用來接收該工作 電壓之第二端點; 〇 被連接到該第一 dram的該第一端點及該第二dram 的該第一端點之第一走線; 第一信號終端結構,該第一信號終端結構包含被連 接到該第一走線之第一端點、及第二端點;以及 參考電壓匯流排,該參考電壓匯流排被連接到該第 DRAM之該第一端點、該第二dram之該第二端點、及 該信號終端結構之該第二端點。 ❹ 2.如申請專利範圍第1項之裝置,復包含: 印刷電路板,該印刷電路板具有被配置在其上之該 第一 DRAM、第二DRAM、第一走線、第二終端結構、及 參考電壓匯流排,且該印刷電路板復包含被連接到該第 一走線之雙直列記憶體模組(DIMM)連接器。 3. 如申請專利範圍帛1項之裝置,其中該第一 drm之該 第二端點係用來接收Vss工作電廢。 4. 如申請專利範圍第!項之裝置,其中該第一画之該 第二端點係用來接收Vdd工作電屢。 94481 13 200926171 5·如申請專利範圍第1項之裝置,復包含. 缓衝模組,該緩衝模組包含用來接3收信號之第一端 點、以及被連接到該走線而提供該卢 °儿 唬的被緩衝的表現 信號之第二端點。 6. 如申請專利範圍第5項之裝置,復包含. 印刷電路板,It印刷電路板具有被3配置在盆上之該 第一祖Μ、第二讓、第一走線、 二= Ο 考電壓匯流排、及該同步緩衝器,且該印刷 含DIMM連接器;以及 被連接到該邊緣連接器及該同步緩衡 走線。 ‘的輸入之第二 7. 如申請專利範圍第5項之裝置,姑〆/ "中該緩衝模組復包 含: ❹ ..用來接收-晶片選擇信號之—晶片選擇端點;以及 該第一端點回應該晶片選擇端點接收到被觸 信號,而提供該信號之被緩衝的表現传穿,: χ 片選擇端點接收到被取消的信號,3二 有與該參考電壓匯流漏電壓相__ ^供r、 8. 如申請專利範圍第1項之裝置,其中: 口荒。 端 .該第一麵復包含用來接收 該第二DRAM復包含用來接收該控制信號之 第二走線㈣制料—D讓以第三端點 第三端 及 94481 200926171 該第二DRAM之該第三端點;以及 第二信號終端結構包含被連接到該第二走線之第 一端點、及被連接到該參考電壓匯流排之第二端點。 9. 如申請專利範圍第8項之裝置,其中: 該第一 DRAM復包含用來接收命令信號之第四端 點; 該第二DRAM復包含用來接收該命令信號之第四端 點; ® 第三走線被連接到該第一 DRAM之該第四端點、及 該第二DRAM之該第四端點;以及 第三信號終端結構包含被連接到該第三走線之第 一端點、及被連接到該參考電壓匯流排之第二端點。 10. 如申請專利範圍第1項之裝置,復包含: 記憶體控制器,該記憶體控制器包含一位址產生模 組,該位址產生模組具有被耦合到該第一走線之第一端 β 點,用以回應該記憶體控制器決定該第一及第二DRAM 上的資料正被存取而提供該位址信號,並回應該記憶體 控制器決定該第一及第二DRAM係處於一閒置狀態而提 供該工作電壓。 15 94481
TW097137862A 2007-10-04 2008-10-02 Memory device TW200926171A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/867,208 US20090091963A1 (en) 2007-10-04 2007-10-04 Memory device

Publications (1)

Publication Number Publication Date
TW200926171A true TW200926171A (en) 2009-06-16

Family

ID=40154984

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097137862A TW200926171A (en) 2007-10-04 2008-10-02 Memory device

Country Status (3)

Country Link
US (1) US20090091963A1 (zh)
TW (1) TW200926171A (zh)
WO (1) WO2009045493A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI507701B (zh) * 2010-12-21 2015-11-11 Hynix Semiconductor Inc 半導體記憶體裝置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015057865A1 (en) 2013-10-15 2015-04-23 Rambus Inc. Load reduced memory module

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0655839B1 (en) * 1993-11-29 2007-01-03 Fujitsu Limited Electronic system for terminating bus lines
JP3832947B2 (ja) * 1997-11-14 2006-10-11 富士通株式会社 データ転送メモリ装置
US6510503B2 (en) * 1998-07-27 2003-01-21 Mosaid Technologies Incorporated High bandwidth memory interface
US7356639B2 (en) * 2000-01-05 2008-04-08 Rambus Inc. Configurable width buffered module having a bypass circuit
KR100391990B1 (ko) * 2001-06-14 2003-07-22 삼성전자주식회사 직렬 버스 구조의 메모리 모듈들을 구비한 정보 처리 시스템
KR100454126B1 (ko) * 2002-01-15 2004-10-26 삼성전자주식회사 분리된 클록 라인을 구비한 정보 처리 시스템
JP3866618B2 (ja) * 2002-06-13 2007-01-10 エルピーダメモリ株式会社 メモリシステム及びその制御方法
JP2004021916A (ja) * 2002-06-20 2004-01-22 Renesas Technology Corp データバス
JP3742051B2 (ja) * 2002-10-31 2006-02-01 エルピーダメモリ株式会社 メモリモジュール、メモリチップ、及びメモリシステム
US7068064B1 (en) * 2003-05-12 2006-06-27 Pericom Semiconductor Corp. Memory module with dynamic termination using bus switches timed by memory clock and chip select
KR100539252B1 (ko) * 2004-03-08 2005-12-27 삼성전자주식회사 데이터 버스 및 커맨드/어드레스 버스를 통해 전송되는신호의 충실도를 향상시킬 수 있는 메모리 모듈 및 이를포함하는 메모리 시스템
US8065475B2 (en) * 2005-05-11 2011-11-22 Stec, Inc. Registered dual in-line memory module having an extended register feature set

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI507701B (zh) * 2010-12-21 2015-11-11 Hynix Semiconductor Inc 半導體記憶體裝置

Also Published As

Publication number Publication date
US20090091963A1 (en) 2009-04-09
WO2009045493A1 (en) 2009-04-09

Similar Documents

Publication Publication Date Title
US7342411B2 (en) Dynamic on-die termination launch latency reduction
TW588235B (en) Motherboard with less power consumption
TW460784B (en) Computer motherboard supporting different types of memories
TWI312519B (en) Chip and system for performing memory operations
KR100902976B1 (ko) 적응형 1t/2t 타이밍 제어가 가능한 메모리 컨트롤러
US8503211B2 (en) Configurable module and memory subsystem
KR20080067372A (ko) 집적 회로, 그 방법 및 시스템
US20100232196A1 (en) Multi-chip package semiconductor memory device providing active termination control
JP2012507933A (ja) 差動式オンライン終端
US20240111457A1 (en) Memory Systems, Modules, and Methods for Improved Capacity
TW201007436A (en) Host apparatus, USB port module USB and method for managing power thereof
US7944726B2 (en) Low power termination for memory modules
US20070161264A1 (en) Memory system capable of changing configuration of memory modules
TW200926171A (en) Memory device
TW200849270A (en) Motherboard and memory device thereof
US20110296070A1 (en) Motherboard and computer using same
JP2000284873A (ja) メモリ回路基板
KR100891951B1 (ko) 더블 데이터 레이트2 싱크로너스 다이내믹 랜덤 액세스메모리(ddr2 sdram) 및 더블 데이터 레이트3싱크로너스 다이내믹 랜덤 액세스 메모리(ddr3sdram)의 공통 모듈
US6765406B2 (en) Circuit board configured to provide multiple interfaces
US20070118692A1 (en) Computer system and method for selectively supporting at least one registered dual inline memory module or at least one unbuffered dual inline memory module
TW536669B (en) High-speed memory device, socket mounting structure for mounting a high-speed memory device and mounting method of mounting high-speed memory device
US8547772B2 (en) Memory power supply circuit
TWI259945B (en) Multiple return terminal power supply method and apparatus
TWI295759B (zh)
CN100552601C (zh) 电源控制电路