TW200901082A - Computer memory addressing mode employing memory segmenting and masking - Google Patents

Computer memory addressing mode employing memory segmenting and masking Download PDF

Info

Publication number
TW200901082A
TW200901082A TW097114377A TW97114377A TW200901082A TW 200901082 A TW200901082 A TW 200901082A TW 097114377 A TW097114377 A TW 097114377A TW 97114377 A TW97114377 A TW 97114377A TW 200901082 A TW200901082 A TW 200901082A
Authority
TW
Taiwan
Prior art keywords
memory
segment
processor
mask
scratchpad
Prior art date
Application number
TW097114377A
Other languages
English (en)
Inventor
Bo Zhang
Jay-Chun-Sup Yun
guo-fang Jiao
Yun Du
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW200901082A publication Critical patent/TW200901082A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/34Addressing or accessing the instruction operand or the result ; Formation of operand address; Addressing modes
    • G06F9/345Addressing or accessing the instruction operand or the result ; Formation of operand address; Addressing modes of multiple operands or results
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements
    • G06F9/30101Special purpose registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements
    • G06F9/30105Register structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements
    • G06F9/3012Organisation of register space, e.g. banked or distributed register file
    • G06F9/30138Extension of register space, e.g. register cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30145Instruction analysis, e.g. decoding, instruction word fields
    • G06F9/3016Decoding the operand specifier, e.g. specifier format
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/34Addressing or accessing the instruction operand or the result ; Formation of operand address; Addressing modes
    • G06F9/342Extension of operand address space
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3877Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)
  • Image Generation (AREA)

Description

200901082 九、發明說明: 【發明所屬之技術領域】 本發明大體而言係關於電腦’且更特定言之,係關於用 於電腦中之記憶體定址方案。 【先前技術】 Γ 在-些計算環境中,系統大小及功率消耗為關鍵設計約 束。舉例而言,在諸如膝上型電腦、個人數位助理 (PDA)、蜂巢式電話及其他無線行動I置之行動系統中, 可用於計算資源之實體空間及功率相對有限。在此等系統 二,功率通常受限於可用電池容量且大 者口味。 罵 =環境約束,對增加之功能性的市場需求始終向行動 δ异技術之極限提出挑戰。使用者仿佛對其行動裳置 之特徵具有永不滿足之願望。增強之行動特徵之 見訊及靜態相機兩者、視訊播放機、音樂播放 :右!Γ件、電文處理、網頁劉覽、遊戲及其類似者。 徵可整合於具有無線電話及資料服務之單個行 、μ特徵中之-些(㈣*言高 =::係,記憶體密集型的…在=限 之功率消耗:^此等同要求應用’需要具有能夠以減少程度 美供必要效能之相對小的計算單元。 【發明内容】 流:====:種藉由在特定操作狀況"少匯 ^功率她且增加匯流排效率之電腦系統。 130792.doc 200901082 在現代電腦中’功率消耗係關於經由内部匯流排而傳送之 資訊位元之數目。為了減少匯流排訊務,本文中所揭示之 電腦系統包括一顯著減少進行特定匯流排傳送時所使用之 位址位元數目的新穎記憶體定址模式。 根據本發明之例示性實施例,一電腦處理器定址模式依 靠一記憶體分段識別符及一記憶體分段遮罩來指示記憶體 位置。在此定址模式中,處理器接收一包含該記憶體分段 識別符及該記憶體分段遮罩之指令。該處理器解碼該記憶 體分段識別符以選擇一特定記憶體分段。每一記憶體分段 包括預定數目之記憶體位置。該處理器基於該記憶體分段 遮罩中所設定之遮罩位元而選擇該記憶體分段内之記憶體 位置。由於所揭示之定址模式允許有效地存取連續及非連 縯記憶體位置兩者,所以所揭示之定址模式係有利的。 在查看以下諸圖及實施方式之後,本發明之其他態樣、 特徵、實施例、方法及優點對熟習此項技術者而言將為顯 而易見的或將變得顯而易見。希望所有此等額外特徵、實 施例、方法及優點包括於此描述内、包括於本發明之範疇 内’且受隨附申請專利範圍保護。 【實施方式】 應理解,圖式僅用於說明目的且並不界定本發明之限 制此外,諸圖中之組件未必按比例,而是對說明本發% 之原理進行強調。在諸圖中,貫穿不同視圖相同參考數字 表示對應部分。 參考且併入有圖式之以下實施方式描述且說明本發明之 130792.doc 200901082 :或f個特定實施例。以充分細節展示且描述此等實施例 以使付彼等熟習此項技術者能夠實踐本發明,其中提供此 等實施例並非用以限制而是例證且教示本發明。因此 適當避免模糊本發明之情形下,描述可省略彼等熟習此項 技術者已知之特定資訊。 現轉向圖式,且詳言之轉向圖1 ’其說明根據本發明之 例示性實施例之電腦系統10的方塊圖。電腦系統1〇並不受 限於任何特定操作環境或應用;然而,其較佳併入於諸如 蜂巢式電話、PDA、膝上型電腦或其類似者之無線行動裝 置中。此外’電腦系統10可使用任何合適計算技術來實 施。舉例而言,系統10可使用硬體及軟體組件之任何合適 組合來建置,且可膏祐盔 J貫施為糸統早晶片,或者,其可使用多 個晶片及組件來實施。 系、、先10包括經由系統匯流排18與中央處理單元(CPU)14 通信之共處理1112。I统記憶體16亦連接至系統M流排18 且可存取CPU 14及共處理器12。 共處理器12使用二階位址解碼方案,其解碼暫存器分段 識別符⑽及暫存器分段遮罩以存取個別暫存器。在第一 ^解碼中’由數位電路解碼暫存器分段出以指示暫存器分 段。在第二階解碼中,由數位電路解碼暫存器分段遮罩以 在暫存器分段中選擇個別暫存器。當與習知全域位址方案 相比蛉,一階位址解碼方案通常使用較少定址位元。另 外’方㈣化含有於共處理器12中之位址解碼邏輯。 -處理$ 12藉由自CPU 14卸㈣定處理^密集型任務來 130792.doc 200901082 補充CPU 14之功能以加速整體系統效能。較佳土也,共處理 器12為加速3_D圖形之處理之圖形處理單元(Gpu)。 在包括共處理器12之大多GPU中,存在需要在㈣開始 其再現操作之前以資料或控制值載入之内部組態暫存哭 (參看圖卜RegO至RegN)e為了實現此再現組態’驅動機 2心由系統匯流排18向共處理器12發送—組暫存器資料單 =流排18較佳以Μ位元及/或8位元對準。此等 性二更=由驅動機22基於再現之操作狀態而週期 白知GPU使用全域定址以定位其内部組態暫存器 此,若習知GPU具有n個内部暫存器,則暫存琴位二 將需要m個位元,其中2,η。藉 : ^ τ^ι rnsTT XI 自 ι域•疋址’驅動機 二、處理器發送暫存器通常存在三 式、成對模式及連續模式。藉由使用包裝 二裝模 :與暫存器資料-起包括於單個匯流排寬度;中,位 需要-個系統匯流排異動來载入 二堇 送,,-二!枓早元與其目標暫存器位址-起傳 »亥_者均為匯流排寬。^ 需要兩個手统。,藉由使用此模式, u糸統匯饥排異動來载入單個 用連續模式,在位 丨暂存益。藉由使 爭拓, 連續之内部暫存器由單個沪人价& =指令包括標頭封包,該標頭封包含有第上:序 土底定址及待更新暫存器绅 暫存态之 資料單元。 11 "、冲數,繼之以暫存器 由於系統位流排寬度通常係以32位元或8位元對準,藉 130792.doc _ 10· 200901082 由以上習知定址模式可能發生以下問題。對於成對模式而 &,暫存盗位址本身消耗一個完整系統匯流排週期。因 此,用於使用此模式來載入共處理器暫存器之附加項相對 大。對於包裝模式而t,暫#器資料受限於在用㈣存器 位址之位元之後的剩餘位元。在包裝模式中所允許之資料 位兀數對於一些應用而言為不夠的。&,使用包裝模式來 發送:群暫存器資料單元㈣針對每—匯流排傳送而需要 少位70暫存器位址。在共處理器具有許多内部暫存器之情 形下,由位址位元所消耗之匯流排寬度可變得過大。連續 模式對於載人在位址上連續之㈣暫存器係有效的。然 存在待載人暫存II並未連續定位(在位址上不連續)之 ,i兄:因A ’在此等情境中,必須使用多個短的連續暫存 态批久中標頭封包附加項將超過由連續模式定址所正 常達成之節省。 、 中所揭示之分段/遮罩定址模式克服上文所描述的 成對、包裝及連續定址模式之缺點。更詳言之,分段/遮 罩定址模式有效地減少暫存器之位址位元,其意味著匯流 排::得以減少且資料有效負載相對於用於定址之位元數 二:較大。此顯著地減少在諸如3①圖形處理之特定操 :中之系統功率消耗。此外’隨著匯流排介面變得較 ( 64或128個位兀),分段/遮罩位址模式之效率增 加。 分段/遮罩定址模式存在將其與習知全域定址區分之兩 固1、樣·暫存器分段化及暫存器分段遮罩化。本文中所描 130792.doc 200901082 述之共處理器丨2、4丨2使 罩定址模式所定址之暫存器。續碼以存取由分-遮 由^ =分段化將暫存器分為複數個預定群(分段)。分段 元^子:分段識別符㈣定址。較佳地,由於個別功能單 二針對相同再現功能而程式化,故暫存器之每一分段 立=共處理器12中之對應功能單元。每—功能單元可在 Γ ^暫^分段中包括不同數目之暫存器。亦預期多個暫存 益刀I又可包括於單個功能單元中〇 暫存器分段遮罩化規定在暫存器分段中之每—暫存器具 =局部索弓丨號碼(較佳自〇開始)以使得其可由暫存器分段遮 索引。若需要’遮罩指示功能單元之暫存器分段40内之 局部偏移。在暫存器分段遮罩中每暫存器存在一個遮罩位 兀,且遮罩位元值4,謂對應暫存器將被存取,亦即,向I 寫:或者自其讀取。遮罩索引可自最低有效位元(lsb)或 者最高有效位元(MSB)開始,儘管自LSB開始較佳。 與全域定址不同,分段/遮罩位址模式使用暫存器分段 ID以在暫存器分段之間區別。存在少於暫存器之暫存器分 段,因而節省了定址位元。此外,替代使用習知二元位址 以定址每一個別暫存器,暫存器分段遮罩使用一個位元以 在暫存器分段中索引每一暫存器。除更新連續位置處之暫 存器之外,此索引支援更新非連續位址處之多個暫存器。 藉由支援在位址上連續及非連續兩者之暫存器,分段/ 遮罩模式提供有效及簡單方式以程式化資料且將資料傳遞 至暫存器。分段/遮罩模式定址亦簡化了設計,由於其並 130792.doc 200901082 不、,悤疋要求位址比較器,且其藉由集中於組織為群(分段) 之暫存器而使得驅動機編瑪較容易。 現返回圖Γ,共處理器12利用分段/遮罩定址模式以有效 地存取功能單元30至34中之每一者中的組態暫存器Reg 〇 .共處理器12包括命令料24,複數個管線式功 月匕早TC30至34,及連接命令引擎以與功能軍元Μ·之内
部匯流排28。由it虛理哭;!^ μ + A /、里态s線内部地處理之圖形資料可由 資料管線(未展示)在功能單元之間傳送。 -命令引擎24為共處理器12中之主要功能單元且包括用於 經由系統匯流排18自驅動機22接收指令及組態暫存琴資料 之匯流排介面U。命令引擎24解碼指令且將組態資料經由 内部匯流排28傳遞至不同功能單元3〇至34以用於儲存於内 部暫存器分段40中。内部匯流排28之寬度較佳為Μ個資料 位凡。藉由使用分段/遮罩位址模式,基於暫存器分㈣ 及暫存器分段遮罩而將組態資料導向至分段4〇 存器。 $ 命令引擎24包括暫存器Μ邏輯(RAL)38及用於處理具 有分段/遮罩位址模式之指令的先進先出⑽〇)記憶體… 例示性分段/遮罩指令格式之細節關於圖2而描述於下文 十’且FIF03mRAL38之細節關於圖3而描述於下文中。 功能單元30至34中之每—者對其接收之f料執行一或多 二特:細作。較佳地’操作為涉及再現Μ圖形輸出之彼 專知作。功能單元30至取操作由命^丨⑽ 控制功料元聰34,命令料塊由㈣㈣排28^ 130792.doc •13- 200901082 別發出控制信號及組態資料至功能單元3〇至34 一 30至=中之每—者包括暫存器解碼器%及暫存器分:早^ 暫存器解碼器26解碼其經由内部匯流排接收之個別暫 存器位址+暫存器分段4〇包括預定數目之暫存琴, ㈣〇至Reg N。暫存器可為任何合適大小,且較佳為_ 位元。 CPU 14為系統H)中之主要處理器且執行儲存於系統記憶
體16中之指令。儘管cpu 14可為任何合適處理器,但其較 佳為諸如來自ARM,Inc之ARM9處理器的市售微處理器核 心’或數位信號處理器(DSP)。 系統記憶體16儲存由CPU丨4及共處理器丨2使用之資料及 可執行指令。系統記憶體16可使用任何合適儲存器技術來 實施,且其較佳為諸如RAM或快閃記憶體之固態記憶體裝 置。記憶體16亦可使用諸如光學或磁性記憶體磁碟驅動機 之其他記憶體技術。 要求由共處理器12提供之服務之軟體應用程式19可儲存 於記憶體16中。應用程式19可為諸如3_d遊戲之軟體程 式。記憶體16亦儲存作業系統(0S)軟體程式2〇及用於允許 OS 20調用共處理器12之服務的驅動機22。諸如BREW、 Symbian、Windows Mobile之市售作業系統可由系統10使 用。應用程式19亦可使用工業標準應用程式化介面 (API) ’諸如,由OpenGL ES 1·χ或2·χ指定用於圖形應用之 彼等 API ’ 或 DirectX 9.0。 系統匯流排18為共處理器12接收指令所經過之介面。系 130792.doc • 14· 200901082 統匯流排1 8較佳使用諸如高級微處理器匯流排架構 (AMBA)AXI匯流排之工業標準匯流排協定來實施。 圖2說明由圖1之電腦系統1〇使用之分段/遮罩指令1〇〇的 例示性格式。在系統1 〇之操作中,由驅動機22將指令1 〇〇 作為資料封包而經由系統匯流排丨8發送至指示共處理器12 之命令引擎24的位址。
才曰令100包括指令字102及包含複數個資料單元114至116 之資料塊104。指令字1〇2具有分別界定指令類型1〇6、暫 存器計數108、暫存器分段ID 11〇及暫存器分段遮罩112之 位7L欄位。位兀攔位中之每一者包括足以支援用於電腦系 統10的指令、暫存器分段及每分段之暫存器之數目的預定 數目之位元。指令100具有河個位元之預定位元寬度,其 中Μ為整數。位元寬度以較佳與内部匯流排以之寬度相 同,其中内部匯流排28之寬度為64個位元。 指今類型106實 …,一 7 ,丨;Γ、’IT /¾•指今、 之作業碼。在此情形下’指令類型為指示指令為分段/遮 罩寫入指令之預定位元碼。指令類型可替代地指示指令為 分段/遮罩讀取指令或使用分段/遮罩定址模式之某個盆他 指令。 分段/遮罩寫入指令僅載 ,、苟一ir 。侍更新 暫存器之數目由暫存器計數108指示。 _ A , 货存器计數108亦指 不包括於指令100中之資料單元之數目。 暫存器分段遮罩112指示哪些暫存琴 .DO v 飞仔盗將由指令更新。暫 存益/刀段遮罩112包括複數個遮罩位 — 母—位元對應於 130792.doc -15· 200901082 分段中之個別暫存器。 疋·皁向由暫存器分段1〇 u〇 所指定之暫存器分段之第一 罘暫存器。或者’遮罩MSB可指 向暫存器分段之第一暫存器。 。㈣塊104包括-或多個資料單元m至116。資料單元 可為資料、組悲設定、指令、常數或可由共處理器12使用 之任何其他資訊。資料單元114至116可為任何合適大小,
且較佳為與暫存器相同之大小,#中暫存器之大小較佳為 64個位元。 功能單元中暫存器之數目及因此暫存器分段遮罩位元之 可視每功月b單元之要求而變化。$存器分段遮罩 括足夠位元以覆蓋具有最大數目之暫存器的暫存器 分段。 圖為說明共處理器12之暫存器定址邏輯(RAL)38及 FIF〇 37之細節的方塊圖。FIFO 37藉由資料單元114至116 依序儲存資料塊1〇4。rAL 38包括優先級解碼!|邏輯15〇、 工值選擇g 152、遮罩暫存n 154、"及"(_)閘156及計數 器158。回應於接收暫存器分段⑴^% s% 卜暫存器分 段遮罩112及暫存料數(reg叫⑽,RAL 38產生在内部 匯流排28之位址部分上輸出之一或多個匯流排位址。每一 匯灿排位址包括為暫存器分段ID之分段位址及為自優先級 邏輯解碼器150輸出之暫存器位址。 刀位址才曰示功能單元3 〇至3 4中之一者中的特定暫存器 刀段40在接叉功能單元内,邏輯硬體接收分段位址且在 存在匹配分段位址時致能暫存器解碼器%。 130792.doc •16- 200901082 暫存器位址指示在經定址之暫存器分段中的特定暫存 器富暫存器为段ID 110指示接受功能單元内之暫存器解 碼盗26時,暫存器解碼器26解碼内部匯流排28上之暫存器 位址,從而導致當前存在於内部匯流排28上之自fif〇 π 輸出的資料單元鎖存至在選定暫存器分段内定址的特定暫 存器中。 RAL 3S及FIFO 37—起如下操作。初始地,將暫存器分 丰又$罩112載入至遮罩暫存器154中且鎖存至"及"閘156之 輸入上。以暫存器計數1〇8載入計數器158且將資料塊 載入至FIFO 37中。在初始化RAL 38及FIF〇 37之後,ral 38依序偵測經儲存之暫存器分段遮罩中之每一經設定之位 元且RAL 3 8及FIFO 3 7 —起將匯流排位址及對應資料單 元依序輸出至内部匯流排28上,在每一時脈期間一對,直 至將所有資料單元載入至目標暫存器中為止。 優先級解碼器邏輯150及空值選擇器152_起合作以讀取 儲存於遮罩暫存器154中之暫存器分段遮罩中的經設定之 位元中之每一者。較佳地,由優先級解碼器邏輯15〇及空 值選擇器152自LSB至MSB讀取經儲存之暫存器分段遮 罩;然而,此等裝置可替代地經組態以自暫存器分段遮罩 之MSB至LSB而偵測經設定之遮罩位元。 優先級解碼器邏輯150為回應於遮罩暫存器154之輸出的 組合邏輯。優先級解碼器邏輯15()偵測暫存器分段遮罩中 之前導1位元且產生對應於暫存器分段遮罩中之前h之位 置的暫存器位址。較佳地,前導為經儲存之暫存器 130792.doc -17· 200901082 分段遮罩中設定為1之最低有效位元。 空值選擇器152為藉由在先前讀取之經設定之遮罩位元 已輸入至優先級解碼器邏輯150之後將該等位元設定為〇而 使該等位元為空值之組合邏輯。空值選擇器152藉由解碼 來自優先級解碼器邏輯150之輸出以輸出邏輯〇至對應於已 由RAL 38處理之暫存器分段遮罩位元的"及"閘156輸入來 實行此。對於尚未處理之經設定之遮罩位元而言,空值選 擇器152輸出邏輯丨至對應"及"閘156以使得經鎖存之對應 遮罩位元存留於遮罩暫存器154中。 將時脈信號(CLK)施加至_ 37、遮罩暫存器154及計 數器158。每時脈循環消耗儲存於FIFO 37中之一個”定 之遮罩位元及對應資料位元且將其輸出至暫存器分段;。疋 計數器158每一時脈循環將經儲存之暫存器計數遞減卜 UAL 38及FIF〇37在經儲存之暫存器計數到達叫 器分段遮罩II2及資料塊1〇4之處理。 儘管圖3說明正由RAL 38及聊37執行之寫入操作,作 熟習此項技術者將認識到, ㈣AL 38及FIF0 37可易於經組 I、以自暫存益分段4〇讀取資料, ^ 1 #針對併人有分段/遮 罩疋址杈式之其他指令而執行位址解碼。 圖4為說明回應於分段/遮罩寫入指令之共處理 作的流程圖200。在步驟2〇2φ . . » 2之钿 02中,共處理器12之命令引墾?4 接收由驅動機22發屮夕八m , 丨手^ 動機2 2發出之分段/遮罩指令i 〇 〇 指令字102及資料塊104 〇。括 令識別為分段/遮罩位址模擎4自才曰令類型咖將指 模式指令,且因此將暫存器分段 130792.doc 18 200901082 遮罩112及暫存器計數i〇8載入至RAL 38中,且亦當資料單 元π4至u6經由系統匯流排18而抵達時開始以資"料貝塊 載入 FIFO 37。 在步驟204處,功能單元3〇至34解碼經由内部匯流㈣ - 料分段位址而發送之暫存器分段ID以選擇目標暫存哭分 . #。此步驟選擇接受功能單元内之暫存器解碼器26。 在步驟206中,如上文關於圖3而討論,^聯碼暫存 〇 11分段料112以產生用於選擇經朗之暫存器分段内之 個別暫存器的匯流排位址。匯流排位址經由内部匯流㈣ 而廣播且由接受功能單元令暫存 节仔益解碼器26解碼以使得 由FIFO 37輸出之資料單元 之暫存器中(步驟謂)。㈣於由暫存讀址所指示 將資料塊1 04之連續定序之眘料留, 暫在,… $疋序之㈣早心4至116傳送至由 暫存益分段遮罩丨自最低右 付m 有效遮罩位疋至最高有效遮罩 70索引的暫存器中。亦即,第一資料| 儲在於士献七 弟貝科早兀(貧料單元) 鲂六〜 所5又疋之最低位元指示之第- 暫存益中;第二資料單元 之下一最低 ',早兀1)儲存於遮罩中所設定 卜戒低位兀中,如此等等。或去,次粗说席1 ^ 貝科鬼傳送可自最 负欢位兀至最低有效位元而發生。 在步驟210處,RAL 38判 若如& sr v 疋暫存盗计數是否已遞減為〇。 I如此’則分段/遮罩寫入指令之處理終 法返回至步驟206且處理下— 、 否則方 單元。 暫存益为段遮罩位元及資料 圖5為根據本發明之替 幻不性實施例之電腦系統4〇〇的 J30792.doc -19. 200901082 方塊圖。電腦系統400執行第一電腦系統1〇之許多相同功 能,且電腦系統400可使用如上文針對第—電腦系統1〇所 描述之相同計算技術來實施。然而,電腦系統4〇〇包括共 處理器412,其具有提供另一二階位址解碼方案之替代架 構,該另一二階定址解碼方案分配於命令引擎Μ*與功能 單元43〇至U4之間。經分配之二階解碼方案減少暫存器位 址解碼之複雜性且減少命令引擎424之處理負載。 在此實施例中,命令引擎424包括分段解碼器426,且每 一功能單元包括暫存器遮罩化邏輯4〇6。替代共同内部匯 流排28,專用匯流排401至4〇4連接功能單元43〇至434與命 令引擎424。命令引擎424解碼諸如圖2中所展示之指令丨〇〇 之傳入指令,且將組態資料經由專用匯流排々ΟΙ至4料傳遞 至不同功能單元430至434以用於儲存於内部暫存器分段仆 t。 j令引擎424執行第—階解碼,且功能單S430至434執 行第二階解碼。在第一階解碼中,命令引擎424使用分段 解碼器426來解碼暫存器分段ID U0。暫存器分段ID 11〇: 示功能單元43〇至43钟之哪_個將接收與指令刚相關= 的f料塊1〇4中所含有之資料單元114至116。-旦解碼暫 存态分段ID 11〇,命令引擎424便將資料塊ι〇2、暫存哭吁 數⑽及暫存器分段料112路由至含有選定暫存器分^ =功能單元。分段解碼器426之輸出用以致能對應於經 識別之功能單元之專用匯流排。 在第二階解碼中,接受功能單元解譯暫存器分段遮罩 130792.doc •20- 200901082 112以判定其暫存器中之哪一個將接收資料塊丨〇2中所含有 之個別資料單元丨14至丨16。此解譯由暫存器遮罩化邏輯 406執行。本貝上,暫存器遮罩化邏輯4〇6包括圖3中所展 示之RAL38及FIF〇37。然而,暫存器遮罩化邏輯4〇6中所 使用之RAL以不同方式組態。與RAL 38不同,暫存器遮罩 化邏輯406中之RAL並不接收暫存器分段m或輸出分段位 址。另外,暫存器遮罩化邏輯4〇6中之優先級解碼器並不 輸出暫存器位址。替代地,暫存器遮罩化邏輯4〇6輸出對 應於暫存器分段40中 < 每-暫存器之個別暫存器致能信 號。在其他態樣中,暫存器遮罩化邏輯406與如上文關於 圖3而描述之RAL 38&FIF〇 37之功能類似地發揮作用。 在共處理器412中,由於暫存器遮罩化邏輯4〇6可使用遮 罩來直接選擇經定址之暫存器,而並非使用在全域定址方 案中通常使用之位址比較,故暫存器分段遮罩112極大地 簡化第二階解碼。暫存器分段遮罩亦允許用於局部暫存器 之線性定址時間且簡化位址解碼邏輯。 由於當與習知全域位址方案相比時,暫存器分段ID 11〇 通常使用較少定址位元,故暫存器分段化減少第一階解碼 對咋7引擎424之負擔。另外,命令引擎424僅與暫存器分 段ID 11〇相關且並不需要考慮資料塊1〇2或者暫存器分段 遮罩112。此簡化命令引擎424之解碼邏輯。 在替代架構中,共處理器412在命令引擎424與功能單元 430至434之間包括諸如内部匯流排28之共同内部匯流排, 以替代專用匯流排401至4〇4。命令引擎424經組態以經由 130792.doc 200901082 共同内部匯流排而將指令字102廣播至功能單元43〇至 434、繼之以資料單元114至116。共同内部匯流排包括僅 當命令引擎424在匯流排上廣播指令字1〇2時才設定之信號 位兀。在信號位元經設定之匯流排週期中,功能單元43〇 至434解碼當前在共同内部匯流排上之暫存器分段出㈣ 以判定哪個功能單元將接收指令丨〇 〇中所含有之資料單 元。每-功能單元430至434包括用於此目的之分段位址解 碼器426。若信號位元未經設定,則功能單元並不嘗試解 碼當前在共同内部匯流排上之傳入資料單元114至116。 若功能單元4 3 G至4 3 4中之暫存分段4 Q將接收f料單元 "4至H6’如由暫存器分㈣"〇所指示,則接受功能單 元内部地鎖存暫存器分段遮罩112^受功能單元接著使 用暫存4遮罩化邏輯406以施加暫存器分段遮罩112,以便 選擇暫存器分段4 G中之個別暫存H以接收傳人資料單元 "4至116 ’該等傳入資料單元114至ιΐ6隨後自命令引擎 424經由共同内部匯流排而接收。 ―圖6為說明在圖!之共處理器12及圖5之共處理器412内執 订例不性分段/遮罩寫入指令的資料流概念圖则。在此實 例中’暫存器分段1之暫存器卜3、4、7及9待更新。將指 令^102中之暫存器分段1D 設定為,G...G1,,以使得暫 存-刀段1 (Reg Seg 1 )赵識別從而以資料塊1料中所含有之 五個貧料單元(資料〇至資料4)來更新。又,在指令字⑽之 暫存器分段遮罩112中將對應於暫存器1、3、4、7及9之遮 罩位το设疋為。此舉得到指令字1〇2中之暫存器分段遮 130792.doc -22- 200901082 罩112之值丨〇". 〇1〇1〇〇1】 其向邏輯硬體302指示R %中之暫存器1、3、4、7及9待更新。 資料塊104依序含有五個資料單元,資料。至資料 輯硬體302取得暫存p分p、
及暫存器分㈣軟㈣...㈣為輸人。回應於此等輸 入,邏輯硬體302將資料。載入Heg Seg k暫存W中, 將貧料!载入至Reg Seg k暫存器3中,將資料2载入至 M W !之暫存器4中,將資料3載入至—㈣i之暫存 益7中’且將資料4载入至Reg Seg 1之暫存器9甲。 邏輯硬體302為包括執行如本文中針對所揭示之實施例 而,述的功此性所需要的任何合適數目之邏輯閑及/或邏 輯裝置及其任何合適組合的數位電路。邏輯硬體3〇2可包 ㈣存器解碼器26、FIFO 37、RAL 38 ’或者,分段解碼 為426及暫存器遮罩化邏輯傷以及其他邏輯硬體或前述之 任何合適組合。 儘管前述實施方式說明在共處理器12及412之情形中的 分段/遮罩模式定址方案’但熟習此項技術者將易於想到 分段/遮罩模式定址可使用於任何合適計算架構中,包括 單獨CPU 、、周路電腦、多處理器系統或其類似者。另外, 分段/遮罩模式定址方案亦可以軟體碼實施。儲存於電腦 可項媒體上之電腦程式可包括用於接收包含記憶體分段識 別付及記憶體分段遮罩的指令之第一碼段及用於基於記憶 體分段識別符而選擇記憶體分段之第二碼段,及用於基於 記憶體分段遮罩而在記憶體分段中選擇記憶體位置中的一 130792.doc -23- 200901082 或多者之第三碼段。電腦 程式可包括用於執行本文中所描 迷之其他功能之額外碼段。 +、 程式碼可為任何合適程式化語 =或碼,包括f讀或微碼,且電腦可讀媒體可為用於儲存 釭式碼之任何合適電腦記憶體。 #於此等教示’彼等熟習此項技術者將易於想到本發明 之其他實施例及修改。上文發明内容及實施方式為說明性 而非限制性的。本發明僅受以下申請專利範圍限制,其在
結合上文說明書及隨附圖式而回顧時包括所有此等實施例 及修改。因此’本發明之範轉不受上文發明内容及實施方 式限制’但替代地應由附加申請專利範圍連同其等效物之 完整範嘴確定。 【圖式簡單說明】 圖 圖1為根據本發明之例示性實施例之電腦系統的方塊 圖2說明由圖!之電腦系統使用之分段/遮罩指令的例示 性格式。 圖3為說明圖1中之共處理器之暫存器定址邏輯及fif〇之 細節的方塊圖。 圖4為說明回應於分段/遮罩寫入指令之例示性共處理器 操作的流程圖。 圖5為根據本發明之替代例示性實施例之電腦系統的方 塊圖。 圖6為說明在圖1及圖5之共處理器内執行分段/遮罩寫入 指令的資料流概念圖。 130792.doc -24- 200901082 【主要元件符號說明】 10 電腦糸統 11 匯流排介面 12 共處理器 14 中央處理單元(CPU) 16 糸統記憶體 18 系統匯流排 19 軟體應用程式 20 作業系統(OS)軟體程式 22 驅動機 24 命令引擎 26 暫存器解碼器 28 内部匯流排 30 功能單元 32 功能單元 34 功能單元 37 先進先出(FIFO)記憶體 38 暫存器定址邏輯(RAL) 40 暫存器分段 100 指令 102 指令字 104 資料塊 106 指令類型 108 暫存器計數 130792.doc -25 - 200901082 110 暫存器分段ID 112 暫存器分段遮罩 114 資料單元 116 資料單元 150 優先級解碼器邏輯 152 空值選擇器 154 遮罩暫存器 156 "及”閘 158 計數器 200 流程圖 300 資料流概念圖 302 邏輯硬體 400 電腦系統 401 專用匯流排 402 專用匯流排 404 專用匯流排 406 暫存器遮罩化邏輯 412 共處理器 424 命令引擎 426 分段解碼器 430 功能單元 432 功能單元 434 功能單元 130792.doc •26-

Claims (1)

  1. 200901082 十、申請專利範圍: 1.
    2. -種處理器,其包含: ;接收一指令之介面,該指令包含一記憶體 識別符及—々也 5己憶體分段遮罩; -— 第 ^ 〜數位電路,其經組態以基於該記憶體分段識 符而選擇—々& 5己憶體分段;及 __第 — 〜數位電路,其經組態以基於該記憶體分段遮 而選擇診# & A ''' ^ 5己憶體分段中之記憶體位置中的一或多者。 °月/項1之處理器,其中該記憶體分段遮罩僅識 記憶體分段Φ 人 刀丰又中之非連續記憶體位置。 3. 如請求jg 1 4 & 唄1之處理器,其中該指令進一步包含複數 ' 70,且該處理器進一步包含一經組態以將該等資料 單凡儲存於該等選定記憶體位置中之第三數位電路。 月长項1之處理器,其進一步包含一包括複數個該等
    記憶體分段之記憶體,該等記憶體分段中之每—者包括 預疋複數個記憶體位置。 5.如請求们之處理^,其中該處理器係一圖形處 元。 6.如請求項1之處理器,其進一步包含: 一包括該介面之命令引擎; 一包括該記憶體分段之功能單元;及 一耦接該命令引擎及該功能單元之匯流排; 其中該第一數位電路包括於該命令引擎中,且兮第 數位電路包括於該功能單元中。 I30792.doc 200901082 7.如請求項丨之處理器,其中該等記憶體位置對應於包括 於該處理器中之暫存器。 8, 一種處理器,其包含: 複數個暫存器分段,該等暫存器分段中之每一者包括 預定複數個暫存器; 任叹一指令之介
    識別符、—具有對應於—暫存器分段之該等暫存器的複 數:遮罩位元之暫存器分段遮罩,及一包含一或多個資 料單元之資料塊; 用於解碼該暫存器分段識別符以選擇該等暫存器分段 中之一者之構件; 一優先級解碼器, 哪些經設定且選擇該 於該等經設定之遮罩 其經組態以判定該等遮罩位元中之 等暫存器分段中之該選定者中對應 位元的該等暫存器;及
    一 FIFO記憶體 等選定暫存器。 其經組態以將該等資料單元傳送至該 項8之處理器,其中該等經Ί 別該暫存器分段中之非連續暫存器‘ 10·如:求項8之處理器,其進一步心 碼器及該FIFO記憶體之命令引擎。 U.如請求項8之處理器,其進一步包含 一命令引擎; y. 戈口靖 之遮罩位元僅識 包括該優先級解 一包括該等暫存 一耦接該命令引 刀^中之至少一者之功能單元 擎及垓功能單元之匯流排。 及 I30792.doc 200901082 12.如請求項8之處理器,其進-步包含: 複數個功能單元,其各 者。 ΰ峻寺暫存益分段中之 13. 如請求項12之處理器 單元之組態暫存器。 14. 如請求項8之處理器 元0 其中該等暫存 飞仔态為用於該等功能 其中該處理器係一圖形處理單 15. -種存取—記憶體之方法 分段,該等纪……. 旻數個記憶體 體位置,該方法包含: 者匕括預-複數個記憶 2收-包含-記憶體分段識別符及一記憶體 之指令; 解碼該記憶體分段識別符以選擇—記憶體分段; 基於該記憶體分段遮罩而選擇該記憶體分段中之一或 多個記憶體位置;及 存取該等選定記憶體位置。 16.如明求項15之方法,其中該記憶體分段遮罩僅指示該記 憶體分段中之非連續記憶體位置。 1 7·如請求項1 5之方法,其進一步包含: 接收一包含複數個資料單元之資料塊;及 將該等資料單元儲存於該等選定記憶體位置中。 18·如叫求項15之方法,其中該等記憶體位置對應於包括於 圖形處理單元中之組態暫存器。 19·如巧求項1 5之方法,其中該記憶體分段遮罩包括複數個 130792.doc 200901082 遮罩位元,且該選擇步驟包括: 判疋5亥等遮罩位元中之哪些經設定;及 選擇對應於a等經設定之遮罩位元之該等記憶體位 置。 2 0.如請求項15之方法,甘& 心力次其中該解碼步驟係由一包括於一圖 形處理單中之命令引擎執行,且該選擇步驟係由一包 括於該圖形處理單元中之功能單元執行。 21. —種處理器,其包含: 用於接收一指令之第—構件,該指令包含一記憶體分 段識別符及一記憶體分段遮罩; 用於基於該記憶體分段識別符而選擇一記憶體分段之 第二構件;及 用於基於4 5己憶體分段遮罩而選擇該記憶體分段中之 記憶體位置中的_或多者之第三構件。 22. U項2 1之處理器,其中該記憶體分段遮罩僅識別該 記憶體分段中之非連續記憶體位置。 23_::求項21之處理器,其中該指令進-步包含複數個資 ;'、單凡且該處理器進一步包含用於將該等資料單元儲 存於該等選定記憶體位置中之第四構件。 24.如請求項21之處理, — 士 其進一步包含一包括複數個該等 心“分段之記憶體’該等記憶體分段中之每—者包括 預定複數個記憶體位置。 2 5 ·如清求項2 I之盧师口口 元。 4理'’其中該處理器係-圓形處理單 130792.doc 200901082 26.如請求項21之處理器,其進一步包含: 一包括該第一構件之命令引擎; 一包括該記憶體分段之功能單元;及 一耦接該命令引擎及該功能單元之匯流排; 構件 其中該第二構件包括於該命令引擎中,且該第 包括於該功能單元中。 27·如請求項21之處理器,其㈣等記憶體位置對應於~ 於該處理器中之暫存器。 "*、匕括 28. -種儲存於-電腦可讀媒體上之電腦程式,其包含: -用於接收-指令之第一程式碼段,該指令包含— fe體分段識別符及一記憶體分段遮罩; 一用於祕該記憶體分段識別符而選擇―記憶 之第二程式碼段;及 又 ;一用於基於該記憶體分段遮罩而選擇該記憶體分段中 之記憶體位置中的—或多者之第三程式碼段。 29. 如請求項28之電腦程式,其中該 八〒3。己隐體分段遮罩僅識別 ^ §己憶體分段中之非連續記憶體位置。 30·如請求項28之電腦程式,其中該指 次 ?日7進—步包含複數個 ―貝料早元,且該電腦程式進一步包 〇〇 /匕3 一用於將該等資料 單元儲存於該等選定記憶體位置中 丨〜賤证置〒之弟四程式碼段。 3 1.如請求項28之電腦程式,且中續辇 、兵f §己憶體位置對應於包 括於該處理器中之暫存器。 130792.doc
TW097114377A 2007-04-19 2008-04-18 Computer memory addressing mode employing memory segmenting and masking TW200901082A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/737,206 US7921274B2 (en) 2007-04-19 2007-04-19 Computer memory addressing mode employing memory segmenting and masking

Publications (1)

Publication Number Publication Date
TW200901082A true TW200901082A (en) 2009-01-01

Family

ID=39651357

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097114377A TW200901082A (en) 2007-04-19 2008-04-18 Computer memory addressing mode employing memory segmenting and masking

Country Status (4)

Country Link
US (1) US7921274B2 (zh)
EP (1) EP1983424A3 (zh)
TW (1) TW200901082A (zh)
WO (1) WO2008131203A2 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI481991B (zh) * 2011-12-23 2015-04-21 Intel Corp 改良型排列指令之裝置及方法
US9588764B2 (en) 2011-12-23 2017-03-07 Intel Corporation Apparatus and method of improved extract instructions
US9619236B2 (en) 2011-12-23 2017-04-11 Intel Corporation Apparatus and method of improved insert instructions
US9632980B2 (en) 2011-12-23 2017-04-25 Intel Corporation Apparatus and method of mask permute instructions
US9946540B2 (en) 2011-12-23 2018-04-17 Intel Corporation Apparatus and method of improved permute instructions with multiple granularities

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5044387B2 (ja) * 2007-12-26 2012-10-10 ルネサスエレクトロニクス株式会社 情報処理装置及びそのスタックポインタ更新方法
US20090183161A1 (en) * 2008-01-16 2009-07-16 Pasi Kolinummi Co-processor for stream data processing
US10817043B2 (en) * 2011-07-26 2020-10-27 Nvidia Corporation System and method for entering and exiting sleep mode in a graphics subsystem
US8799278B2 (en) 2012-10-01 2014-08-05 DISCERN, Inc. Data augmentation based on second-phase metadata
US10108516B2 (en) * 2015-01-29 2018-10-23 Knuedge Incorporated Affinity data collection in a computing system
US10331569B2 (en) 2016-01-05 2019-06-25 Friday Harbor Llc Packet router buffer management
US12008370B2 (en) * 2021-05-06 2024-06-11 Purdue Research Foundation Method for preventing security attacks during speculative execution

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3800292A (en) * 1972-10-05 1974-03-26 Honeywell Inf Systems Variable masking for segmented memory
FR2253425A5 (zh) * 1973-11-30 1975-06-27 Honeywell Bull Soc Ind
FR2253432A5 (zh) 1973-11-30 1975-06-27 Honeywell Bull Soc Ind
US4380066A (en) 1980-12-04 1983-04-12 Burroughs Corporation Defect tolerant memory
US5483480A (en) 1993-07-22 1996-01-09 Kawasaki Steel Corporation Method of using associative memories and an associative memory
US5774600A (en) 1995-04-18 1998-06-30 Advanced Micro Devices, Inc. Method of pixel averaging in a video processing apparatus
US5895503A (en) * 1995-06-02 1999-04-20 Belgard; Richard A. Address translation method and mechanism using physical address information including during a segmentation process
US6151618A (en) 1995-12-04 2000-11-21 Microsoft Corporation Safe general purpose virtual machine computing system
DE19645054C2 (de) 1996-10-31 1999-11-25 Sgs Thomson Microelectronics Vorrichtung und Verfahren zur Selektion von Adressenwörtern
US5946708A (en) * 1997-01-24 1999-08-31 Integrated Memory Logic, Inc Automated cache manager for storage devices
US5956748A (en) * 1997-01-30 1999-09-21 Xilinx, Inc. Asynchronous, dual-port, RAM-based FIFO with bi-directional address synchronization
US6115761A (en) * 1997-05-30 2000-09-05 Lsi Logic Corporation First-In-First-Out (FIFO) memories having dual descriptors and credit passing for efficient access in a multi-processor system environment
US5951676A (en) 1997-07-30 1999-09-14 Integrated Device Technology, Inc. Apparatus and method for direct loading of offset register during pointer load operation
US5815729A (en) 1997-08-18 1998-09-29 Integrated Device Technology, Inc. Method and apparatus for on the fly descriptor validation
US6880068B1 (en) * 2000-08-09 2005-04-12 Advanced Micro Devices, Inc. Mode dependent segment use with mode independent segment update
US6807617B2 (en) * 2001-04-02 2004-10-19 Advanced Micro Devices, Inc. Processor, method and apparatus with descriptor table storing segment descriptors of varying size
US6851040B2 (en) * 2001-08-15 2005-02-01 Transmeta Corporation Method and apparatus for improving segmented memory addressing

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI481991B (zh) * 2011-12-23 2015-04-21 Intel Corp 改良型排列指令之裝置及方法
US9588764B2 (en) 2011-12-23 2017-03-07 Intel Corporation Apparatus and method of improved extract instructions
US9619236B2 (en) 2011-12-23 2017-04-11 Intel Corporation Apparatus and method of improved insert instructions
US9632980B2 (en) 2011-12-23 2017-04-25 Intel Corporation Apparatus and method of mask permute instructions
US9658850B2 (en) 2011-12-23 2017-05-23 Intel Corporation Apparatus and method of improved permute instructions
US9946540B2 (en) 2011-12-23 2018-04-17 Intel Corporation Apparatus and method of improved permute instructions with multiple granularities
US10459728B2 (en) 2011-12-23 2019-10-29 Intel Corporation Apparatus and method of improved insert instructions
US10467185B2 (en) 2011-12-23 2019-11-05 Intel Corporation Apparatus and method of mask permute instructions
US10474459B2 (en) 2011-12-23 2019-11-12 Intel Corporation Apparatus and method of improved permute instructions
US10719316B2 (en) 2011-12-23 2020-07-21 Intel Corporation Apparatus and method of improved packed integer permute instruction
US11275583B2 (en) 2011-12-23 2022-03-15 Intel Corporation Apparatus and method of improved insert instructions
US11347502B2 (en) 2011-12-23 2022-05-31 Intel Corporation Apparatus and method of improved insert instructions
US11354124B2 (en) 2011-12-23 2022-06-07 Intel Corporation Apparatus and method of improved insert instructions

Also Published As

Publication number Publication date
US7921274B2 (en) 2011-04-05
US20080263315A1 (en) 2008-10-23
EP1983424A3 (en) 2009-02-25
WO2008131203A2 (en) 2008-10-30
WO2008131203A3 (en) 2009-06-04
EP1983424A2 (en) 2008-10-22

Similar Documents

Publication Publication Date Title
TW200901082A (en) Computer memory addressing mode employing memory segmenting and masking
JP2539199B2 (ja) デジタルプロセッサ制御装置
US7185171B2 (en) Semiconductor integrated circuit
US20060123219A1 (en) Intra-instruction fusion
US9032185B2 (en) Active memory command engine and method
EP2630642B1 (en) Memories and methods for performing atomic memory operations in accordance with configuration information
MX2007014522A (es) Almacenamiento en memoria cache de instrucciones para un procesador de estado multiple.
US9021236B2 (en) Methods and apparatus for storing expanded width instructions in a VLIW memory for deferred execution
JPH0786845B2 (ja) データ処理装置
US6779105B1 (en) Two pipeline stage microprocessor and method for processing an instruction
TWI258072B (en) Method and apparatus of providing branch prediction enabling information to reduce power consumption
JP3756409B2 (ja) データハザード検出システム
US7231507B2 (en) Data access program instruction encoding
JPH0830550A (ja) インターフェース装置、情報処理装置、情報処理システム及びデータ転送方法
US20040255102A1 (en) Data processing apparatus and method for transferring data values between a register file and a memory
JP4404373B2 (ja) 半導体集積回路
TW201005649A (en) Operating system fast run command
JP2005537580A (ja) スタックタイプのスナップショットバッファがネスト化されたインタラプトを処理すること
JP4631442B2 (ja) プロセッサ
EP4195037A1 (en) Instruction decode cluster offlining
US6442671B1 (en) System for priming a latch between two memories and transferring data via the latch in successive clock cycle thereafter
US20230401060A1 (en) Processing unit, computing device and instruction processing method
JP2003203486A (ja) 半導体記憶装置及びその制御方法
US7711926B2 (en) Mapping system and method for instruction set processing
CN115113932A (zh) 寄存器访问方法、处理器和电子设备