TW200846917A - Downstream cycle-aware dynamic interconnect isolation - Google Patents

Downstream cycle-aware dynamic interconnect isolation Download PDF

Info

Publication number
TW200846917A
TW200846917A TW097110347A TW97110347A TW200846917A TW 200846917 A TW200846917 A TW 200846917A TW 097110347 A TW097110347 A TW 097110347A TW 97110347 A TW97110347 A TW 97110347A TW 200846917 A TW200846917 A TW 200846917A
Authority
TW
Taiwan
Prior art keywords
interconnect
data
target address
local
address
Prior art date
Application number
TW097110347A
Other languages
English (en)
Inventor
Dhinesh Sasidaran
Song Chin Deo
Chee Siong Lee
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200846917A publication Critical patent/TW200846917A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Small-Scale Networks (AREA)
  • Information Transfer Systems (AREA)

Description

200846917 九、發明說明: t發明所屬之技術領域3 發明的拮術領產 本發明係有關互連體技術。更確切來說,本發明係有 5 關在互連體上進行隔離下游週期的技術。 【先前技術2 發明的拮術背景 總體動態電力是在閘的輸入端以及輸出端上進行切換 活動的直接結果。切換活動係表示對互連體的各條電線電 ίο容進行充電(對Vdd ;即正供應電壓)以及放電(對Vss ;即 接地點或負供應電壓)動作,進而導致跨越該互連體之1或 〇的傳輸。總體動態電力包含輸出負載切換電力(因為對輸 出負載電谷進行充電以及放電)、短路功率(因為輸入信號 的有限上升時間以及下降時間,進而導致從Vdd通往Vss 15的直接電流路徑)、以及内部切換電力(因為内部閘電容的 充電以及放電動作)。降低此種電力耗用形式的一種方法是 藉著直接抑制一閘之輸入端上的所有不欲切換活動。降低 一閘之輸入端上的切換活動將間接地降低該閘之輸出端上 的切換活動。 20目前電腦系統中的晶片組架構-般是在其下游路徑上 使用-種共享互連體拓樸結構。在許多實施例中,該下游 路k包括k位於該晶片組内之互連體控制器通往同樣位於 該晶片組内之裝置的互連體路經。在其他實施例中,下游 路控亦包括從該晶片組内的控制器通往位於該晶片組外部 5 200846917 連體_。本發明說明中討論的”互連體"實施 互連體7於晶月組内部的互連體以及位於晶片組外部的 及=匯Γ另外註解的以外。在下游運作的任何位址以 由週射在命令/位址互賴上傳播,且後續地 ’互連㈣每㈣置進行解碼。在解碼時,一次 僅有二個裝置會接受下游週期且參與所得的資料傳輸。 10 15 20 藉著目㈣共旱互賴蝴結構,每健置將成為與對 另一個裝置進行資料傳輸相關聯之互連體切換活動的非自 ’、、接收者此種切換活動將導致目前並未牽涉到資料傳輪 乂等’I面上的不欲電力耗用狀況。此種不欲的電力耗用 狀況會隨著附接到該互連體的裝置數量而增加、隨著資料 路徑的時鐘頻率增加而增加、並且隨著致力要掌管輸出量 之任何所欲增加之互連體寬度變寬而增加。 許多不同電腦運算環境在節省電力方面變得越來越獨 立。在行動平台上,較低電力耗用表示較長的電池壽命。 在伺服器中心,當由同時運作的大量伺服器平台倍增時, 每個平台的較低電力耗用將能相當程度地降低整體的電力 費用。降低電力耗用對需要符合能源管制委員會規定(例如 EnergyStar)的許多電腦運算環境來說是重要的。再者,較 低電力耗用亦能帶來較有效率以及較不昂貴的熱能解決方 案與任何既定平台的包裝費用。省電技術,其對平台上的 任何部件來說為本地的,將直接地轉化為平台位準的全球 省電技術。 【發明内容】 6 200846917 1明鼓概要說明 本發明揭露—種裝置,其包含··-資料接收單元,其用 錢一輸人點接收來自-互連體的資料;以及-資料抑制 單元,其用以接收來自該互連體的一目標位址,判定該目 5枯位址對口亥衣置疋否為本地的’且如果該目標位址對該裝 置並非為本地的,便抑制該互連體使之無法在互連體輸入 點上切換到該資料接收單元。 圖式的簡要說明 係以舉例方式以及不具限制性的方式來展示出本發明 1〇實施例,在圖式中,相同/相似的元件編號將表示相似的元 件。在圖式中: 第1圖說明一種能進行互連體隔離技術之下游週期知 悉裝置的一實施例。 第2圖說明一種能進行互連體隔離技術之下游週期知 15 悉裝置的另一實施例。 第3圖說明本地資料匯流排抑制技術的實施例。 第4圖說明一種系統的實施例,該系統包括具有耦合至 一互連體之資料抑制單元的多個裝置。 第5圖以時序圖展示出一種跨越一系統中之一互連體 20的異動實施例,該系統使用一種下游動態互連體隔離體系。 第6圖以流程圖展示出一種使一互連體隔離於一下游資 料週期之目標的程序實施例。
I:實施方式J 較佳實施例的詳細說明 7 200846917 本發明說明一種用於下游週期知悉動態互連體隔離技 術之裝置、方法、以及糸統的實施例。在以下的說明中, 將列出多種特定細節來提供該等實施例的完整說明。在其 他狀況中’並未詳細地說明已知元件、規格、以及協定, 5 以避免模糊該等實施例的焦點。 本文所提及的λλ—實施例、u—個實施例〃、''範例〃、''各 種不同貝^例專專係表示所述的本發明實施例可能包括 一 4寸疋知·徵、結構、或特性,但並非每種實施例皆必須包 括該特定特徵、結構、或特性。再者,某些實施例可能具 10有針對其他實施例所述的某些特徵、全部特徵、或不具有 任何該等特徵。 在以下的說明以及申請專利範圍中,可使用所謂的、、耦 合以及其變化形式。在特定實施例中,可使用”耦合〃來表 不二個或更多個元件彼此合作或互動,但它們可或不可直 15接實體地或電性地接觸。 一週期表不一互連體上之一異動的一階段。在使用一種 廣播協定的一互連體上,一互連體控制器以及耦合至該互 連體之衣置之間的一異動具有至少一位址階段以及一資 料階段。該位址階段為一互連體上的一週期,其傳播該位 20址以通知輕合至該互連體的所有裝置哪個裝置為該異動的 貝際目才不。在該位址階段之後,緊隨著就是該資料階段, 且資料係跨越欲由該目標裝置使用的該互連體而傳播。在 #Μ料週期知悉裝置中’該|置知悉在該位址階段之後 它是否為該資料階段的目標,並且進行一或多個程序以備 8 200846917 妥能接收該資料階段,或者從該裝置的觀點來看,使該資 料階砬(即互連體切換活動)出現在該互連體上的機會降 低。 第1 SU兒明-種能進行互連冑隔離技術之下游週期知 ‘ 5悉、裝置的-實施例。裝置100係耦合至一位址/資料互連 體。在許多實施例中,該互連體使用一種廣播協定。一種 通用串列匯流排(USB)互連體為使用一種廣播協定的一互 Φ 連體實例。另一種使用廣播協定的互連體實例為週邊部件 介面(PCI)互連體。-種廣播協定互連體_合至該互連體 10的所有裝置傳播所有異動。因在匕,即4吏某一個裝置並不是 一異動的目標接收者,該裝置仍可接收來自該互連體的位 址以及育料貧訊。在某些實施例中,該互連體可為一串列 互連體;而在其他實施例中,該互連體可為一並行互連體。 裝置100接收來自互連體位址線102 (位址[〇]至位址 15 [63])的資訊,並且接收來自互連體資料線104 (DATA[0] 春 至DATA[63])的資料資訊。在許多實施例巾,到達裝置1〇〇 的该等位址與資料線為相同線,且係於不同週期接收到位 址貢訊與資料資訊。第i圖展示出進入裝置1〇〇的位址與 貝料線,但該等線僅代表傳送出位址以及資料資訊之處。 2〇因此,在某些實施例中,亦可把互連體位址線102以及互 連體貪料、線104視為相同、線,其受劃分且路由至二個分別 目標’ -目標用於-異動的位址階段而另—目標則針對一 異動的資料階段。此外,在不同實施例中,裝置1〇〇可使 用任何邏輯位址/資料互連體寬度(例如,16位元、32位元、 9 200846917 64位元、128位元、512位元等)。第!圖的實例展示出- 個64位元寬的位址/資料互連體。 /在夕個實施例中,該等互連體位址與資料線⑽與㈣ 係受路由到裝置1〇〇的資料抑制單元1〇6。用來抑制切換 5活動的多個電路係位於資料抑制單元1〇6卜位址線1〇2 係受路由到位址解碼邏輯組件1〇8,且該等資料線受路由 到夕工為110。§使-異動傳遍該互連體時,將發送一目 標位址以公佈耦合至該互連體的哪個裝置為異動的目標。 在第1圖的實施例中,該目標位址跨越位址線1〇2而到達 ίο位址解碼邏輯組件108。裝置100中的位址解碼邏輯組件 108解碼到it该互連體的位址,並且比較經解碼的該位址 以及裝置100的本地位址範圍。一選擇信號線從位址解碼 邏輯組件108受路由而在En輸入端上到達多工器no。如 果該位址為本地的,位址解碼邏輯組件IQg便傳送一選擇 15位元1 (^引)到該輸入端。如果該位址不為本地的,換 言之,該異動並不是目標裝置100,位址解碼邏輯組件 便傳送一非選擇位元、'0" (Sel)到該En輸入端。該En輸入 為一個單一位元二進位信號。換言之,如果該位址為本地 的,便顯示該選擇信號線,而如果該位址不為本地的,便 20 解除顯示該選擇信號線。 此外,多工器110把資料線104接收到輸入端S1中。 在一實施例中,輸入端S2係連接至接地點112,·在不同實 施例中,可把輸入端S2連接到Vss、Vdd、或任何可得的 其他穩定狀態信號。如果位址解碼邏輯組件108傳送選擇 10 200846917 位元到多工器110,後續透過資料線104發送的資訊將經 過多工器110傳遞且跨越内部資料線114發送到資料接收 單元116。如果位址解碼邏輯組件1〇8傳送非選擇位元到 多工器110,後續透過資料線104發送的資訊將無法得到 5允許以穿過多工器110。反之,在此種狀況中,輸入S2, 其為穩定狀態信號,將穿過多工器110,且跨越内部資料 線114而被送到資料接收單元116。在此實例中,不管跨 越該互連體傳遞的資訊為何,資料接收單S 116並不會看 到它,反之將僅接收一穩定狀態信號作為輸入。 10 纟一實施例中,資料接收單元116包含-連串鎖存器 (其包含-連串閘),其用以鎖存資料使之不與該互連體接 觸。-旦貧料接收單元116成功地鎖存該資料,它可在内 4互連體12G 著裝置細中的其他電路傳遞有效資 料在其他貝^例中,包含多個間的其他類型間控電路係 b耦合至該互連體。如果該互連體上的切換活動受到縮減的 話,搞合至該互連體的任何閘賴示出功率縮減。 因此,藉著使具有-資料抑制單元的一裝置(例如裝置 100)搞合至該互連體,可使跨越該互連體傳遞的資訊隔 離,而僅在互連體輸入點上到達進入該裝置(其為該資料的 20實際目標)的資料接收單元。進入該資料接收單元的該互連 體輸入點係由第1圖的内部互連體線114來表示。任何非 目標裝置將使該互連體上的所有f訊受到抑制。此動作允 :該資料接收單元中的閘控電路接收最小量的切換活動。 貝科抑制單元1Ό6中_電路允許下游裝置(即位於經傳 11 200846917 播異動之接收端上的一裝置)能知悉跨越該互連體的週期 傳播,其依次地允許在該互連體上進行切換活動(因著對該 目標裝置隔離的該異動)。 該等資料線上的不必要切換動作會導致裝置中的較大 5動態電力耗用狀況,因為包含閘控電路的該等閘(其係設計 為接收來自該互連體的資料位元)會受到該等閘上之切換 活動的影響。如果使進入該等閘的互連體資料線保持為一 穩定狀態信號,將可縮減動態電力耗用狀況。 在許多不同實施例中,可把能夠進行互連體隔離技術的 10 下游週期知悉裝置用於不同晶片組中以及電腦業界的其他 控制裝置中。虛擬地,耦合至一互連體的任何裝置(其跨越 具有位址階段以及至少一其他階段的該互連體而接收週期) 可允許互連體隔離技術。需要一位址階段來判定該異動的 目標,但在某些實施例中,該互連體上的後續階段未必需 15 要是用於隔離目的的一資料階段。 第2圖說明一種能進行互連體隔離技術之下游週期知 悉裝置的另一實施例。裝置200藉由一廣播協定耦合至一 位址/資料互連體。 裝置200接收來自互連體位址線202 (位址[0]至位址 2〇 [63])的位址資訊,並且接收來自互連體資料線2〇4 (DATA[0]至DATA[63])的資料資訊。再度地,在許多實施 例中,到達裝置200的該等位址與資料線為相同線,且係 於不同週期接收到位址資訊與資料資訊。第2圖展示出進 入裝置200的分別位址與資料線,但該等線僅代表傳送出 12 200846917 位址與資料資訊之處。因此,在某些實施例中,亦可把互 連體位址線2G2以及互連體資料線2()4視為相同線,其為 劃分且路由至二個分別目標’-目標係用於-異動的;立: 階段,而另-目標則用於-異動的資料階段。此外,在不 同實施例中’裝置2GG可使祕何邏輯位 度(例如,16位元、32位元、連體見 的位7G、128位元、512位 元等)。第2圖的實例展示出―個64位元寬的位址/資料互
連體。 在多個實施例中,該等互連體位址與資料線(2〇2鱼⑽) H)係受路由到裝置200的資料抑制單元2〇6。用來抑制切換 活動的多個電路則位於資料抑制單元2〇6。位址線2〇2受 路由到位址解碼邏輯組件2G8,且該等資料線受路由到 AND閘區塊(分別到21〇至214)。當使一異動傳遍該互連 體時,將發送-目標位址以公佈輕合至該互連體的哪個裝 Μ置為異動的目標。在第2圖的實施例中,該目標位址跨越 位址線202❿到達位址解碼邏輯組件2〇8。μ 2〇〇中的 位址解碼邏輯组件2G8解碼到達該互連體的位址,並且比 較經解碼的該位址以及裝置2〇〇的本地位址範圍。如果該 位址為本地的,位址解碼邏輯組件2〇8便對所有的and閘 傳送-選擇位元、'r (Se|)(即高態(actjve hjgh))。在一實施 例中,如果該資料呈64位元塊到達,便有64個AND閘, 且各個閘係搞合至-互連體資料輸入線。如果該位址並不 為本地的,換言之,該異動不為目標裝置2〇〇,位址解碼 邏輯組件208便對所有的AND閘傳送—個非選擇位元τ。 13 200846917 AND閘0至63分別地接收互連體資料線〇至63。如果 位址解碼邏輯組件208傳送選擇位元到AND閘〇至63, 後續透過資料線204發送的資訊將透過AND閘傳遞且跨越 内部資料線216而發送到資料接收單元218。一旦資料接 5收單元218成功地鎖存該資料或者與該資料進行互動,它 可透過内部互連體220而沿著裝置200的其他電路傳遞有 效資料。 如果位址解碼邏輯組件208傳送非選擇位元到and閘 〇至63,後續透過資料線204發送的資訊則無法得到允許 1〇能穿過AND閑〇至63。反之,因為非選擇位元已使所有 該等AND閘無效,所有該等閘的輸出端將維持為低達發送 該非選擇位元的期間。再度地,在此實例中,不管跨越該 互連體傳遞的資訊為何,資料接收單元218並不會看到 它,反之僅會接收一穩定狀態信號作為輸入。 15 相似於在第1圖說明的實施例,在第2圖的實施例中, 將使跨越該互連體發送的資訊受到隔離以僅在該互連體輪 入點上到達為該資料之實際目標之該裝置的資料接收單 元。 再者,雖然上述第!圖與第2圖中的勤實施例係針對 2〇在-互連體異動中抑制資料週期來解說並不需要把實施 例限制為抑制資料週期。在許多其他的實施例中,可= 該等隔離技術,潛在地隔離透過一互連體與_特定目於壯 置傳播的任何類型資訊,而僅到達該目標裝置的互連ϋ 14 200846917 第1圖與第2圖說明一種具有資料抑制單元之裝置的實 施例。第3圖說明一種系統的實施例,該系統包括具有耦 合至位於一晶片組内部之一互連體之資料抑制單元的多個 裝置。在許多實施例中,晶片組300常駐在一電腦系統上。 5晶片組300包括藉由中樞鏈路306耦合在一起的北橋3〇2 以及南橋304,然本發明的實施例不限於此。晶片組3〇〇 係耦合至主機板308。此外,主機板308係耦合至對附接 到主機板的裝置提供電力的電源供應器31〇,例如一或多 個處理器與系統記憶體(未展示)以及晶片組3〇()。可由AC ίο或DC電流對電源供應器遞送電力。在許多實施例中,電池 312對該電源供應器遞送電力。在其他實施例中,電源供 應為可接收AC電源314。 在一實施例中,互連體控制器316係位於南橋304中。 互連體控制器316係透過互連體322搞合至裝置1 (318) 15與裝置2 (320)。在許多實施例中,互連體控制器316使用 一種廣播協定。因此,當資料的目標為一裝置時,二個裝 置均能接收來自該互連體的資料。此外,在許多實施例中, 資料抑制單元326係位於進入裝置1 (318)的互連體輸入 點’而資料抑制單元328則位於進入裝置2 (320)的互連體 20 輸入點。 當透過互連體320傳播一異動時,它到達各個裝置的資 料抑制單元。例如,如果由互連體控制器316以及裝置 1(318)啟始的該異動為目標的話,裝置1 (318)中的資料抑 制單元326(其實施例係展示於第i圖與第2圖)便在該異動 15 200846917 的位址階段解碼該位址、了解該異動為目標裝置1 (318), 並且允許耗合至互連體320的任何閘控電路能看見後續透 過互連體320傳遞的貢料。 替代地,當相同的異動目標裝置丄(318)到達裝置2 5 (320)的資料抑制單元328時,資料抑制單元328便在該異 動的位址階段解碼該位址、了解該異動並不是目標裝置2 (320),並且並不允許叙合至互連體322之裝置2 (320)中 的閘控電路能看見後續透過互連體322傳遞的資料。因 此,裝置2 (320)在該異動的資料階段中僅能看見來自互連 10體322的一穩定狀態信號。第1圖與第2圖詳細地說明該 資料抑制單元的内容。 第4圖說明一種系統的實施例,該系統包括具有耦合至 一互連體之資料抑制單元的多個裝置。在許多實施例中, 晶片組400常駐在一電腦系統上。晶片組4〇〇可包括藉由 15中柩鏈路406耦合在-起的北橋402以及南橋404,然本 發明的實施例不限於此。晶片組4〇〇係耦合至主機板4〇8。 此外,主機板408係耦合至對附接到主機板的裝置提供電 力的電源供應器410,例如一或多個處理器與系統記憶體 (未展示)、晶片組4〇〇、以及一或多個1/〇裝置(416與 2〇 418)。可由Ac或DC電流對電源供應器遞送電力。在許多 貝施例中,電池412對該電源供應器遞送電力。在其他實 施例中,電源供應器可接收AC電源414。 在一實施例中,南橋404係藉由互連體42〇耦合至1/〇 衣置416與I/O裝置418。在許多實施例中,互連體42〇 16 200846917 使用一種廣播協定。此外,在許多實施例中,一資料抑制 單元係位於進入I/O裝置416與ϊ/0裝置418的互連體輸 入點上(單元422用於裝置416,而單元424用於裝置 418)。在所展示的實施例中,1/〇裝置416係直接地耦合 5至主機板408,且V0裝置418並不直接地附接到主機板 408。在不同實施例中,依據互連體的類型,耦合至該互連
體之裝置總數量的任#比例部分可或不可直接地附接到該 主機板。 田透過互連體420傳播一異動時,它到達各個i/Q裝置 10的貧料抑制單元。例如,如果在南橋404中由一控制器啟 始的該異動為對準I/Q裝置416的話,1/〇裝置416中的 資料抑制單元422(其實施例係展示於第1圖與第2圖中) 便在該異動的位址階段解碼該位址、了解該異動為目標1/〇 衣置416並且允許i/q裝置416所使用的任何鎖存機構 I5能看見後續透過互連體42〇傳遞的資料。 替代地,當相同的異動目標I/O裝置416到達I/O裝置 418中的資料抑制單元424,資料抑制單元似便在該異 動的位址階段解碼該位址、了解該異動並不為目標ι/〇芽 置⑽,並且不允許1/0裝置418所使用的任何鎖存機構 2〇能看見後續透過互連體42〇傳遞的資料。因此,㈧裝置 418在該異動的諸階段中僅能看見來自互連體420的一 穩定狀態信號。第1圖盥第2圄pΛ , … U圖更砰細地說明該資料抑制
5圖以時序圖展示出一 種跨越一系統中 之一互連體 17 200846917 的-動We例’㈣統使用—種下游動態互連體隔離體 系第5圖所述的實施例包括一晶片組中的一内部異動。 在此實例中討論的互連體、互連體控制器、以及該等二個 裝置均位於該晶片組中。然在其他實施例中,一或二個裝 5置可位於該晶片組的外部。在該等實施例中,該互連體受 路由而跨越一主機板或其他電路板,且該晶片組以及該等 ^裝置均搞合至該電路板。 明芩照第5圖,該異動將藉著顯示該異動開始 (TRANSACTION START)信號而開始。該異動開始 10 (TRANSACTI〇N START)信號通知耦合至該互連體的所有 裝置要藉著解碼出現在該互連體上的位址而開始該異動的 位址階段。 同時間,將顯示λλ異動包括資料(TRANSACTION INCLUDES DATA)〃信號以通知耦合至該互連體的各個該裝 15 置,在該異動的下游週期中包含有一資料階段。 當顯示出異動開始(TRANSACTION START)以及異動包 括資料(TRANSACTION INCLUDES DATA)信號時,將穿過 該互連體而發送目標位址位址[63:0]。 在第5圖的實例中,裝置1 (Devi)與裝置2 (Dev2)均 20 解碼該位址,並且判定該目標為裝置1。因此,將顯示出 DEVI DEVSEL,因為已經選出裝置1。當同時顯示出DEV1 DEVSEL時,亦將顯示DEVI SELECT,進而允許已發送的 互連體異動穿過使裝置1耦合至該互連體的閘控電路。 DEVI SELECT為選出裝置1作為已發送互連體異動之目標 18 200846917 的信號。當解除顯示DEVI SELECT時,使裝置!耗合至該 互連體的間控電路僅發送一穩定狀態信號。因此,藉著選 出衣置1衣置1將可看見該等資料線的切換動作,其表 示在該資料階段中受到發送的資料(即,在此資料階段中, 5 受到發送的 DATA[63:0] = DB/1 D/VT7^上。 因此’裝置2並未受選,因此並不顯示dEV2 DEVSEL。 — 因此,從未在DATA[63:0]的資料階段中顯示DEV2選擇信 瞻唬,且該結果是在該資料階段中用於DEV2 data[63:〇]的 穩定狀態信號,其展示出發送資料的data[63:〇]。因此, 10使裝置2輕合至該互連體的閘控電路並未在該異動的整個 資料階段中看見資料線的任何切換動作。 第6圖以流程圖展示出一種使互連體隔離於一下游資 料週期之目標的程序實施例。此程序係由處理邏輯組件進 行,處理邏輯組件可包含硬體(電路、專屬邏輯組件等)、 15軟體(例如在-般用途電腦系統或一專屬機器上執行的軟 • 體)、或該等二者的組合。請參照第6圖,此程序將藉由接 收來自—互連體之—目標位址的處理邏輯組件開始(處理 方塊600)。在許多實施例中,該互連體使用—種廣播協定。 例如,在某些實施例中,該異動可來自位於一晶片組中的 20 -控制器,跨越輕合至晶片組的—互連體而到達位於該互 連體上的一目標裝置。 接下來,處理邏輯組件在異動的位址階段中解碼目標位 址(處理方塊602)。在某些實施例中,解碼程序包括判定透 過互連體傳播的實際目標位址資訊,以及比較實際目標位 19 200846917 址以及對應於所討論之本地裝置的位址範圍。此種定址體 系因著實行方案而有所不同,但在許多實施例中,連接至 該互連體的各個裝置將具有—有效位址範®。因此,相要 存取連接至該互連體之魏置的任何人Μ第u可傳 送具有歸屬於該目標裝置之位址範圍内之—位址的一里 動。 /、 10 15 20 隨後,處理邏輯組件判定該目標位址是否為本地的(處 理方塊_。此項判定使用解碼動作的結果。如果該目標 位址為本地的,-旦該資料到達,處理邏輯組件便 =資料傳_裝置的—資料接收單元(處理方塊 查)。在不同貫施例中,該資料接收單元包_合至該互 連體的陳電路,其正常_存㈣較u賴互連體 接=。不同的裝置可針對如何處理資料或者如何達成鎖存 2而具有不同的實行方案,但結果維持為相同的,該裝 =在該^階段接收來自該互連體㈣料。在其他實施例 中,搞5至該互連體的閉控電路可進行某些其他功能,除 了鎖存该貧料使之不與該互連體接觸以外。 否則,如果該目標他並只本地的,當針對該目炉位 址的資制料,處理树便使該互相無法在該f置% 切換(處理方塊608)。在資料傳輪的過㈣,該體 各條線,不管該互賴的寬度騎,將正常地在二進位〇 之間切換多次。即使當該資料並未由該本地 裝接收到,_存介面中的電路仍會單單地因著切換續 專互連體線的緣故咖某些電量。因此,處理邏輯組件 20 200846917 可^著抑觀該互連體使之無法在_存介面上進行切換 為。反之’處理邏輯組件對該鎖存介面傳送 穩疋狀恶號。 10 15 20 已經說明了用於下游週期知悉動態互連體隔離 衣置、方法與錢的實施例。已經參照料例示實 施例來解賴等實施例。對了解本發明的人士㈣,在不 偏離本發明所述之較廣精神與範_條件下,可對該等實 施例進行各種不同修改方案以及變化方案。因此,應該二 本發明說明書以及圖式視㈣有展示性㈣限制性。… 【圏式簡單說明】 ,第1圖說明-種能進行互連體隔離技術之下游週期知 悉裝置的一實施例。 第2圖說明-種能進行互連體隔離技術之下 悉裝置的另一實施例。 ^知 第3圖說明本地資料匯流排抑制技術的實施例。 第4圖說明-種系統的實施例,該系統包括具有轉合 一互連體之資料抑制單元的多個裝置。 弟5圖以時序圖展示出一種跨越一系統中之一、 的異動實施例,該系統使用-種下游動態互連體隔離體系。 第δ圖以流程圖展示出一種使—互連體隔離於 、 卜%資 料週期之目標的程序實施例。 、 【主要元件符號說明】 100 104互連體資料線 102 互連體位址線 106 資料抑制單元 21 200846917
108 位址_邏輯組件 312 電池 110 多工器 314 AC電源 112 接地點 316 互連體控制器 114 内部資料線 318 裝置1 116 資料接收單元 320 裝置2、互連體 120 内部互連體 322 互連體 200 裝置 326 資料抑制單元 202 互連體位址線 328 資料抑制單元 204 互連體資料線 400 晶片組 206 資料抑制單元 402 北橋 208 位址解碼邏輯組件 404 南橋 210 AND閘區塊 406 中樞鏈路 212 AND閘區塊 408 主機板 214 AND閘區塊 410 電源供應器 216 内部資料線 412 電池 218 資料接收單元 414 AC電源 220 内部互連體 416 I/O裝置 300 晶片組 418 I/O裝置 302 北橋 420 互連體 304 南橋 422 資料抑制單元 306 中樞鏈路 424 資料抑制單元 308 主機板 600〜608 步驟、處理方塊 310 電源供應裔 22

Claims (1)

  1. 200846917 、申請專利範圍: 一種裝置,其包含: 貝料接收單元,其用以於一輸入點接收來自一互連體 的資料;以及 5
    10 15 20 址貝料抑制單元,其用以接收來自該互連體的-目標位 '' “目&位址對該裝置是否為本地的,且如果該 杯位址對邊裝置並非為本地的,便抑制該互連體使之 無法在互連體輪入點上切換到該資料接收單元。 2·如申明專利範圍第1項之裝置,其中該資料抑制單元另 包含用以進行下肋麵-多工器: 接收來自該互連體的該資料; 接收一穩定狀態信號;以及 對該資料接收單元傳送該資料或該穩 一。 〜k諕中之 如申請專利範圍第2項之裝置,其中該資料〜 包含用以進行下列動作的解碼邏輯組件: 早7^ 接收來自該互連體的該目標位址; 解碼該目標位址以判定該目標位址對該B 地的; X否為本 如果該目標位址對該裝置為本地的,便傳适― 以通知該多^騎該㈣魏單元傳轉:;;擇位元 如果該目標位址對該裝置並非為本地的,便傳送二以^ 擇位7L以通知該多工器要對該資、k 定狀態錢。 ^傳送該穩 23 200846917 4· 如申請專利範圍第2項之裝置 連接至接地點。 其中該穩•態信號係 5
    15 5·如申請專利範圍第!項之裝置,其中該資料抑制單元另 包含一組AND閘,各個閘接收來自該互連體的一 線以及用以發送-選擇位元或一非選擇位元的一^擇 輪入線作為輸入,且各個閘對該資料接收單元傳送一綠 作為輸出,其中如果該選擇輸入線正發送一選擇位元, 各個閘傳送從對應互連體輸入線接收到的資訊作為輸 出,且如果該選擇輸入線正傳送一非選擇位元,各個閘 便傳送一穩定狀態信號作為輸出。 6·如申請專利範圍第5項之裝置,其中該資料抑制單元另 包含用以進行下列動作的解碼邏輯組件: 接收來自該互連體的一目標位址; 解碼該目標位址以判定該目標位址對該裝置是否為本 地的; 如果該目標位址對該裝置為本地的,便傳送一選擇信號 到各個AND閘選擇輸入線;以及 如果該目標位址對該裝置並非為本地的,便傳送一非選 擇位元信號到各個AND閘選擇輸入線。 7_如申請專利範圍第1項之裝置,其中該互連體包含一個 廣播協定互連體。 8· 一種方法,其包含下列步驟: 接收來自一互連體的一目標位址; 判疋該目標位址對輕合至該互連體的一裝置是否為本 24 200846917 地的;以及 如果該目標位址對該裝置並非為本地的,t針對該目伊 位址的後續資料穿過該互連體而到達時,便#“ 體使之無法在該裝置内進行切換。 -5 9.如申請專利範圍第8項之方法,其中抑制該互連體使之 無法在該裝置内進行切換的該步驟另包含強迫互連體 輸入點上的一穩定狀態信號進入到接收來自該互連體 φ 之資料之該裝置内的一資料接收單元。 〇_如申明專利範圍第8項之方法,其另包含下列步驟: 10 接收來自該互連體的資料; 接收一穩定狀態信號;以及 對一資料接收單元傳送該資料或該穩定狀態信號中之 —* 〇 11.如申請專利範圍第10項之方法,其另包含下列步驟: 15 接收來自該互連體的該目標位址; # 解碼該目標位址以判定該目標位址對該裝置是否為本 地的; 如果該目標位址對該裝置為本地的,便傳送資料到該資 料接收單元;以及 20 如果該目標位址對該裝置並非為本地的,便傳送該穩定 狀態信號到該資料接收單元。 12·如申請專利範圍第1〇項之方法,其中該穩定狀態信號 係連接至接地點。 13_如申請專利範圍第9項之方法,其中該互連體包含一種 25 200846917 廣播協定互連體。 14_ 一種系統,其包含: 一個點對點互連體; 耦合至該互連體的一傳送裝置; 5 耦合至該互連體的一接收裝置,該接收裝置包含: 一資料接收單元,其用以接收來自該互連體的資 料;以及 一資料抑制單元,其用以接收來自該互連體的一目 標位址,判定該目標位址對該裝置是否為本地的, 10 且如果該目標位址對該裝置並非為本地的,便抑制 該互連體使之無法在互連體輸入點上切換到該資料 接收單元。 15·如申請專利範圍第14項之系統,其中該資料抑制單元 另包含用以進行下列動作的一多工器: 15 接收來自該互連體的該資料; 接收一穩定狀態信號;以及 對該資料接收單元傳送該資料或該穩定狀態信號中之 * 〇 16·如申請專利範圍第15項之系統,其中該資料抑制單元 20 另包含用以進行下列動作的解碼邏輯組件: 接收來自該互連體的該目標位址; 解碼該目標位址以判定該目標位址對該裝置是否為本 地的; 如果該目標位址對該裝置為本地的,便傳送一選擇位元 26 200846917 以通知該多工器要對該資料接收單元傳送該資料;以及 如果該目t位址對該裝置並非為本地的,便傳送一非琴 擇位元以通知該多工器要對該資料接收單元傳送該ί 定狀態信號。 % 5
    15
    1入如申料鄉圍第1S奴祕,其找 係連接至接地點。 18.如申請專利第14項之系統,其中該資料抑制單元 另包含-組AND閘,各個閑接收來自該互連體的一。口 選擇輸入線作為輸入,且各個間對該資料: 線作為輪出,其中如果該選擇輸入線正發 达:選擇位元’各個間傳送從對應互連體輪入線接收二 的貝Λ作為輸出’且如果該選擇輸人線正傳送—非選 位凡,各個閘便傳送—穩定狀態信號作為輸出。 申π專利犯圍第18項之系統,其中該資料抑制單元 另包3用以歸下啊作的解碼邏輯組件: 接收來自該互連體的—目標位址; 解馬該目‘位㈣列定該目標位址對該裝置是否為本 地的; + 如果該目標位址對該裝置為本地的,便傳送—選擇位元 到各個AND閘選擇輪入線;以及 如果5亥目標位址對該I置並非為本地的,便傳送—非選 擇位元到各個AND閘轉輸人線。 、 20.如申請專利範圍第14項之系統,其中該互連體包含_ 個廣播協定互連體。 27 200846917 21·如申請專利範圍第14項之系統,其中該傳送裝置包含 一晶片組中的一輸入/輸出控制器。 22. —種系統,其包含: 一主機板; 5 耦合至該主機板的一電源供應器; 摩禺合至該電源供應器的一電池; 耦合至該主機板的一互連體; 耦合至該互連體的一晶片組;以及 耦合至該互連體的一裝置,該裝置包含可進行下列動作 10 的邏輯組件: 接收來自該互連體的一目標位址; 判定該目標位址對該裝置是否為本地的;以及 如果該目標位址對該裝置並非為本地的,當針對該 目標位址的後續資料穿過該互連體而到達時,便抑 15 制該互連體使之無法在該裝置内進行切換。 23·如申請專利範圍第22項之系統,其中抑制該互連體使 之無法在該裝置内進行切換的該動作另包含強迫互連 體輸入點上的一穩定狀態信號進入到接收來自該互連 體之資料之該裝置内的一資料接收單元。 2〇 24.如申請專利範圍第22項之系統,其中該裝置另進行下 列動作: 接收來自該互連體的資料; 接收一穩定狀態信號;以及 對一資料接收單元傳送該資料或該穩定狀態信號中之 28 200846917 25,如申請專利範圍第24項之系統,其中該裝置另進行下 列動作: 接收來自該互連體的該目標位址; 5 解碼該目標位址以判定該目標位址對該裝置是否為本 地的; 如果該目標位址對該裝置為本地的,便傳送資料到該裝 置中的該資料接收單元;以及 如果該目標位址對該裝置並非為本地的,便傳送該穩定 10 狀態信號到該裝置中的該資料接收單元。 26·如申請專利範圍第24項之系統,其中該穩定狀態信號 係連接至接地點。 2 7 ·如申請專利範圍第2 2項之系統,其中該互連體包含一個 廣播協定互連體。 29
TW097110347A 2007-03-23 2008-03-24 Downstream cycle-aware dynamic interconnect isolation TW200846917A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/690,721 US20080235422A1 (en) 2007-03-23 2007-03-23 Downstream cycle-aware dynamic interconnect isolation

Publications (1)

Publication Number Publication Date
TW200846917A true TW200846917A (en) 2008-12-01

Family

ID=39386698

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097110347A TW200846917A (en) 2007-03-23 2008-03-24 Downstream cycle-aware dynamic interconnect isolation

Country Status (5)

Country Link
US (1) US20080235422A1 (zh)
CN (1) CN101308485A (zh)
DE (1) DE102008015559A1 (zh)
GB (1) GB2447794A (zh)
TW (1) TW200846917A (zh)

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4063220A (en) * 1975-03-31 1977-12-13 Xerox Corporation Multipoint data communication system with collision detection
US5448744A (en) * 1989-11-06 1995-09-05 Motorola, Inc. Integrated circuit microprocessor with programmable chip select logic
US5345564A (en) * 1992-03-31 1994-09-06 Zilog, Inc. Serial communication peripheral integrated electronic circuit that recognizes its unique address before the entire circuit is enabled
US5752010A (en) * 1993-09-10 1998-05-12 At&T Global Information Solutions Company Dual-mode graphics controller with preemptive video access
US5564114A (en) * 1995-01-09 1996-10-08 Cirrus Logic Inc. Method and an arrangement for handshaking on a bus to transfer information between devices in a computer system
GB2308469A (en) * 1995-12-22 1997-06-25 Motorola Inc Power conserving clocking system
EP0814412B1 (en) * 1996-06-19 2003-03-12 Motorola, Inc. A digital signal processor and a method for interfacing a digital signal processor
US5809291A (en) * 1997-02-19 1998-09-15 International Business Machines Corp. Interoperable 33 MHz and 66 MHz devices on the same PCI bus
US5966379A (en) * 1998-02-17 1999-10-12 Square D Company Multiplex extender for discrete I/O devices on a time division network
US6487671B1 (en) * 1998-09-29 2002-11-26 International Business Machines Corporation Elimination of turnaround cycles on multiplexed address/data buses
US6732227B1 (en) * 2000-09-05 2004-05-04 Integrated Device Technology, Inc. Network translation circuit and method using a segmentable content addressable memory
US6816976B2 (en) * 2001-03-29 2004-11-09 Cypress Semiconductor Corp. System and method for reducing power consumption in a universal serial bus device
US7383584B2 (en) * 2002-03-27 2008-06-03 Advanced Micro Devices, Inc. System and method for controlling device-to-device accesses within a computer system
US7610611B2 (en) * 2003-09-19 2009-10-27 Moran Douglas R Prioritized address decoder
DE102004027853B4 (de) * 2004-06-08 2008-07-31 Infineon Technologies Ag Datenverarbeitungsvorrichtung und Verfahren zum Übertragen von Daten in einer Datenverarbeitungsvorrichtung
CA2597692A1 (en) * 2005-04-21 2006-11-02 Violin Memory, Inc. Interconnection system
JP2006344159A (ja) * 2005-06-10 2006-12-21 Toshiba Information Systems (Japan) Corp 共通バス接続デバイス用通信制御装置

Also Published As

Publication number Publication date
CN101308485A (zh) 2008-11-19
US20080235422A1 (en) 2008-09-25
GB2447794A (en) 2008-09-24
DE102008015559A1 (de) 2008-10-23
GB0805402D0 (en) 2008-04-30

Similar Documents

Publication Publication Date Title
JP7289341B2 (ja) 改善された二次相互接続ネットワークを備えたマルチプロセッサシステム
US10339093B2 (en) USB interface using repeaters with guest protocol support
KR101725536B1 (ko) Pcie 프로토콜 스택을 이용하는 저전력 phy의 동작을 위한 디바이스, 방법 및 시스템
TWI596478B (zh) 具緩衝區記憶體中的推測讀取之技術
TWI447650B (zh) 中斷分佈方案
US9658978B2 (en) Providing multiple decode options for a system-on-chip (SoC) fabric
TWI254211B (en) System-on-a-chip
TWI283352B (en) Integrated circuit having multiple modes of operation
US11138083B2 (en) Apparatuses and methods for a multiple master capable debug interface
US8805926B2 (en) Common idle state, active state and credit management for an interface
TW201907314A (zh) 用於虛擬通用輸入/輸出有限狀態機器之硬體事件優先感測可程式化傳輸等待窗
US10282341B2 (en) Method, apparatus and system for configuring a protocol stack of an integrated circuit chip
US7353315B2 (en) Bus controller with virtual bridge
CN107408094A (zh) 用于功率状态无感知接口中的链路状态检测和苏醒的技术
KR101679333B1 (ko) 트랜잭션 계층 패킷의 싱글 엔드형 통신을 위한 방법, 장치 및 시스템
JPH077374B2 (ja) インタフェース回路
CN107430571A (zh) 针对具有可变帧长的双导线接口系统的基于阻抗的流控制
TW201904237A (zh) 組態用於主裝置驅動的串列滙流排之最佳滙流排周轉週期
TW201243538A (en) Method of dynamically adjusting bus clock and device thereof
US20090113097A1 (en) Method and Apparatus for Attaching Multiple Slave Devices to a Single Bus Controller Interface While Supporting Command Pipelining
US11232060B2 (en) Method, apparatus and system for power supply policy exchange on a bus
JP4644253B2 (ja) モバイルスケーラブルリンク(msl)アーキテクチャのための転送肯定応答
TW200846917A (en) Downstream cycle-aware dynamic interconnect isolation
JP2006134286A (ja) ポイントツーポイント相互接続上のメッセージの配信技術
TWI237764B (en) Control chip with function for inhibiting bus cycle, circuit and method thereof