TW200816123A - Liquid crystal panel and driving circuit of the same - Google Patents

Liquid crystal panel and driving circuit of the same Download PDF

Info

Publication number
TW200816123A
TW200816123A TW095135186A TW95135186A TW200816123A TW 200816123 A TW200816123 A TW 200816123A TW 095135186 A TW095135186 A TW 095135186A TW 95135186 A TW95135186 A TW 95135186A TW 200816123 A TW200816123 A TW 200816123A
Authority
TW
Taiwan
Prior art keywords
field effect
effect transistor
line
signal
driving circuit
Prior art date
Application number
TW095135186A
Other languages
English (en)
Other versions
TWI354254B (en
Inventor
Kai Meng
Xiao-Jing Qi
Original Assignee
Innolux Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Display Corp filed Critical Innolux Display Corp
Priority to TW095135186A priority Critical patent/TWI354254B/zh
Priority to US11/903,769 priority patent/US8018416B2/en
Publication of TW200816123A publication Critical patent/TW200816123A/zh
Application granted granted Critical
Publication of TWI354254B publication Critical patent/TWI354254B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/28Modifications for introducing a time delay before switching
    • H03K17/284Modifications for introducing a time delay before switching in field effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/693Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/78Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used using opto-electronic devices, i.e. light-emitting and photoelectric devices electrically- or optically-coupled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/06Modifications for ensuring a fully conducting state

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

200816123 ‘九、發明說明: 【眘明所屬之技術領域】 •本發明係關於一種液晶顯示面板及其驅動電路。 【先前技術】 液晶顯示面板因具有低輻射、厚度薄等特點,已廣泛 應用於電視、筆記型電腦等電子顯示設備。通常,液晶顯 示面板需要一驅動電路來驅動。隨著液晶顯示面板尺寸之 0增大,其驅動電路之掃描線長度也隨之增大。惟,掃描線 長度增大會使掃描訊號延遲現象加重,從而引起液晶顯示 面板晝面閃爍之問題。 請參閱圖1,係一種先前技術液晶顯示面板驅動電路 之示意圖。該驅動電路10包括複數相互平行之掃描線 ,101、複數相互平行並分別與該掃描線101絕緣垂直相交之 資料線102、複數位於該掃描線101與該資料線102交叉 處之薄膜電晶體(thin film transistor,TFT)103、複數像素 • 電極104、一掃描驅動電路110及一資料驅動電路120。該 掃描驅動電路110用於驅動該掃描線101。該資料驅動電 路120用於驅動該資料線102。 請一併參閱圖2,係該液晶顯示面板驅動電路10——像 素單元之等效電路圖。其中,該掃描線101及該資料線102 所圍之最小區域定義為一像素單元(未標示)。該薄膜電晶 體103之閘極1031連接至該掃描線101,源極1032連接 至該資料線102,汲極1033連接至該像素電極104。 由於該掃描線101本身具有一定之電阻R,且該薄膜 7 200816123 、電晶體103之閘極i〇31與汲極ι〇33之間會產生寄生電容
Cgd ’使得該電阻r及cgd等寄生電容構成一 RC延遲電路。 該RC延遲電路使得施加至該掃描線101上之掃描訊號產 生扭曲,扭曲程度由該掃描線101本身之電阻R及寄生電 谷Cgd決定。 請一併參閱圖3,係該驅動電路10 一掃描線1〇1之掃 描訊號波形圖。其中,“v〇n”表示每一像素單元之薄膜電 _晶體103之開啟電壓,“v〇ff,,表示每一像素單元之薄膜 ,晶體103之關閉電壓,“Vgi,,表示該掃描線1〇1鄰近該 掃描驅動電路110處之掃描訊號波形圖,“Vg2”表示該掃 描線101遠離該掃描驅動電路11〇處之掃描訊號波形圖。 從圖中可以看出,Ye產生扭曲,使其對應之薄膜電晶體 103之開啟時間延遲了 t秒。 於該資料驅動電路120輸出資料訊號之時間與該薄 膜電aa體103之理想開啟時間一致,遠離掃描驅動電路 ⑩之4臈電曰曰體1〇3開啟時間產生延遲時,該資料驅動電路 ^20不會相應地延遲輸出資料訊號,導致資料訊號寫入該 /膜電晶體103之源極1〇32之時間變短,造成pixe][充電 ^足及漏電,從而導致顯示品質下降及t面閃爍。 【發明内容】 有鑑於此’提供一種可有效克服晝面閃爍之液晶顯示 面板驅動電路實為必需。 另提供種可有效克服晝面閃爍之液晶顯示面板亦 局必需。 8 200816123 一種液晶顯示面板驅動電路,其包括複數掃描線、複 數與該掃描線絕緣相交之第一資料線、複數位於該掃描線 及該第一資料線交叉處之薄膜電晶體、一掃描驅動電路、 一資料驅動電路、一存取單元及一輸出控制單元。該掃描 驅動電路用於產生複數掃描訊號。該資料驅動電路用於產 生複數資料訊號。該存取單元用於存取該資料驅動電路輪 出之複數資料訊號。該輪出控制單元用於接收該存取單元 ⑩所存取之資料訊號,並控制該資料訊號輸出至該第一資料 線之時間,使其與複數薄膜電晶體之開啟時間保持一致。' 一種液晶顯示面板,其包括一第一基板、一與該第一 基板相對設置之第二基板、一位於該二基板之間晶: 及一液晶顯示面板驅動電路。該液晶顯示面板驅動電路^ 括複數知4¾線、複數與該掃描線絕緣相交之第一資料線 複數位於該掃描線及該第一資料線交叉處之薄膜電晶體、 一掃描驅動電路、一資料驅動電路、一存取單元及:輪出 籲控制單元。該掃描驅動電路用於產生複數掃描訊號。=資 料驅動電路用於產生複數資料訊號。該存取單元用於存^ 該資料驅動電路輸出之複數資料訊號。該輸出控制單Z用 於接收該存取單元所存取之資料訊號,並控制該資料訊號 輸出至該第一資料線之時間,使其與複數薄膜電晶體之b 啟時間保持一致。 相較於先前技術,該液晶顯示面板驅動電路進一步包 括一存取單元及一輸出控制單元。該液晶顯示面板驅 路之存取單元可對資料訊號進行存儲,該輸出控制單元可 9 200816123 接收該存取單元所存取之資料訊號,並控制該資料訊號輸 出至該第一資料線之時間,使其與複數薄膜電晶體之開啟 時間保持一致,從而使資料訊號寫入該薄膜電晶體之時間 不會因薄膜電晶體之開啟時間延遲而變短。故,該液晶顯 示面板可有效克服晝面閃爍。 【實施方式】 請參閱圖4,係本發明液晶顯示面板之結構示意圖。 該液晶顯示面板2包括一第一基板50、一第二基板60及 二基板50、60之間之液晶層70。該液晶顯示面板2由一 驅動電路(圖未示)驅動。 請參閱圖5,係該液晶顯示面板2之驅動電路一較佳 實施方式之示意圖。該驅動電路20包括一掃描驅動電路 210、一資料驅動電路220、一存取單元230、一輸出控制 單元240、一訊號輸入端205、複數相互平行之掃描線201、 複數相互平行且與該掃描線201垂直絕緣相交之第一資料 線202、複數位於該掃描線201與該第一資料線202交叉 處之薄膜電晶體(thin film transistor,TFT)203及複數像素 電極204。 該掃描驅動電路210用於產生複數掃描訊號。該資料 驅動電路220用於產生複數資料訊號。該訊號輸入端205 用於輸入訊號至該存取單元230及該輸出控制單元240。 該存取單元230位於該資料驅動電路220内或鄰近於該資 料驅動電路220,其用於存取該資料驅動電路220輸出之 資料訊號。該輸出控制單元240用於控制該存取單元230 200816123 '所存取之資料訊號之輸出至該第一資料線之時間。 #該薄膜電晶體203之閘極(未標示)連接至該掃描線 20l·,源極(未標示)連接至該第一資料線202,汲極(未標示) 連接至該像素電極204。 該存取單元230包括一第一訊號線231、複數第二資 料線232、複數第一場效應電晶體233、複數第二場效應電 晶體234、複數第一電容235及複數第二電容236。該第一 訊號線231與該訊號輸入端205相連接。 ® 該第一場效應電晶體233係N溝道增強型金屬氧化物 半導體場效應電晶體(N_Channel Enhancement Mode Metal-Oxide-Semiconductor Field-Effect Transistor , N-MOSFET),其閘極(未標示)連接至該第一訊號線231, 源極(未標不)連接至該第二資料線2 3 2 ’>及極(未標不)經由 該第一電容235接地。 該第二場效應電晶體234係P溝道增強型金屬氧化物 $ 半導體場效應電晶體(P-Channel Enhancement Mode Metal-Oxide-Semiconductor Field-Effect Transistor , P-MOSFET),其閘極(未標示)連接至該第一訊號線231, 源極(未標不)連接至該第二貧料線2 3 2 ’ >及極(未標不)經由 該第二電容236接地。 該存取單元230係選取尺寸很小之第一場效應電晶體 233及第二場效應電晶體234,即該二場效應電晶體233、 234之寄生電容很小。另,藉由設定該第一訊號線231之 材料、粗細等使該第一訊號線231之内阻亦很小。故,該 11 200816123 '第一訊號線231與該二場效應電晶體233,234之間基本不 會構成RC延遲電路,使該第一訊號線231之訊號基本無 延遲。 該輸出控制單元240包括一第二訊號線241、複數第 三場效應電晶體242及複數第四場效應電晶體243。該第 二訊號線241與該訊號輸入端205相連接。 該第三場效應電晶體242係N-MOSFET,其閘極(未標 示)連接至該第二訊號線241,源極(未標示)連接至該第一 場效應電晶體233之没極及極(未標不)連接至該第一貧 料線202。 該第四場效應電晶體243係P-MOSFET,其閘極(未標 示)連接至該第二訊號線241,源極(未標示)連接至該第二 場效應電晶體234之汲極,汲極(未標示)連接至該第一資 料線202。 該輸出控制單元240係選取較長之第二訊號線241及 0 尺寸較大之第三場效應電晶體242及第四場效應電晶體 243,即該第二訊號線241之内阻較大,該第三場效應電晶 體242及該第四場效應電晶體243之寄生電容較大。故, 該第二訊號線241與該二場效應電晶體242、243之間會構 成RC延遲電路,使該第二訊號線241之訊號產生延遲。 同時,藉由設定該第二訊號線241之長度、材料等及該第 三場效應電晶體242及該第四場效應電晶體243之尺寸等 使該第二訊號線241之訊號延遲與該掃描線201之掃描訊 號延遲基本相同。 12 200816123 該第三場效應電晶體242及該第四場效應電晶體243 之寄生電容均與該薄膜電晶體203之寄生電容基本相同, 從而使該第二訊號線241之訊號延遲與該掃描線201之掃 描訊號延遲基本相同。 請一併參閱圖6,係該驅動電路20之驅動訊號波形 圖。其中,“Vi”係該訊號輸入端205之訊號波形圖, “Vu”係該第一訊號線231之訊號波形圖,“vi2”係該 魯弟二、苐四場效應電晶體242、243之閘極接收之訊號延遲 波形圖,“G^Gn”係複數掃描訊號延遲波形圖,“vd”係 該資料驅動電路220產生之複數資料訊號波形圖,“ von,, 係該第三場效應電晶體242及該薄膜電晶體203之開啟電 壓’ “Vc^”係該第三場效應電晶體242及該薄膜電晶體 203之關閉電壓,“ —v〇n”係該第四場效應電晶體243開 啟電壓’ “ —Voff”係該第四場效應電晶體243之關閉電 壓。該驅動電路20之驅動原理如下所述: _ t0至u期間,該第一場效應電晶體233開啟,該第二、 第四場效應電晶體234、243關閉,該第三場效應電晶體 242因該弟一 §fL號線241上訊號延遲而處於關閉狀態,第 一列薄膜電晶體203因該掃描線201上掃描訊號延遲而處 於關閉狀態。資料訊號Vdl經由該第一場效應電晶體233 之源極、汲極寫入該第一電容235。 tl至t2期間,該第一場效應電晶體233仍保持開啟狀 態,第三場效應電晶體242及第一列薄膜電晶體203開啟, 該第二、第四場效應電晶體234、243仍保持關閉狀態。資 13 200816123 料訊號vdl經由該第一場效應電晶體233之源極、汲極寫 入該第一電容235,同時亦經由該第三場效應電晶體242 之源極、沒極及第一列薄膜電晶體203之源極、没極寫入 該像素電極204。 t2至t3期間,該第一場效應電晶體233關閉,該第二 場效應電晶體234開啟,該第三場效應電晶體242因該第 二訊號線241上訊號延遲仍處於開啟狀態,第一列薄膜電 馨晶體203因該掃描線201上掃描訊號延遲仍處於開啟狀 態,該第四場效應電晶體243因該第二訊號線241上訊號 延遲仍處於關閉狀態。該第一電容235經由該第三場效應 電晶體242之源極、汲極及第一列薄膜電晶體2〇3之源極、 汲極寫入資料訊號Vdl至該像素電極204,同時資料訊號
Vd2經由該第二場效應電晶體234之源極、汲極寫入該第 二電容236。 t3至t4期間,該第一場效應電晶體233仍保持關閉狀 _態。該第二場效應電晶體234仍保持開啟狀態,該第三場 效應電晶體242關閉,第二列薄膜電晶體203因掃描線201 上掃描訊號延遲而處於關閉狀態,該第四場效應電晶體 243因該第二訊號線241上訊號延遲仍處於關閉狀態。資 料訊號Vd2繼續經由該第二場效應電晶體234之源極、汲 極寫入該第二電容236。 t4至t5期間,該第一、第三場效應電晶體233、242 仍保持關閉狀態,該第二場效應電晶體234仍保持開啟狀 態’該第四場效應電晶體243及第二列薄膜電晶體203開 14 200816123 '啟。資料訊號Vd2繼續經由該第二場效應電晶體234之源 極、沒極寫入該第二電容236,同時亦經由該第四場效應 電晶體243之源極、汲極及第二列薄膜電晶體203之源極、 汲極寫入該像素電極204。 t5至t6期間,該第一場效應電晶體233開啟,該第二 場效應電晶體234關閉,該第三場效應電晶體242因該第 二訊號線241上訊號延遲仍處於關閉狀態,該第四場效應 ⑩電晶體243因該第二訊號線241上訊號延遲仍處於開啟狀 態’第二列薄膜電晶體2〇3因該掃描線2〇1上掃描訊號延 遲仍保持開啟狀態。該第二電容236經由該第四場效應電 晶體243之源極、汲極及第二列薄膜電晶體203之源極、 没極寫入資料訊號Vd2至該像素電極2〇4,同時資料訊號 Vd3經由該第一場效應電晶體233之源極、没極寫入該第 一電容235。此後,該驅動電路2〇仍按照上述驅動原理驅 動。 ⑩ 該液晶顯示面板驅動電路20之存取單元230可對資料 訊號進行存儲,該輸出控制單元240可接收該存取單元23〇 所存取之資料訊號,並控制該資料訊號輸出至該第一資料 線202之時間,使其與複數薄膜電晶體2〇3之開啟時間保 持一致,從而使資料訊號寫入該薄膜電晶體2〇3之時間不 會因薄膜電晶體203之開啟時間延遲而變短。故,該液晶 顯示面板2可有效克服晝面閃爍。 本發明之液晶顯示面板2之驅動電路2〇亦可具其他多 種變更設計,如:該驅動電路2〇進一步包括複數緩衝器, 15 200816123 。該緩衝器連接於該第一場效應電晶體233之汲極及該第三 %效應電晶體242之源極之間’亦連接於該第二場效應電 晶體234之汲極及該第四場效應電晶體243之源極之間; 該第一場效應電晶體233及該第三場效應電晶體242可為 N溝道耗盡型金屬氧化物半導體場效應電晶體;該第二場 效應電晶體234及該第四場效應電晶體243可為p溝道乾 盡型金屬氧化物半導體場效應電晶體。 _ 綜上所述,本發明確已符合發明專利之要件,爰依法 提出專利申請。惟,以上所述者僅為本發明之較佳實施方 式,本發明之範圍並不以上述實施方式為限,舉凡熟習本 案技藝之人士援依本發明之精神所作之等效修飾或變化, 白應涵盖於以下申請專利範圍内。 【圖式簡單說明】 圖1係一種先前技術液晶顯示面板驅動電路之示意圖。 圖2係圖1所示液晶顯示面板驅動電路一像素單元之等效 φ 電路圖。 圖3係圖1所示液晶顯示面板一掃描線之掃描訊號波形圖。 圖4係本發明液晶顯示面板之結構示意圖。 圖5係圖4所示液晶顯示面板之驅動電路一較佳實施方式 之示意圖。 工 圖6係圖5所示液晶顯示面板之驅動訊號波形圖。 【主要元件符號說明】 20 60 2〇1 液晶顯示面板
2 驅動電路 50 第二基板 70 掃描線 16 200816123 第一資料線 202 薄膜電晶體 203 像素電極 204 訊號輸入端 205 掃描驅動電路 210 資料驅動電路 220 存取單元 230 第一訊號線 231 苐二育料線 232 弟一場效應電晶體 233 弟·一場效應電晶體 234 第一電容 235 第二電容 236 輸出控制單元 240 第二訊號線 241 第三場效應電晶體 242 第四場效應電晶體 243 17

Claims (1)

  1. 200816123 十、申請專利範圍 1 · 種液日日顯不面板驅動電路,其包括: 複數掃描線; 複數與該掃描線絕緣相交之第一資料線; 複數位於該掃描線及該第一資料線交叉處之薄膜電晶 一掃描驅動電路,用於產生複數掃描訊號; 一資料驅動電路,用於產生複數資料訊號; 一存取單元,用於存取該資料驅動電路輸出之複數資 訊號;及 、 。輸出控制單元,用於接收該存取單元所存取之資料 $ ’並控制該資料訊號輸出至該第_資料線之時間, /、與複數薄膜電晶體之開啟時間保持一致。 2·=料利範圍第1項所述之液晶顯*面板驅動電路 :二步包括複數像素電極,該薄膜電晶體之閘極連· 主該知描線,源極連接至該第一 4 像素電極。 接㈣胃枓線’>及極連接至· 3.7中請::範圍第1項所述之液晶顯示面板驅動電路 料驅動=取早儿位於該資料驅動電路内或鄰近於該 4·如申睛專利範圍第: 其進一牛七化 履日日顯不面板驅動電路 號線、ϋΐ—减輸入端,該存取單元包括一第… “料線、複數第一場效應電晶體、複; 18 200816123 第一%效應電晶體、複數第一電容及複數第二電容,該 第一訊號線與該訊號輸入端相連接,該第一場效應電晶 體係N溝道場效應電晶體,其閘極連接至該第一訊號 、友源極連接至該第二資料線,汲極經由該第一電容接 也該第一場效應電晶體係P溝道場效應電晶體,其閘 極連接至該第一訊號線,源極連接至該第二資料線,汲 極經由該第二電容接地。 修5·如申請專利範圍第4項所述之液晶顯示面板驅動電路, -、中該第訊號線之訊號相對於該掃描線之掃描訊號 視為無延遲。 6·如申請專利範圍第4項所述之液晶顯示面板驅動電路, 其中,該輸出控制單元包括一第二訊號線,複數第三場 效應電晶體及複數第四場效應電晶體,該第二訊號輸入 線與該訊號輸入端相連接,該第三場效應電晶體係N溝 瞻道%效應電晶體,其閘極連接至該第二訊號輸入線,源 極連接至該第一場效應電晶體之没極,没極連接至該第 貝料線,該第四場效應電晶體係p溝道效應電晶體, 其閘極連接至該第二訊號輸入線,源極連接至該第二場 政應電晶體之汲極,汲極連接至該第一資料線。 7·如申請專利範圍第6項所述之液晶顯示面板驅動電路, 中,該第一訊號線之訊號延遲與該掃描線之掃描訊號 延遲相同。 8·如申凊專利範圍第6項所述之液晶顯示面板驅動電路, 19 200816123 其進一步包括一缓衝器,其連接於該第一場效應電晶體 务 之汲極與該第三場效應電晶體之源極之間,亦連接於該 第二場效應電晶體之汲極與該第四場效應電晶體之源 極之間。 9·如申請專利範圍第6項所述之液晶顯示面板驅動電路, /、中’該苐一場效應電晶體及該第三場效應電晶體係N 溝道耗盡型金屬氧化物半導體場效應電晶體。 1()·如申請專利範圍第6項所述之液晶顯示面板驅動電 路’其中,該第一場效應電晶體及該第三場效應電晶體 係N溝道增強型金屬氧化物半導體場效應電晶體。 1 ·如申晴專利範圍第6項所述之液晶顯示面板驅動電 路’其中,該第二場效應電晶體及該第四場效應電晶體 係P溝道耗盡型金屬氧化物半導體場效應電晶體。 12·如申請專利範圍第6項所述之液晶顯示面板驅動電 路’其中’該第二場效應電晶體及該第四場效應電晶體 係P溝道增強型金屬氧化物半導體場效應電晶體。 1 〇 ^ •—種液晶顯示面板,其包括: 一第一基板; —與該第一基板相對設置之第二基板; —位於該第一基板及該第二基板之間之液晶層;及 一液晶顯示面板驅動電路,其包括: 複數掃描線; 被數與該知描線絕緣相交之第一資料線; 20 200816123 複數位於該掃描線及該第一資料線交叉處之薄膜電晶 體; ' 二掃描驅動電路,用於產生複數掃描訊號; 一資料驅動電路,用於產生複數資料訊號; 一存取單元,用於存取該資料驅動電路輸出之複數資料 訊號;及 、 輸出控制卓元,用於接收該存取單元所存取之資料訊 ❿ 號’並控制該資料訊號輸出至該第一資料線之時間,使 其與複數薄膜電晶體之開啟時間保持一致。 14·如申請專利範圍第13項所述之液晶顯示面板,其進一 步包括複數像素電極,該薄膜電晶體之閘極連接至該掃 描線,源極連接至該第一資料線,汲極連接至該像素電 才系〇 15·如申凊專利範圍第13項所述之液晶顯示面板,其中, 該存取單元位於該資料驅動電路内或鄰近於該資料驅 ® 動電路。 16·如申請專利範圍第13項所述之液晶顯示面板,其進一 步包括一訊號輸入端,該存取單元包括一第一訊號線、 複數第二資料線、複數第一場效應電晶體、複數第二場 效應電晶體、複數第一電容及複數第二電容,該第一訊 就線與該訊號輸入:^相連接’該第^—場效應電晶體係N 溝道場效應電晶體,其閘極連接至該第一訊號線,源極 連接至該第二資料線,汲極經由該第一電容接地,談第 21 200816123 二場效應電晶體係P溝道場效應電晶體,其閘極連接至 該第一訊號線,源極連接至該第二資料線,汲極經由該 第二電容接地。 17·如申請專利範圍第16項所述之液晶顯示面板,其中, 該第一訊號線之訊號相對於該掃描線之掃描訊號視為 無延遲。 18·如申請專利範圍第16項所述之液晶顯示面板,其中, _ 該輸出控制單元包括一第二訊號線,複數第三場效應電 晶體及複數第四場效應電晶體,該第二訊號輸入線與該 訊號輸入端相連接,該第三場效應電晶體係N溝道場效 應電晶體,其閘極連接至該第二訊號輸入線,源極連接 至該第一場效應電晶體之汲極,汲極連接至該第一資料 線’該第四場效應電晶體係P溝道效應電晶體,其閘極 連接至該第二訊號輸入線,源極連接至該第二場效應電 晶體之汲極,汲極連接至該第一資料線。 鲁19·如申請專利範圍第18項所述之液晶顯示面板,其中, 該第二訊號線之訊號延遲與該掃描線之掃描訊號延遲 相同。 20 ·如申睛專利範圍第16項所述之液晶顯示面板,其進一 步包括一缓衝器,其連接於該第一場效應電晶體之汲極 與該第二場效應電晶體之源極之間,亦連接於該第二場 效應電晶體之汲極與該第四場效應電晶體之源極之間。 22
TW095135186A 2006-09-22 2006-09-22 Liquid crystal panel and driving circuit of the sa TWI354254B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW095135186A TWI354254B (en) 2006-09-22 2006-09-22 Liquid crystal panel and driving circuit of the sa
US11/903,769 US8018416B2 (en) 2006-09-22 2007-09-24 Driving circuit with output control circuit and liquid crystal display using same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095135186A TWI354254B (en) 2006-09-22 2006-09-22 Liquid crystal panel and driving circuit of the sa

Publications (2)

Publication Number Publication Date
TW200816123A true TW200816123A (en) 2008-04-01
TWI354254B TWI354254B (en) 2011-12-11

Family

ID=39224283

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095135186A TWI354254B (en) 2006-09-22 2006-09-22 Liquid crystal panel and driving circuit of the sa

Country Status (2)

Country Link
US (1) US8018416B2 (zh)
TW (1) TWI354254B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101408684B (zh) * 2007-10-12 2010-08-25 群康科技(深圳)有限公司 液晶显示装置及其驱动方法
EP3579219B1 (en) * 2018-06-05 2022-03-16 IMEC vzw Data distribution for holographic projection
TWI749987B (zh) * 2021-01-05 2021-12-11 友達光電股份有限公司 天線結構及陣列天線模組
CN115113446B (zh) * 2022-06-13 2023-08-08 武汉华星光电技术有限公司 显示模组、驱动方法及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3604403B2 (ja) 1991-06-18 2004-12-22 富士通ディスプレイテクノロジーズ株式会社 液晶表示装置
JP3445121B2 (ja) * 1997-10-24 2003-09-08 キヤノン株式会社 マトリクス基板と液晶表示装置及びこれを用いるプロジェクター
KR100895303B1 (ko) 2002-07-05 2009-05-07 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR20040009102A (ko) 2002-07-22 2004-01-31 삼성전자주식회사 액티브 매트릭스형 표시 장치
KR100895305B1 (ko) 2002-09-17 2009-05-07 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP4216558B2 (ja) * 2002-09-30 2009-01-28 東芝松下ディスプレイテクノロジー株式会社 表示装置およびその駆動方法
KR20050102385A (ko) * 2004-04-22 2005-10-26 엘지.필립스 엘시디 주식회사 일렉트로-루미네센스 표시장치
KR101126343B1 (ko) 2004-04-30 2012-03-23 엘지디스플레이 주식회사 일렉트로-루미네센스 표시장치
JP2006106394A (ja) 2004-10-06 2006-04-20 Alps Electric Co Ltd 液晶駆動回路および液晶表示装置

Also Published As

Publication number Publication date
US8018416B2 (en) 2011-09-13
US20080074168A1 (en) 2008-03-27
TWI354254B (en) 2011-12-11

Similar Documents

Publication Publication Date Title
US10950323B2 (en) Shift register unit, control method thereof, gate driving device, display device
US10417985B2 (en) Double-side gate driver on array circuit, liquid crystal display panel, and driving method
JP4790926B2 (ja) ゲート信号遅延補償機能を有する液晶ディスプレイ装置、液晶ディスプレイパネル、ゲート信号遅延補償回路及びその方法
JP4895538B2 (ja) シフトレジスタ、それを有する表示装置、及び、そのシフトレジスタの駆動方法
US8217926B2 (en) Liquid crystal display having compensation circuit for reducing gate delay
TWI288912B (en) Driving method for a liquid crystal display
CN106448590B (zh) 一种液晶显示面板的goa电路及显示装置
WO2021203508A1 (zh) Goa电路、显示面板
JP2001282205A (ja) アクティブマトリクス型液晶表示装置およびその駆動方法
WO2013143195A1 (zh) 馈通电压补偿电路、液晶显示装置和馈通电压补偿方法
US8274467B2 (en) Liquid crystal display having control circuit for delay gradation voltages and driving method thereof
US20080117155A1 (en) Liquid crystal display having compensation circuit for reducing gate delay
TWI356377B (en) Liquid crystal display device and driving circuit
TW200828221A (en) Liquid crystal display and display method of same
US7936327B2 (en) Driving circuit having compensative unit for providing compensative voltages to data driving circuits based on voltages of two nodes of gate line, method for making same, and liquid crystal panel with same
TW200816123A (en) Liquid crystal panel and driving circuit of the same
US10699657B2 (en) Bidirectional scanning gate drive circuit and liquid crystal display panel
US10832608B2 (en) Pixel circuit, method for driving method, display panel, and display device
WO2013152515A1 (zh) 液晶显示装置及其显示面板
JPH1039277A (ja) 液晶表示装置およびその駆動方法
KR20090114767A (ko) 액정표시장치
US7804471B2 (en) Liquid crystal display and driving method and driving circuit thereof
CN101149906A (zh) 液晶显示面板及其驱动电路
WO2020186681A1 (zh) 栅极驱动电路及阵列基板
CN214624390U (zh) 一种gip电路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees