TW200414043A - Version-programmable circuit module - Google Patents

Version-programmable circuit module Download PDF

Info

Publication number
TW200414043A
TW200414043A TW092123605A TW92123605A TW200414043A TW 200414043 A TW200414043 A TW 200414043A TW 092123605 A TW092123605 A TW 092123605A TW 92123605 A TW92123605 A TW 92123605A TW 200414043 A TW200414043 A TW 200414043A
Authority
TW
Taiwan
Prior art keywords
circuit
type number
memory
write
circuit module
Prior art date
Application number
TW092123605A
Other languages
English (en)
Inventor
Johannes Petrus Maria Van Lammeren
Arnoldus Petrus Antonius Theodorus Sengers
Original Assignee
Koninkl Philips Electronics Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninkl Philips Electronics Nv filed Critical Koninkl Philips Electronics Nv
Publication of TW200414043A publication Critical patent/TW200414043A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/50Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
    • G06F21/57Certifying or maintaining trusted computer platforms, e.g. secure boots or power-downs, version controls, system software checks, secure updates or assessing vulnerabilities
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/45Management operations performed by the client for facilitating the reception of or the interaction with the content or administrating data related to the end-user or to the client device itself, e.g. learning user preferences for recommending movies, resolving scheduling conflicts
    • H04N21/458Scheduling content for creating a personalised stream, e.g. by combining a locally stored advertisement with an incoming stream; Updating operations, e.g. for OS modules ; time-related management operations
    • H04N21/4586Content update operation triggered locally, e.g. by comparing the version of software modules in a DVB carousel to the version stored locally

Description

200414043 玖、發明說明: 【發明所屬之技術領域】 本發明係關於一種電路模组及一種用於此電路模組之 積體電路,且關於一種控制此電路模組的種類號碼之方 法。 【先前技術】 因為各種原因時常期望可供應一基本電路種類之不同 種類用以銷售。不同之種類可提供,例如,漸增之效能或 專用於不同種類之應用。例如,操作速度或基本電路之不 ㈣類的記憶體尺寸會不同,或可由一種類而非其他種類 &供木蚤功把如處理浮點。此不同種類之供應使得電路價 格可以與顧客期望的效能相符。 然而,由於用以製造理由及後勤理由,期望只製造少數 《不同硬體配置,較佳地只有—種類。欲調節此需求且期 望供應不同功能的不同種類,已使用内部種類號碼。在一 配置中製造基本電路,其原則上能提供由任何種類可供應 ^最大可能的效能。基本電路包括—種類號碼記憶體。在 迗父至顧吝之前,窝入種類號碼至種類號碼記憶體中以便 設定電路的功能。操作期間,電路參考此種類號碼記憶 體。依種類號碼記憶體之種類號碼值而定,該電路使用或 並不全地使用在電路中可提供之硬體。因此,基本電路 之不同種類可由相同之硬體所支援。 欲防止濫用,需防止在製造後可由未經授權的人來將種 硕唬馬圯}•思也之種類唬碼覆寫。藉由使用種類號碼記憶體 87264.doc 200414043 :為防冩記憶體(如—PROM可程式化唯讀記憶體)或,更普 、地,如一 0TP(單次程式)記憶體即可實現它。 然而,由於提供防寫記憶體之需要,將造成額外地花 費。當大量製造基本電路時即可節省成本(如永遠藉由〇τρ •^種㉙號碼記憶體,如在—般適用的電路如微處理器)。在 任何情況下,當電路形成為單一積體電路時這些成:則無 法避免。 、在本發明中,此目的尤其用來減少在.種類號碼記憶體之 防寫記憶體的數量。 本發明k供如申請專利範圍第丨項之一電路模組。根據 本發明,種類號碼自防寫記憶體複製到種類號碼記憶體。 因此,單一防窝記憶體足以供給一被保護之種類號碼至不 同的電路部分。當電路自積體電路的組合製成時此防寫記 憶體更加地有用,如SMCM(多元件模組)的情況,因在此 十月況下具有防寫記憶體之單一積體電路即足夠。其他之積 體電路不需包括防寫記憶體便可支援不同的種類記憶 把。在此可了解「種類號碼」是指,指明電路啟動的任何 貝料4* ;此一資料文字的各可能值不必指明啟動功能的可 能集合。 可使用專用連結來經過種類號碼,但較佳地,通過通信 匯流排而複製至種類號碼記憶體之種類號碼,也可藉由電 路而通過信號或指令(除了用以更新號碼的指令以外)。因 此’不需任何支援種類號碼之附加線路。然而,可經由連 線而經過其他指令時,會有危險即未經授權的人會在通信 87264.doc 匯泥排上產生指令以改變種類號碼記憶體中之種類號 馬钦防止上逑之事件,將加入監控指令的監視電路。當 監視電路偵測敎新種類號碼之指+,該監視電路將此指 令迗至通信匯流排,但監視電路取代此指令中的值,其將 由防寫记憶體中的種類號碼來儲存。因此,在同時可使用 通用通仏匯流排來將種類號碼記錄於種類號碼記憶體 内,且防止未經授權之種類號碼的寫入。 電路模組啟動時,可供應將任何種類號碼寫入至種類號 碼屺憶體的指令,以將種類號碼記憶體初始化。正確的種 類號碼將自動地由監視電路來代替。 較佳地,由一初始化電路而提供包括種類號碼記憶體之 積體電路,啟動時,該初始化電路將種類號碼設定為一標 準(低效能)的種類號碼值,這與必需使用實際的種類號碼 無關。因此,需要更新種類號碼之指令來增加效能,且自 動地將種類號碼從防寫記憶體複製至種類號碼記憶體。同 時可以用一般形式製造包括種類號碼記憶體之積體電 路而不需在基本電路之全部種類中使用防寫記憶體。 在另一實施例中,經由信號連線而複製種類號碼至種類 號碼记憶體,該#號連線連線一般用以將傳送信號通過電 路,例如在一時槽中並沒有信號需要經過。如在視訊圖形 信號處理電路之例,於垂直遮沒期可使用一用以經過視訊 資料之連線。在此期之一預定時間,該信號處理電路自這 些信號線複製種類號碼。較佳地,若沒有接收到信號則設 定電路於其完全致能種類,因此在無種類控制下,在電路 87264.doc 200414043 中使用時,電路將具有完全功能。 可以用並聯或串聯來傳送種類號碼之位元,在_聯情況 下可使用另一信號線來定時傳送種類號碼之位元。 【發明内容】 將用以下附圖來更詳盡描述根據本發明的電路模組之 這些及其他目的,其有利方面的細節。 【實施方式】 圖1顯示具有封包1 0之MCM模組。MCM模組包括處 積體電路12,至少一信號處理積體電路14,15及通信匯流 排結構1 6(如I2C匯流排,其包括連線至全部電路的兩個導 體,時脈導體SCL及資料導體SDA)。處理器積體電路12及 k號處理積體電路14,15藉由通信匯流排結構16而耦合。 MCM模組具有外部匯流排介面18,其可自外面封包而存 取。一般MCM模組之外面封包10可具有其他終端,而連線 至在封包中的積體電路12, 14, 15,以便通過需要處理之 信號及/或處理之結果,但為了明晰之故這些已自附圖中刪 除。除了經由封包1()的終端外’通信匯流排結構16及較佳 地積體電路12,14,15均無法自外面封包1〇存取。特別地, 通信匯流排結構16僅可經由處理器積體電路Η的監視電 路124而自外部匯流排介面18存取。 處理器積體電路12包括-CPU 120, 一非揮發性防寫記 憶體122’ 一監視電路124及—暫存器126。-内部匯流排 1職合CPU12G及監;見電路124。内部匯流排}塊合外部 匯流排介面18°CPU120輕合防寫記憶體m。監視電路124 87264.doc 200414043 搞合暫存器126及通信匯流排結構16。 單一處理積體電路丨4包括一種類號碼記憶體丨4〇,一功 月匕%路142及一匯流排介面144。匯流排介面144耦合於以 下二者< 間:種類號碼14〇,通信匯流排結構16及(任選地) 功此私路142。功能電路丨42耦合種類號碼記憶體丨4〇。單 一處理積體電路15亦耦合於通信匯流排結構16,且可具有 與單一處理積體電路14類似的結構。 祆作中CPU 120及功能電路142時可執行各種不同處理 功能。本發明並不限於任何特定類型之處理功能。然而, 執行處理功能的性質及/或執行功能的方法,是依據儲存於 種類唬碼记憶體中之資訊而定。例如,當種類號碼記憶體 140之種類號碼不具預定值時,功能電路142可維持部分電 路不動作的狀況。在另-實施例中,唯若預定種類號碼預 设於種類號碼記憶體14〇之中,則功能電路142可功能電路 142產生之時脈頻率設定於一最大可能值。 可於積體電路丨2, 14, 15之間經由通信匯流排結構^而 通過各種類型之指令。可藉由通信匯流排結構16而經過之 全部可能指令的指示組,該通信匯流排結構16包括一更新 指令用以設定種類號碼記憶體14〇中的種類號碼值。匯流 排介面144自通信匯流排結構丨6接收指令。當匯流排介面 144偵測到更新指令時,則會自該更新指令讀取新種類號 碼值,且寫入種類號碼值至種類號碼記憶體14〇中。 監視電路124可以將指令自内部匯流排128(且由此形成 外部匯流排介面1 8)送至通信匯流排結構。此外,指令亦 87264.doc -10- 200414043 自通信匯流排結構1 6傳回到内部匯流排]28(及外部匯流排 介面1 8)。監視電路1 24監控來自内部匯流排丨28的指令,以 便偵測出用以更新種類號碼記憶體丨4()内容的更新指令, 例如藉由偵測包括種類號碼記憶體14〇位址之寫入指令, 或專用種類號碼之更新指令。若來自内部匯流排128之指 令不為更新指令,則監視電路124—般不改變地將指令送 至通信匯流排結構16。當監視介面124偵測到來自内部匯 '成排128的更新指令時,則監視電路124輸出該指令於通信 匯 >瓦排結構16,但會連同一代替之種類號碼值,且符合自 防寫記憶體122讀取之種類號碼。因此,來自外部匯流排 介面1 8之更新指令,僅能將來自防寫記憶體122之種類號 碼寫入種類號碼記憶體140中。 此外’監視電路124自防寫記憶體複製種類號碼到暫存 咨126中。接著,監視電路124自該暫存器代替該值在更新 指令中(其經過通信匯流排結構16)。因此,可避免因讀取 防寫^己ί思體12 2而產生的延遲。 防寫記憶體122可為任何的類型,如一保險絲或雷射吹 口 PROM等。同樣地CPU 12〇可使用防寫記憶體122中的種 類號碼來控制效能。此外,配置CPU 120以便於開始時(如, 重置或啟動)執行硬體啟動程式,以便自防寫記憶體122設 足種類號碼之内容於暫存器丨26。並且,積體電路丨4較佳 地包括初始化電路,其將種類號碼記憶體14〇之内容設定 為一標準值’且不容許低於功能電路i 42之最小效能。在 CPU之啟動程式中,可包括傳遞種類號碼更新指示至通信 87264.doc 200414043 匯/瓦排結構1 6的指示。任何之種類號碼均可包括在此指令 中,由於任何情況下監視電路124自防寫記憶體122代替種 類號碼。此外程式CPU將定期傳遞種類號碼更新指令,以 便訂正任何在種類號碼記憶體14〇之種類號碼的誤差。 因此,MCM模組支援不同的種類號碼,且僅在一個積體 電路U中使用防寫記憶體!22導致不同之效能。通過一般 目的通信匯流排結構而分配種類號碼給最少一個其他積 體電路14,15,但其仍可經過所有種類的指令(包括來自 MCM封包12外面的指令)。 應了解本發明並不受限於所示之實施例。例如,可包括 監視電路124在包括防寫記憶體之積體電路12外面的模組 中。然而,在此積體電路12中的監視電路124為較好,因 為它可保護以防止破壞及將複雜度極小化時。同樣地,種 類號碼記憶體140不需在與功能電路142相同之積體電路 14中,以根據在種類號碼記憶體14〇之種類號碼而調整效 能。然而,為了簡化電路,較佳辦法為將種類號碼記憶體 140及功能電路142包括於相同之積體電路14中。可使用任 何種類號碼記憶體14()之號碼。並且,雖種類號碼僅需要 一早-防寫記憶冑’在模組之積體電路的任何號碼本身理 所當然地包括此記憶體。此外,雖然本發明已說明一 μ〔μ 模組’因本發明較有益於—電路(其通常以比積體電路較小 規模來製造),故可了解本發明可應用於任何類型之電路, 並包括單一積體電路。 圖2顯示具有封包1 〇之另_ ΜΓλΛ4 之力MCM楔組。MCM模組包括處 87264.doc 12 200414043 理器積體電路24,至少一個之信號處理器積體電路26(僅顯 示一個)及信號通信鏈結20。處理器積體電路24及信號處理 器積體電路26藉由通信鏈結20而耦合。一般MCM模組在封 包10外面亦具有各種終端,其連線至封包中的積體電路 24,26,來經過需處理之信號及/或處理結果,但為了明晰 之故已將這些自附圖中刪除。通信鏈結20及較佳之積體電 路24無法直接自封包1 0外面存取。 處理器積體電路24包括一處理單元240,一非揮發性防 寫記憶體242,一種類號碼傳送器244,一多重電路246。 防寫記憶體242耦合處理單元240及種類號碼傳送器。處理 單元240及種類號碼傳送器244耦合多重電路246(其耦合通 信鏈結20)。 信號處理器積體電路26包括一種類號碼記憶體140,一 功能電路142,一多工器260及一控制電路262。通信鏈結 20耦合以下三者:功能電路142,控制電路262及多工器260 的輸入。多工器260具有一耦合種類號碼記憶體140之輸 出。功能電路142具有一耦合種類號碼記憶體140之輸入。 在操作中,如視訊信號之信號在處理單元240及功能電 路142之間交換。處理單元240及功能電路142處理這些信 號。處理單元240及功能電路142之效能(如可否支援此處理 功能),其依防寫記憶體242及種類號碼記憶體140之種類號 碼而定。在預定時槽(相較於正常信號使用的其他時槽), 種類號碼傳送器244經過通信鏈結20而將複製自防寫記憶 體242(或自防寫記憶體之内容而計算出)之種類號碼傳送 87264.doc -13 - 200414043 至處理器積體電路24。在此時槽,多工電路246將此信號 傳送到通#鏈結2 0。在一視訊範例之情況中,可在遮沒期 傳送種類號碼’如垂直及/或水平遮沒期。控制電路262憤 測出此時槽’且指示多工器2 6 0複製時槽中接收之種類號 碼至種類號碼記憶體140中。 當通信鏈結20與許多不同信號線之信號線為平行的鏈 結,則可並聯地傳送種類號碼之位元。可使用至少一個信 號線來傳送時脈信號以定種類號碼的時脈。在此情況中種 類號碼傳送器244亦傳送此計時信號,且多工器26〇擷取使 用计時#號之種類號碼。 在第一實施例中,在通信鏈結2〇無信號之下,將信號處 理積體電路26之效能位準設定在最大效能。因此,當在缺 少種類控制下在電路中使用處理積體電路26時,該電路在 不需更多測量之下它即具有最大效能。 雖已用時槽多工來描述圖2之實施例,將可了解可使用 他種形式之多I。例如,可以將種類號碼多工為信號中的 之水印,如視訊資訊或使用頻率或其他碼域多重存取之多 工〇 【圖式簡單說明】 圖1顯示MCM模組, 圖2顯示較佳之MCM模組 【圖式代表符號說明】 10 封包 12 處理器積體電路 87264.doc 14 200414043 14 15 16 18 120 122 124 126 128 140 142 144
信號處理積體電路 信號處理積體電路 通信匯流排結構 外部匯流排介面 CPU 非揮發性防窝記憶體 監視電路 暫存器 内部匯流排 種類號碼記憶體 功能電路 匯流排介面 87264.doc -15 -

Claims (1)

  1. 200414043 拾、申請專利範圍: 1. 一種電路模組,包括一第一及第二分支電路,及一通信 鏈結,其係耦合於第一及第二分支電路之間,並可在操 作期間通過通信鏈結而配置分支電路以通信信號; 分支電路,包括用以儲存種類號碼之種類號碼記憶 體,該分支電路依儲存於種類號碼記憶體之種類號碼而 提供一效能; 第二分支電路包括一防寫記憶體及.一種類號碼控制電 路,配置成自防寫記憶體經由通信連線而傳送用於種類 號碼記憶體之更新值。 2. 如申請專利範圍第1項之電路模組,其中該電路模組係一 多元件模組,其包括一封包,其包含:在第一積體電路 之第一分支電路,及在第二積體電路之第二分支電路。 3. 如申請專利範圍第1項之電路模組,其中配置控制電路以 傳送更新值,其與第一及第二分支電路間之通信之正常 操作信號多工。 4. 如申請專利範圍第3項之電路模組,其中該通信連線係耦 合複數個分支電路之通信匯流排,配置第一分支電路以 支援經由通信匯流排而接收之執行指令,該第一分支電 路包括用以更新種類號碼記憶體中之種類號碼之更新指 令;該電路模組包括: 一外部匯流排輸出; 該種類號碼控制電路係耦合於外部匯流排輸出及通信 匯流排間之監視電路,且配置監視電路俾將來自外部匯 87264.doc 200414043 流排輸人之指令有條件地送至通信M流排,該監视電路 可憤測是否接收到更新種類號碼之更新指令,且若收到 則傳送該更新指令,且藉由來自防寫記憶體之種類號碼 取代更新指令中之種類號碼。 5.如;Μ青專利冑圍第4項之電路模、组,包括一處理器積體電 路’其包括一CPU及防窝記憶體,及第一分支電路:: 處理器積體電路不同之信號之處理單元,依儲存於防寫 記憶體之種類號碼來配置該Cpu以提供一效能。 … 6·如申請專利範圍第5項之電路模組,其中該監視電路包括 一暫存器,且配置該電路模組俾於啟動時將來自防寫記 憶體之種類號碼複製寫入暫存器中,該監視電路藉由暫 存器中之種類號碼取代指令中之種類號碼。 7·如申請專利範圍第2項之電路模組,其中該第一分支電路 係一信號處理電路,其具有一輸入及/或一輸出,用以接 收及/或傳送待處理之輸入信號或信號處理結果,該效能 判足用以處理該信號及/或產生該結果之處理功能,且輸 入及/或輸出包括通信鏈結,而與該輸入信號及/或結果多 工之種類號碼則在通信鏈結上通信。 8.如申請專利範圍第7項之電路模組,其中第一分支電路包 括一控制電路,配置成以輸入信號之預設格式或結果偵 測一預定時槽,及令在該時槽期間接收之輸入及/或輸出 貝料複製在種類號碼。 9·如申請專利範圍第7項之電路模組,其中之輸入信號或結 果係一視訊信號,且時槽係在該視訊信號中之遮沒期。 87264.doc 200414043 ιο· —種處理積體電路,包括: 一防寫記憶體; 複數個操作電路,其係配置成依儲存於防寫記憶體之 種類號碼而提供一效能; 一外部匯流排輸入; 一通信匯流排輸出; 一監視電路,其係耦合在外部匯流排輸入及通信匯流 排輸出之間,且配置監視電路以有條件將指令從外部匯 流排輸入至通信匯流排輸出,監視電路俾將來自外部匯 流排輸入之指令送至通信匯流排,該監視電路可偵測是 否接收到更新種類號碼之更新指令,且若收到則傳送該 更新指令,且藉由來自防寫記憶體之種類號碼取代更新 指令中之種類號碼。 11. 一種信號處理電路,包括: 一種類號碼記憶體,其係用以儲存一種類號碼; 複數個操作電路,其依儲存於防寫記憶體中之種類號 碼而配置以提供具一效能之信號處理; 一輸入及/或輸出,其係用以接收及/或傳送輸入信 號,需由該操作電路處理之或信號處理之結果; 一控制電路,其係配置成以輸入信號或結果之預設格 式偵測多工資料,及令在該時槽期間接收之輸入及/或輸 出資料複製在種類號碼。 1 2 · —種電路模組控制操作之方法,該方法包括依儲存於種 類號碼Ζ丨思體之種類號碼而提供一第一分支電路效肯匕 87264.doc 200414043 層; 將來自一防寫記憶體之種類號碼從電路模組之第二分 支電路傳送至種類記憶體,其與用於第一分支電路之正 常操作信號多工。 13.如申請專利範圍第12項電路模組控制操作之方法,該方 法包括: 接收用於電路模組之指令,及經由通信匯流排而分配 指令至第一分支電路; 監控用於一更新指令之收到指令,該更新指令可更新 種類號碼記憶體中之種類號碼,且若如此即將該更新指 令送至通信匯流排,並藉由防窝記憶體之種類號碼取代 更新指令中之種類號碼。 14·如申請專利範圍第12項電路模組控制操作之方法,該方 法包括將種類號碼與待處理之輸入信號或該第一分支電 路處理之信號結果作時槽多工。 1 5 ·如申印專利範圍第14項電路模組控制操作之方法,該方 法包括以輸入信號或結果之預設程式偵測一預定時槽, 及將該時槽期間接收之輪入及/或輸出資料複製至種類 記憶體。 87264.doc
TW092123605A 2002-08-30 2003-08-27 Version-programmable circuit module TW200414043A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP02078604 2002-08-30

Publications (1)

Publication Number Publication Date
TW200414043A true TW200414043A (en) 2004-08-01

Family

ID=31970380

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092123605A TW200414043A (en) 2002-08-30 2003-08-27 Version-programmable circuit module

Country Status (8)

Country Link
US (1) US7454188B2 (zh)
EP (1) EP1537464A2 (zh)
JP (1) JP2005537563A (zh)
KR (1) KR20050037467A (zh)
CN (1) CN100504712C (zh)
AU (1) AU2003253201A1 (zh)
TW (1) TW200414043A (zh)
WO (1) WO2004021178A2 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7461268B2 (en) * 2004-07-15 2008-12-02 International Business Machines Corporation E-fuses for storing security version data
GB2425193B (en) * 2005-04-14 2007-10-17 Nec Technologies Method of software updating and related device
US8209543B2 (en) 2005-09-30 2012-06-26 Nxp B.V. Watermarking of a processing module
KR100850209B1 (ko) * 2007-02-08 2008-08-04 삼성전자주식회사 전력을 효율적으로 관리할 수 있는 시스템 인 패키지반도체 장치 및 그에 따른 전력 관리 방법
WO2009156302A1 (en) 2008-06-23 2009-12-30 Nxp B.V. Electronic device and method of software or firmware updating of an electronic device
DE102013216692A1 (de) 2013-08-22 2015-02-26 Siemens Ag Österreich Verfahren zur Absicherung einer integrierten Schaltung gegen unberechtigte Zugriffe
CN106973254B (zh) * 2016-01-14 2019-11-22 杭州海康威视数字技术股份有限公司 一种固件数据传输方法、装置以及一种数字监控系统
US10296434B2 (en) * 2017-01-17 2019-05-21 Quanta Computer Inc. Bus hang detection and find out

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5621650A (en) * 1989-10-30 1997-04-15 Advanced Micro Devices, Inc. Programmable logic device with internal time-constant multiplexing of signals from external interconnect buses
US5530753A (en) * 1994-08-15 1996-06-25 International Business Machines Corporation Methods and apparatus for secure hardware configuration
EP0743603B1 (en) * 1995-05-18 2002-10-02 Hewlett-Packard Company, A Delaware Corporation Integrated circuit device for use in the protection of multiple resources in an electronic assembly
EP0743602B1 (en) 1995-05-18 2002-08-14 Hewlett-Packard Company, A Delaware Corporation Circuit device for function usage control in an integrated circuit
US6239604B1 (en) * 1996-10-04 2001-05-29 U.S. Philips Corporation Method for inspecting an integrated circuit by measuring a voltage drop in a supply line of sub-circuit thereof
DE19712375A1 (de) * 1997-03-25 1998-10-01 Bosch Gmbh Robert Watchdog-Schaltung
DE10001648C2 (de) * 2000-01-17 2002-03-14 Infineon Technologies Ag Integrierte Schaltung mit mehreren Teilschaltungen
US6438737B1 (en) * 2000-02-15 2002-08-20 Intel Corporation Reconfigurable logic for a computer
EP1227385A3 (en) * 2001-01-24 2005-11-23 Matsushita Electric Industrial Co., Ltd. Semiconductor integrated circuit
US6738934B2 (en) * 2001-01-29 2004-05-18 General Electric Company On-chip watchdog circuit
US7120427B1 (en) * 2001-03-19 2006-10-10 Cisco Systems Wireless Networking (Australia) Pty Limited CMOS wireless transceiver with programmable characteristics
US6779156B2 (en) * 2001-06-15 2004-08-17 Science & Technology Corporation @ Unm Digital circuits using universal logic gates
US6938177B1 (en) * 2001-12-19 2005-08-30 Sentient Sensors Llc Multi-chip module smart controller
US7082591B2 (en) * 2002-01-17 2006-07-25 Irvine Sensors Corporation Method for effectively embedding various integrated circuits within field programmable gate arrays
US7024654B2 (en) * 2002-06-11 2006-04-04 Anadigm, Inc. System and method for configuring analog elements in a configurable hardware device

Also Published As

Publication number Publication date
EP1537464A2 (en) 2005-06-08
CN100504712C (zh) 2009-06-24
US7454188B2 (en) 2008-11-18
KR20050037467A (ko) 2005-04-21
CN1934515A (zh) 2007-03-21
AU2003253201A8 (en) 2004-03-19
WO2004021178A3 (en) 2004-04-22
WO2004021178A2 (en) 2004-03-11
AU2003253201A1 (en) 2004-03-19
US20050233724A1 (en) 2005-10-20
JP2005537563A (ja) 2005-12-08

Similar Documents

Publication Publication Date Title
US7708195B2 (en) Memory card
US9037874B2 (en) Semiconductor device with copyright protection function
KR20110010707A (ko) 슬레이브 디바이스 사이에서 직접 데이터를 전송하는 방법
US20110246760A1 (en) Electronic device and electronic device system
WO2016106935A1 (zh) 一种闪存控制器和闪存控制器的控制方法
US6748515B1 (en) Programmable vendor identification circuitry and associated method
JP2008310832A (ja) 高レベル・データ・リンク・コントローラから多数個のディジタル信号プロセッサ・コアに信号を分配するための装置と方法
JP2004126707A (ja) インタフェース変換装置及びインタフェース変換方法
TW200414043A (en) Version-programmable circuit module
US11409679B2 (en) System component and use of a system component
JPH10116187A (ja) マイクロコンピュータ
JP2004078402A (ja) データ転送制御装置、電子機器、プログラム及び電子機器の製造方法
JP2020197857A (ja) 画像形成装置、その制御方法、及びプログラム
JP2004062347A (ja) Usbデバイスおよびusbシステム
JP2017215732A (ja) メモリおよび情報処理装置
JP2000196873A (ja) 情報処理装置及び情報処理システム及びそれらの方法と記憶媒体
JP2002358251A (ja) Pciデバイスおよびそれを備えるpciバスシステムならびにデータ収集方法
JP2006018610A (ja) デジタルデータ処理カード、及びデジタルデータ処理システムの制御方法
KR100883840B1 (ko) 이이피롬 보호 장치 및 방법
JP2020102129A (ja) 情報処理装置、情報処理装置の制御方法、及びプログラム
JP2003271407A (ja) チップモジュール
JP2000242517A (ja) 半導体記憶装置
JP2002229924A (ja) 複写機能を有するコンピュータシステム及び同システムにおけるデータ複写方法
JP3615306B2 (ja) 記憶装置アクセスシステム
JP3156673B2 (ja) 障害情報転送装置