CN100504712C - 版本可编程电路模块 - Google Patents

版本可编程电路模块 Download PDF

Info

Publication number
CN100504712C
CN100504712C CNB038202891A CN03820289A CN100504712C CN 100504712 C CN100504712 C CN 100504712C CN B038202891 A CNB038202891 A CN B038202891A CN 03820289 A CN03820289 A CN 03820289A CN 100504712 C CN100504712 C CN 100504712C
Authority
CN
China
Prior art keywords
version number
circuit
memory
write
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNB038202891A
Other languages
English (en)
Other versions
CN1934515A (zh
Inventor
J·P·M·范拉梅伦
A·P·A·T·森格斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Adeia Semiconductor Technologies LLC
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN1934515A publication Critical patent/CN1934515A/zh
Application granted granted Critical
Publication of CN100504712C publication Critical patent/CN100504712C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/50Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
    • G06F21/57Certifying or maintaining trusted computer platforms, e.g. secure boots or power-downs, version controls, system software checks, secure updates or assessing vulnerabilities
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/45Management operations performed by the client for facilitating the reception of or the interaction with the content or administrating data related to the end-user or to the client device itself, e.g. learning user preferences for recommending movies, resolving scheduling conflicts
    • H04N21/458Scheduling content for creating a personalised stream, e.g. by combining a locally stored advertisement with an incoming stream; Updating operations, e.g. for OS modules ; time-related management operations
    • H04N21/4586Content update operation triggered locally, e.g. by comparing the version of software modules in a DVB carousel to the version stored locally

Abstract

一个电路模块包括一个子电路,该子电路能够根据存储在版本号存储器中的版本号来提供一种性能水平。以一种与用于子电路的常用操作信号进行多路转换的模式,通过从一个写保护存储器到版本存储器将版本号传输到该子电路。在一个实施例中,用于该电路模块的各种命令通过一条通信总线从电路模块外部接收,并分发到该电路模块中。一个看门狗监视器接收用于一个更新命令的命令,该命令指挥在版本号存储器中的版本号的更新,并且如果这样的话,它传输所述更新命令到通信总线,由来自写保护存储器的版本号代替更新命令中的版本号。在另一个实施例中,在多路转换被处理的信号的时隙中,例如在一个正被处理的视频信号的消隐期间,将版本号传送到子电路。

Description

版本可编程电路模块
技术领域
本发明涉及一种电路模块、涉及一种用于这种电路模块的集成电路和涉及一种控制这种电路模块的版本号的方法。
背景技术
由于不同的原因,常常期望提供用于销售的基本电路类型的不同版本。例如,不同的版本能够不断提供更高的性能,或可以用于不同类型的应用。例如,基本电路的不同版本的运行速度或存储器容量可能会不同,或某些功能,如浮点处理,可以提供在一个类型中,而其它类型中没有。提供这些不同的版本能够根据用户期望的性能而使电路的价格适应。
然而,由于制造原因或供应的原因,期望很少制造多种不同的硬件配置,最好只有一种版本。为了调和这一要求与提供具有不同性能的不同版本的期望,已经提出了内部的版本号的使用。在一种配置中制造该基本电路,其在理论上能够提供由任一版本能提供的最大可能的性能。该基本电路包括一个版本号存储器。在交付给用户之前,一个版本号写入到版本号存储器,以设置电路的能力。在运行期间,电路查阅这个版本号存储器。依赖于在版本号存储器中的版本号的数值,该电路使用或不全部使用在该电路中的可用的硬件。从而,由相同的硬件支持基本电路的不同版本。
为了防止滥用,必须防止在制造后由未授权的人对在版本号存储器中的版本号进行改写。通过将版本号存储器用作写保护存储器,例如本身已知的PROM(可编程只读存储器)或更常用的OPT(一次可编程)存储器,来实现这个目的。
然而,提供一种写保护存储器的需要导致增加了额外的支出。当在一般适用的电路如微处理器的情况下,总是使用OPT版本号存储器大量制造基本电路时,限制了这些支出。当电路构成一个单独的集成电路时,这些支出无论如何是不能避免的。不过,期望减少总支出。
发明内容
其中,本发明的一个目的是减少用于本版号存储器的写保护存储器的数量。
根据权利要求1,本发明提供一种电路模块。根据本发明,版本号从一个写保护存储器拷贝到版本号存储器。从而,一个单独的写保护存储器能将一个保护的版本号供给不同的电路部件.当该电路由诸如在MCM(多组件模块)情况下的集成电路的组合制成时,这是特别有用的,因为在这种情况下,具有一个写保护存储器的一个单独的集成电路就足够了。其它的集成电路不需要包括写保护存储器来支持不同的版本号.这里认为,用语“版本号”涉及指定该电路的允许能力的任何数据字;这样一个数据字的每个可能值指定一组可能的允许能力,不是必须的.
可以使用专用的连接来传输版本号,但是最好通过一条通信总线将版本号拷贝到版本号存储器,除用于更新版本号的命令外,通信总线还用于传输信号或命令通过该电路.从而,不需要额外的布线支持版本号.然而,当能够通过该连接传输其它命令时,存在一种危险,即,未授权的人可以在通信总线上生产一个命令来改变版本号存储器中的版本号。为了防止这样,增加一个监视该命令的看门狗电路.当看门狗电路检测到一个更新版本号的命令时,看门狗电路将这个命令传输到通信总线,而用这个命令,看门狗电路使用来自写保护存储器的版本号替换要存储的值.从而,与此同时,能够使用一个通用目的的通信总线将版本号置于版本号存储器中,并防止了未授权版本号的写入.
电路模块启动时,可以提供一个将任一版本号写入到版本号存储器中的命令,用于初始化版本号存储器.正确的版本号将自动由看门狗电路替代.
优选地,包括版本号存储器的集成电路设置有一个初始化电路,初始化电路一加电就将版本号值初始化为一个标准(低性能)的版本号值,其与必须使用的实际版本号无关.从而,要求一个更新版本号的命令以增加性能,自动地使得来自写保护存储器的版本号拷贝到版本号存储器.同时,能够以常用的形式制造包括版本号存储器的集成电路,而不需要用在基本电路的所有版本中的写保护存储器.
在另一个实施例中,例如在一个没有信号需要传输的时隙期间,通过信号连接,版本号拷贝到版本号存储器,信号连接通常用于传输信号通过电路.例如在视频图像信号处理电路中,在垂直消隐期间,可以使用一个用于传输视频数据的连接.在这个期间的一预定时刻处,信号处理电路从这些信号线拷贝版本号.优选地,如果没有接收到信号,该电路设置成全部允许的版本,从而当在没有版本控制的电路中使用时,该电路将具有其全部的能力。
版本号位可以并行或串行传输,在后一种情况下,可以使用另一个信号线来时钟同步版本号位的传输。
附图说明
使用下列附图,将更详细地描述根据本发明的电路模块的这些和其它目的、以及其它的有益方面。
图1示出了一个MCM模块,
图2示出了另一个MCM模块。
具体实施方式
图1示出了具有封装10的MCM模块。该MCM模块包括一个处理器集成电路12,一个或多个信号处理集成电路14、15和一个通信总线结构16(例如一个I2C总线,包括两条导线,时钟导线SCL和数据导线SDA,它们连接到所有电路)。处理器集成电路12和信号处理集成电路14、15通过通信总线结构16连接。该MCM模块具有一个可以从封装10的外部访问的外部总线接口18。通常,该MCM模块可以具有封装10之外的其它端子,这些端子连接到该封装内的集成电路12、14、15,用于传输必须处理的信号或处理的结果,但是为了清楚的缘故,附图中忽略了这些。通信总线结构16和最好还有集成电路12、14、15除了通过封装10的端子之外,不能从封装10外访问。具体地,通信总线结构16仅能通过处理器集成电路12中的看门狗电路124从外部总线接口18访问。
处理器集成电路12包括CPU 120、非易失性写保护存储器122、看门狗电路124和寄存器126。内部总线128连接CPU 120和看门狗电路124。内部总线128连接到外部总线接口18。CPU 120连接到写保护存储器122。看门狗电路124连接到寄存器126和通信总线结构16。
信号处理集成电路14包括版本号存储器140、功能电路142和总线接口144。总线接口144连接在版本号存储器140、通信总线结构16和(可选择的)功能电路142之间。功能电路142连接到版本号存储器140。信号处理集成电路15也连接到通信总线结构16,并且可以具有与信号处理集成电路14相似的结构。
在运行中,CPU 120和功能电路142执行各种处理功能。本发明不限于任何特定类型的处理功能.然而,处理功能的种类和/或执行处理功能的方法可以依赖于存储在版本号存储器中的信息.例如,当在版本号存储器140中的版本号不具有一预定值时,功能电路142保持其某部分电路无效.在另一个例子中,仅当一预定的版本号出现在版本号存储器140中时,功能电路142设置由功能电路142产生的一个时钟频率为最大可能值.
通过总线通信结构16,可用在集成电路12、14、15之间传输各种类型的命令.能够通过通信总线结构16传输的所有可能命令的指令组包括一个更新命令,用于设置在版本号存储器140中的版本号的值.总线接口144接收来自通信总线结构16的命令.当总线接口144检测到一个更新命令时,它从该更新命令中读取新的版本号值,并将那个版本号值写入到版本号存储器140.
看门狗电路124适于从内部总线128(并因此从外部总线接口18)传输命令到通信总线结构.可选择地,命令也从通信总线结构16传回到内部总线128(和外部总线接口18).看门狗电路124监视来自内部总线128的命令,以例如通过检测包括版本号存储器140的地址的写入命令,或专用版本号更新命令来检测用于更新版本号存储器140的内容的更新命令。如果一个来自内部总线128的命令不是一个更新命令,看门狗电路124通常将未改变的命令传输到通信总线结构16.当看门狗电路124检测到一个来自内部总线128的更新命令时,看门狗电路124在通信总线结构16上输出该命令,但该命令具有一个替换的版本号值,该替换的版本号值对应于从写保护存储器122中读取的版本号.从而,来自外部总线接口18的更新命令仅能使来自写保护存储器122的版本号写入到版本号存储器140.
优选地,看门狗电路124将来自写保护存储器的版本号拷贝到寄存器126.随后,看门狗电路124替换来自那个寄存器的值为更新命令,它将该更新命令传输到通信总线结构16.从而,避免了牵涉读取写保护存储器122的延迟.
写保护存储器122可以是任何类型,例如熔式或激光能量冲击PROM等.CPU 120也可以使用在写保护存储器122中的版本号来控制性能.优选地,CPU 120被设置成在启动(例如复位或加电)时执行一硬布线引导程序,以将寄存器126的内容设置为来自写保护存储器122中的版本号。还有,集成电路14最好包括一个初始化电路,初始化电路在启动时将版本号存储器140的内容初始化为一个标准的值,其仅是允许不超过功能电路142的最少的性能.CPU的引导程序可以包括一个指令,以将一个版本号更新指令发送到通信总线结构16.任一版本号可以包括在这个指令中,因为无论如何看门狗电路124将从写保护存储器122中替换该版本号.优选地,对CPU进行编程,以周期性地发送版本号更新命令来修正版本号存储器140中的版本号的任何错误.
从而,MCM模块支持不同的版本号,这使得通过使用仅在一个集成电路12中的写保护存储器122而导致不同的性能。通过一个通用目的通信总线结构,版本号被分发到一个或多个其它的集成电路14、15,该通用目的通信总线结构始终可用于传输所有类型的命令,包括来自MCM封装12之外的命令.
应当理解,本发明不限于所示的实施例.例如,看门狗电路124可以包括在集成电路12之外的模块中,集成电路12包括写保护存储器.然而,集成电路12中的看门狗电路是优选的,因为它最大化了对于篡改的保护,并且最小化了复杂性.类似地,版本号存储器140不必如功能电路142那样位于同一个集成电路14中,功能电路142根据版本号存储器140中的版本号来调整它的性能。然而,为了简化该电路,最好版本号存储器140和功能电路142包括在同一个集成电路14中。可以使用任何数量的版本号存储器140.还有,虽然版本号只需要一个单独的写保护存储器,但是该模块中任何数量的集成电路本身当然可以包括这样一种存储器.此外,虽然本发明针对一个MCM模块进行描述,但是因为本发明对于这样一种电路具有特别的益处,该电路通常以比集成电路相对更小的尺寸而被生产,所以应当理解本发明能够用于任何类型的电路,包括一个单独的集成电路.
图2示出了具有封装10的另一个MCM模块.该MCM模块包括一个处理器集成电路24,一个或多个信号处理集成电路26(未示出)和信号通信链路20.处理器集成电路24和信号处理集成电路26通过通信链路20连接.通常,该MCM模块还可以具有封装10之外的连接到该封装内的集成电路24、26的各种端子,用于传输必须处理的信号或处理结果,但是为了清楚的缘故,附图中忽略了这些.通信链路20和最好还有集成电路24不能直接从封装10外访问.
处理器集成电路24包括处理单元240、非易失性写保护存储器242、版本号发送器244、多路转换电路246.写保护存储器242连接到处理单元240和版本号发送器.处理单元240和版本号发送器244连接到多路转换电路246,多路转换电路246连接到通信链路20。
信号处理集成电路26包括版本号存储器140、功能电路142、多路分解器260和控制电路262.通信链路20连接到功能电路142、控制电路262和多路分解器260的一个输入端.多路分解器260具有一个连接到版本号存储器140的输出端.功能电路142具有一个连接到版本号存储器140的输入端.
在运行中,在处理单元240和功能电路142之间交换信号,例如视频信号.处理单元240和功能电路142处理这些信号.它们的性能(例如,是否支持某种处理功能)依赖于写保护存储器242和版本号存储器140中的版本号.在相对于用于常规信号的其它时隙的预定时隙中,通过通信链路20,版本号发送器244将一个从写保护存储器242中拷贝的(或从写保护存储器的内容中计算的)版本号传输到信号处理集成电路24.例如在视频的情况下,版本号可以在消隐期间传输,例如垂直和/或水平消隐期间.在这个时隙中,多路转换电路246将这个信号传输到通信链路20.控制电路262检测这样一个时隙,并且指示多路分解器260将在这个时隙中接收的版本号拷贝到版本号存储器140.
当通信链路20是具有多个不同信号线并行的链路时,可以并行传输版本号位。一个或多个信号线可以用于传输一个时钟信号,该时钟信号时钟同步该版本号.在这个例子中,版本号发送器244也传输这个时钟信号,并且多路分解器260使用时钟信号提取该版本号。
在第一实施例中,当通信链路20上没有信号时,信号处理集成电路26的性能水平设置成最大性能.从而,当信号处理集成电路26用于没有版本控制的电路中时,假设它有最大的性能,而无需进一步的措施。
虽然已经根据时隙多路转换描述了图2的实施例,但是应当理解也可以使用其它形式的多路转换.例如,版本号可以多路转换为例如视频信息的信号中的一个水印,或使用频率或其它编码域多路存取多路转换技术.

Claims (10)

1、一种电路模块,包括第一和第二子电路和连接在第一和第二子电路之间的通信链路,两个子电路被设置成在运行期间通过通信链路传送信号;
-第一子电路包括一个用于存储版本号的版本号存储器,根据存储在版本号存储器中的版本号,该第一子电路提供一种性能,
-第二子电路包括一个写保护存储器和一个版本号控制电路,所述第二子电路被设置成通过通信链路,从该写保护存储器中传输用于版本号存储器的更新值,
其中第一子电路是一个信号处理电路,该信号处理电路具有输入端和/或输出端,用于接收和/或发送要被处理的输入信号或信号处理结果,性能确定用于处理所述信号和/或产生所述结果的处理能力,该输入端和/或输出端包括所述通信链路,通过所述链路,传送与所述输入信号和/或结果多路转换的版本号,以及
第一子电路包括一个控制电路,该控制电路被设置成以一种输入信号或结果的预定格式来检测一个预定时隙,并且被设置成将在所述时隙期间接收的来自所述输入端和/或输出端的数据拷贝到版本号存储器。
2、根据权利要求1所述的电路模块,其中该电路模块是一个多组件模块,包括一个封装,该封装包括在第一集成电路中的第一子电路和在第二集成电路中的第二子电路。
3、根据权利要求1所述的电路模块,其中所述版本号控制电路被设置为传送与在第一和第二子电路之间传送的常用操作信号进行多路转换的更新值。
4、根据权利要求3所述的电路模块,其中所述通信链路是一条连接到子电路的通信总线,所述第一子电路被设置成支持执行通过该通信总线接收到的命令,接收到的命令包括用于更新版本号存储器中的版本号的更新命令;该电路模块包括:
一个外部总线输入端;
其中,所述版本号控制电路是一个连接在所述外部总线输入端和所述通信总线之间的看门狗电路,看门狗电路被设置成有条件地将来自外部总线输入端的命令传送到通信总线,看门狗电路检测是否接收到更新版本号的更新命令,并且如果是这样,传输所述更新命令,使用来自写保护存储器的版本号替换更新命令中的版本号。
5、根据权利要求4所述的电路模块,其中所述第二子电路是包括一个CPU的处理器集成电路,第一子电路是一个不同于处理器集成电路的信号处理单元,CPU被设置成依赖于存储在写保护存储器中的版本号,提供一种性能。
6、根据权利要求5所述的电路模块,其中看门狗电路包括一个寄存器,该电路模块被设置成启动时将来自写保护存储器的版本号的一个拷贝写入到该寄存器中,看门狗电路使用来自寄存器的版本号替换更新命令中的版本号。
7、根据权利要求1所述的电路模块,其中输入信号或结果是一个视频信号,时隙是在所述视频信号中的一个消隐期间。
8、一个信号处理电路,包括:
-一个版本号存储器,用于存储一个版本号;
-运行电路,被设置成根据存储在写保护存储器中的版本号,提供具有一种性能的信号处理;
-一个输入端和/或输出端,用于接收和/或发送要由所述运行电路处理的输入信号或信号处理结果,
-一个控制电路,被设置成以一种输入信号或结果的预定格式来检测多路转换的数据,并且被设置成将在预定时隙期间接收的来自所述输入端和/或输出端的更新的版本号从写保护存储器拷贝到版本号存储器。
9、一种控制电路模块运行的方法,该方法包括:
-根据存储在版本号存储器中的版本号,提供第一子电路的一种性能水平;
-将来自一个写保护存储器的与第一子电路的常用操作信号多路转换的版本号从电路模块的第二子电路传送到版本号存储器;
-在时隙中由所述第一子电路将要处理的输入信号或信号处理的结果与版本号进行多路转换;以及
-以一种输入信号或结果的预定格式检测一个预定时隙,并且将在所述预定时隙期间接收的来自输入端和/或输出端的数据拷贝到版本号存储器。
10、根据权利要求9的一种控制电路模块运行的方法,该方法包括:
-通过一条通信总线,接收用于该电路模块的命令,并将这些命令分发到第一子电路;
-监视接收到的用于一个更新命令的命令,该命令指挥在版本号存储器中的版本号的更新,并且如果这样的话,传输所述更新命令到通信总线,由来自写保护存储器的版本号代替更新命令中的版本号。
CNB038202891A 2002-08-30 2003-07-31 版本可编程电路模块 Expired - Lifetime CN100504712C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP02078604.2 2002-08-30
EP02078604 2002-08-30

Publications (2)

Publication Number Publication Date
CN1934515A CN1934515A (zh) 2007-03-21
CN100504712C true CN100504712C (zh) 2009-06-24

Family

ID=31970380

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB038202891A Expired - Lifetime CN100504712C (zh) 2002-08-30 2003-07-31 版本可编程电路模块

Country Status (8)

Country Link
US (1) US7454188B2 (zh)
EP (1) EP1537464A2 (zh)
JP (1) JP2005537563A (zh)
KR (1) KR20050037467A (zh)
CN (1) CN100504712C (zh)
AU (1) AU2003253201A1 (zh)
TW (1) TW200414043A (zh)
WO (1) WO2004021178A2 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7461268B2 (en) * 2004-07-15 2008-12-02 International Business Machines Corporation E-fuses for storing security version data
GB2425193B (en) * 2005-04-14 2007-10-17 Nec Technologies Method of software updating and related device
CN101273365A (zh) 2005-09-30 2008-09-24 Nxp股份有限公司 处理模块的水印
KR100850209B1 (ko) * 2007-02-08 2008-08-04 삼성전자주식회사 전력을 효율적으로 관리할 수 있는 시스템 인 패키지반도체 장치 및 그에 따른 전력 관리 방법
WO2009156302A1 (en) * 2008-06-23 2009-12-30 Nxp B.V. Electronic device and method of software or firmware updating of an electronic device
DE102013216692A1 (de) 2013-08-22 2015-02-26 Siemens Ag Österreich Verfahren zur Absicherung einer integrierten Schaltung gegen unberechtigte Zugriffe
CN106973254B (zh) * 2016-01-14 2019-11-22 杭州海康威视数字技术股份有限公司 一种固件数据传输方法、装置以及一种数字监控系统
US10296434B2 (en) * 2017-01-17 2019-05-21 Quanta Computer Inc. Bus hang detection and find out

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5621650A (en) * 1989-10-30 1997-04-15 Advanced Micro Devices, Inc. Programmable logic device with internal time-constant multiplexing of signals from external interconnect buses
US5530753A (en) * 1994-08-15 1996-06-25 International Business Machines Corporation Methods and apparatus for secure hardware configuration
DE69527773T2 (de) 1995-05-18 2002-11-28 Hewlett Packard Co Schaltungsanordnung zur Überwachung der Benutzung von Funktionen in einem integrierten Schaltungkreis
DE69528449T2 (de) 1995-05-18 2003-07-03 Hewlett Packard Co Integrierte Halbleiterschaltungsanordnung zum Schutz mehrerer Hilfsmittel in einer elektronischen Einheit
US6239604B1 (en) * 1996-10-04 2001-05-29 U.S. Philips Corporation Method for inspecting an integrated circuit by measuring a voltage drop in a supply line of sub-circuit thereof
DE19712375A1 (de) * 1997-03-25 1998-10-01 Bosch Gmbh Robert Watchdog-Schaltung
DE10001648C2 (de) * 2000-01-17 2002-03-14 Infineon Technologies Ag Integrierte Schaltung mit mehreren Teilschaltungen
US6438737B1 (en) * 2000-02-15 2002-08-20 Intel Corporation Reconfigurable logic for a computer
EP1227385A3 (en) 2001-01-24 2005-11-23 Matsushita Electric Industrial Co., Ltd. Semiconductor integrated circuit
US6738934B2 (en) * 2001-01-29 2004-05-18 General Electric Company On-chip watchdog circuit
US7120427B1 (en) * 2001-03-19 2006-10-10 Cisco Systems Wireless Networking (Australia) Pty Limited CMOS wireless transceiver with programmable characteristics
US6779158B2 (en) * 2001-06-15 2004-08-17 Science & Technology Corporation @ Unm Digital logic optimization using selection operators
US6938177B1 (en) * 2001-12-19 2005-08-30 Sentient Sensors Llc Multi-chip module smart controller
US7082591B2 (en) * 2002-01-17 2006-07-25 Irvine Sensors Corporation Method for effectively embedding various integrated circuits within field programmable gate arrays
US7024654B2 (en) * 2002-06-11 2006-04-04 Anadigm, Inc. System and method for configuring analog elements in a configurable hardware device

Also Published As

Publication number Publication date
TW200414043A (en) 2004-08-01
JP2005537563A (ja) 2005-12-08
KR20050037467A (ko) 2005-04-21
US7454188B2 (en) 2008-11-18
AU2003253201A1 (en) 2004-03-19
CN1934515A (zh) 2007-03-21
US20050233724A1 (en) 2005-10-20
AU2003253201A8 (en) 2004-03-19
WO2004021178A2 (en) 2004-03-11
EP1537464A2 (en) 2005-06-08
WO2004021178A3 (en) 2004-04-22

Similar Documents

Publication Publication Date Title
US7890690B2 (en) System and method for dual-ported flash memory
US8417864B2 (en) Cascade-able serial bus device with clock and management and cascade methods using the same
KR100781926B1 (ko) 컴퓨터 시스템 및 그 제어 방법
US7529862B2 (en) System for providing access of multiple data buffers to a data retaining and processing device
US20080307157A1 (en) Method and system for updating firmware of microcontroller
JP6225431B2 (ja) マイクロプログラムを更新可能な光トランシーバ
CN1983230A (zh) 串行周边接口装置
CN100504712C (zh) 版本可编程电路模块
CN114035853B (zh) 具备spi接口的mcu引导系统及芯片
KR20080078977A (ko) Mmc 또는 sd 프로토콜을 사용하는 다수의 메모리장치들을 인터페이스하는 방법 및 시스템
US20080235428A1 (en) Method and system for dynamic switching between multiplexed interfaces
KR20020036717A (ko) 마이크로컴퓨터 및 그 제어 방법
US20210349843A1 (en) System component and use of a system component
US20110268256A1 (en) Communication Apparatus, Programmable Device Incorporated in the Apparatus, and Method of Controlling Program Writing of the Device
CN112148629A (zh) 用于在总线上寻址集成电路的方法和对应设备
JP3477306B2 (ja) 拡張入出力インターフェイス
EP1394682B1 (en) Data transfer control device, program and method of fabricating an electronic instrument
CN101261585A (zh) 更新微控制器的韧体的方法及系统
JP4663210B2 (ja) 半導体集積回路及びそれに内蔵された不揮発性メモリへの書き込み方法
US7640370B1 (en) Method and apparatus for controlling data transfer between EEPROM and a physical layer device
JP2002245428A (ja) 複数の機能を有する多機能カード、同カードに用いられる単機能チップ及び多機能カードの構成方法
EP2307974A1 (en) Method for transferring or erasing data in a master-slave environment
US5916312A (en) ASIC having flexible host CPU interface for ASIC adaptable for multiple processor family members
KR20060087038A (ko) 마이크로컨트롤러 시스템 및 그 롬 데이터 프로그램 방법
US20030093594A1 (en) Apparatus and method for controlling block signal flow in a multi digital signal processor configuration from a shared peripheral direct memory controller to high level data link controller

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: NXP CO., LTD.

Free format text: FORMER OWNER: KONINKLIJKE PHILIPS ELECTRONICS N.V.

Effective date: 20070810

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20070810

Address after: Holland Ian Deho Finn

Applicant after: NXP B.V.

Address before: Holland Ian Deho Finn

Applicant before: Koninklijke Philips Electronics N.V.

C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: YINGWEN SASI CO., LTD.

Free format text: FORMER OWNER: KONINKL PHILIPS ELECTRONICS NV

Effective date: 20120116

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20120116

Address after: California, USA

Patentee after: INVENSAS Corp.

Address before: Holland Ian Deho Finn

Patentee before: NXP B.V.

CX01 Expiry of patent term

Granted publication date: 20090624

CX01 Expiry of patent term