SU993239A1 - Устройство дл сопр жени ЭВМ с каналами св зи - Google Patents

Устройство дл сопр жени ЭВМ с каналами св зи Download PDF

Info

Publication number
SU993239A1
SU993239A1 SU813323812A SU3323812A SU993239A1 SU 993239 A1 SU993239 A1 SU 993239A1 SU 813323812 A SU813323812 A SU 813323812A SU 3323812 A SU3323812 A SU 3323812A SU 993239 A1 SU993239 A1 SU 993239A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
group
elements
Prior art date
Application number
SU813323812A
Other languages
English (en)
Inventor
Валерий Иванович Финаев
Наталья Артуровна Цират
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU813323812A priority Critical patent/SU993239A1/ru
Application granted granted Critical
Publication of SU993239A1 publication Critical patent/SU993239A1/ru

Links

Landscapes

  • Selective Calling Equipment (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть испольвовано дл  сопр жени , например, удаленных терминальных устройств в ЭВМ.
Известно устройство дл  сопр жени  ЭВМ с канал 1ми св зи, содержащее буферный регистр соедо1ненный с коммутатором каналов св зи, регистр .адреса каналов св зи, выход которого соединен с входом дешифратора адреса каналов св зи, блок управлени  устройством, выход которого соединен с блоком контрол , первый вход которого соединен с выходом деигафратора адреса канала св зи, а второй с выходом буферного регистра, регистр-имитатор байта канала, первый вход которого соединен с клавишным набирателем кода байта, а второй - . с выходом блока местного управлени  регистра-имитатора байта, канала, вход и выход регистра-имитатора байта канала подключены к выходу и входу коммутатора каналов св зи, один из выходов блока управлени  соединен с первым входом элемента И, второй вход которого соединен с выходом дешифратора адреса каналов св зи, таход элемента И соединен с первым входом собирательной схемы, вторс
вход которой соединен с выходом блока контрол  устройства, а выход собирательной схемл соединен с входом блока местного управлени  регистра-имитатора байта канала flj.
Однако в устройстве коммутатор провер етс  программой диагностики отказов только по одному входу и выходу , что снижает надежность уст10 ройства; блоком управлени  затрачиваетс  одно и тоже врем  на опрос всех каналов св зи, по которым осуществл етс  св зь ЭВМ через данное устройство сопр жени  с удалением
15 терминальным оборудованием. .Причем возможна ситуаци , когда не на всех терминалах имеетс  дл  ЭВМ информаци , т.е. блок управлени  опрашивает одно и то же врем  терминалы с
20 информацией и без информации. Это существенно снижает врем  доставки информации или быстродействие устройства .
Наиболее близким к предлагаемому
25 по технической сущности  вл етс  устройство дл  сопр жени  электронной вычислительной машины с каналами св зи, содержащее первые, вторые и третий элементы И, первые и вто30 рые элементы ИЛИ, коммутатор, буферный регистр, элемент НЕ, блок контр л , дешифратор и регистр адреса, блок управлени  и блок местного управлени  регистром-имитатором, клавишный набиратель кода, регистримитатор канала, первые входы которого соединены с выходами клавишног набирател  кода байта, а вторые вхо ды - с выходами блока местного упра лени  регистром-имитатором, причем первые входы и выходы устройства соединены соответственно с первыми входами первых элементов И и с выходами третьих элементов И, первые входы которых соединены с соответст вующими первыми выходами коммутатор и первыми входами вторых элементов И, а вторые входы соединены с вторы ми входами первых элементов И и выходом элемента НЕ, выход которого соединен с первым выходом блока управлени  и вторыми входами вторых элементов И, выходы первых и вторых элементов И соединены с входами соответствующих элементов ИЛИ, выходы которых соединены с первыми вход ми коммутатора, вторые вход и выход которого соединены с первым выходом и третьим входом регистра-имитатора канала, третьи входы и выход соединены с первыми выходами и входом буферного регистра, вторые входы и выход которого соединены со ответственно с информационным входо И выходом устройства дл  сопр жени  а третьи вход и выход соединены соответственно с вторым выходом блока управлени  и первым входом блока контрол , выход которого соединен с третьим входом устройства дл  сопр жени  и с первым входом второго элемента ИЛИ, второй вход - с первым выходом дешифратора адреса, а третий выход - с третьим выходом блока управлени , выход которого соединен с третьим входом устройства дл  сопр жени , четвертый выход соединен с входом регистра адраса , вход которого соединен с входом дешифратора адреса, вторые выходы которого соединены с четвертыми входами коммутатора, а третий выход дешифратора адреса соединен с п тым входом коммутатора и первым входом четвертого элемента И второй вход которого соединен с п т выходом блока управлени , а выход с вторым входом второго элемента ИЛИ, выход которого соединен с входом блока местного управлени  регистром-имитатором 2 З. Недостаток известного устройства состоит в,низком быстродействии, обусловленным затратами времени устройства на установление соединени  с терминалош, не готовым к обмену,. Цель изобретени  - повьпиение быстродействи  устройства. Указанна  цель достигаетс  тем, что в устройство, содержащее три группы элементов И, группу элементов ИЛИ, коммутатор., буферный регистр, блок управлени , регистр, клавишный набиратель кода, элемент НЕ, дешифратор и блок контрол , причем первые входы элементов И первой группы соединены с группой информационных входов устройства, выходы - с первыми входами соответствующих элементов ИЛИ группы, а вторые входы с выходом элемента НЕ и первыми входами элементов И второй группы,выходы которых соединены с группой выходов устройства, а вторые входы с первыми входами элементов и третьей группы и группой выходов коммутатора , перва  группа входов которого соединена с выходами элементов ИЛИ группы, вторые входы которых соединены с выходами соответствующих элементов И третьей группы, вторые входы которых соединены с входом элемента НЕ и первым выходом блока управлени , второй вход которого соединен с входом задани  режима устройства, выход клавишного наСи- , рател  кода соединен с первым входом регистра, второй вход и первый выход которого подключены соответственно к первым выходу и входу коммутатора , вторым входом и выходом соединенного соответственно с первыми выходом и входом буферного регистра, вторые вход и выход которого соединены соответственно с информационным входом и информационным выходом устрой dTBa, а третий выход череэ блок контрол  - с контрольным выходом устройства, введены группа детиифраторов , группа триггеров, триггер и генератор импульсов, причем входы дешифраторов группы соединены с группой информационных входов устройства, а первые и вторые выходы соответственно - с единичными и нулевыми входами соответствующих триггеров группы, выходы которых подключены к группе входов блока управлени , группа выходов которого соединена с второй группой входов коммутатора, второй выход блока управлени  подключен к третьему входу коммутатора и череэ генератор импульсов к третьему входу регистра, второй выход которого соединен с входом дешифратора , подключенного первым и вторым выходами соответственно к единичному и нулевому входам триггера, выход которого соединен с вторым входом блока управлени . Блок управлени  содержит группу элементов ИЛИ, группу элементов И, три элемента ИЛИ, три элемента И,
генератор импульсов, даиифратор команд , распределитель импульсов и два триггера, причем вход дешифратора команд соединен с первым входом блока, а выходы соединены с соответствующими входами первого и второго триггеров, выход первого триггера соединен с первыми входами первых элементов И и ИЛИ и элементов ИЛИ группы и с первым выходом блока, вторые входы элементов ИЛИ группы и первого элемента ИЛИ подключены соответственно к группе входов блок и второму входу блока-, а выходы - сответственно к первым входам элементов И группы и второго элемента И, вторые входы которых соединены с соответствующими выходами распределител  импульсов, а выходы - соответственно с группой входов и выходом второго элемента ИЛИ и группой выходов и вторым выходом блока, инверсный выход второго элемента ИЛИ подключён к первому входу тре .тьего элементна И, выход третьего элемента ИЛИ соединен с входом распределител  импульсов, а два входа соединены соответственно с выходами первого и третьего элементов И, вторыми входами подключенных к выходу генератора импульсов, третий вход третьего элемента И соединен с выходом второго триггера.
На фиг.1 представлена блок-схема устройства; на фиг.2 и 3 - функциональные схемы блока управлени  и коммутатора.
Устройство содержит (фиг.1) вход 1 первой группы входов устройства, элементы И 2 первой группы, дешифратор 3 группы, триггеры 4 группы, блок 5 управлени , коммутатор б, элементы ИЛИ 7 группы, элементы И 8 и 9 третьей и второй групп, выходы 10 группы выходов устройства, элемент ЙЕ 11, триггер 12, дешифратор 13, регистр 14, клавишный набиратёл кода 15, генератор 16 импульсов, : буферный регистр 17, второй вход 18 устройства, первый выход 19 устройства , блок 20 контрол  (например, по четности), второй выход 21 и первый вход 22 устройства.
Блок 5 управлени  содержит (фиг.2) входы 23 группы входов блока , в торой вход 24 блока, элементы ИЛИ 25 группы, первый элемент ИЛИ 26, первый элемент И 27, первый триггер 28, первый выход 29, элементы И 30 группы, второй элемент И 31, распределитель 32 импульсов, выходы 33 группы выходов блока, второй выхо  34 блока, второй эле мент-ИЛИ 35, третий Элемент И 36, второй триггер 37, дешифратор 38 команд , первый вход 39 блока, генератор 40 импульсов, третий элемент ИЛИ 41.
Коммутатор 6 содержит (фиг.З) . входы 42 второй группы входов коммутатора , элементы И 43 первой группы , элементы И 44 второй группы, входы 45 первой группы входов коммутатора , первый вход 46 коммутатора , первый элемент И 47, третий вход 48 коммутатора, второй элемент И 49, второй вход 50 коммутатора, выходы 51 группы выходов коммутатора, первый и второй выходы 52 и 53 комму- татора и элемент ИЛИ 54. По входу I,и выходу lOj (,...n) осуществл етс  св зь с i-M терминальным устройством . По входу 18, выходу 19 и вхрду 22 осуществл етс  св зь устройства с интерфейсным канатом ЭВМ.
Устройство работает следующим образом .
Пусть на первом терминальном устройстве возникает информаци  дл  ЭВМ. В этом случае данный терминал посылает команду Начало текста (Н) на вход 1. Эта команда поступает на входы дешифратора 3 и элемента И 2. Дешифратор 3 срабатывает на кодовую комбинацию Н и с его первого выхода поступает имг пульс на единичный вход триггера 4, с выхода которого сигнал поступает на вход 23 блока 5 управлени . Сигнал с выхода элемента ИЛИ 25 поступает на вход элемента И 30. Так как в исходном состо нии на выходе 29 блока 5 нет потенцигша, то на выходе элемента НЕ 11 есть потенциал, и, следовательно, команда Н пройдет через элемент И 2., и ИЛИ 7-, на вход 45 коммутатора 6, но учитыва , что элемент И 43, закрыт, то данна  команда в буферный регистр 17 не поступает . Таким образом, осуществл етс  запоминание триггером 4 факта наличи  сообщени  у терминального устройства, соединенного по входу 1 и выходу 10 с устройством.
Аналогичным образом запоминаетс  в триггерах 4 наличие информации от других терминальных устройств. От ЭВМ по входу 22 устройства поступает команда X, разрешающа  прием информации от терминалов в ЭВМ.
Команда X поступает на вход дешифратора 38, который дешифрирует
и на его выходе по вкоманду
л етс  потенциал, вызывающий переключ ение триггера 37, который запоминает команду и выдает, с единичного
выхода потенциал на вход элемента И 36. Так как все элементы И 30 и 31 заперты, то сигнал на инверсном выходе элемента ИЛИ 35 открывает элемент И 36 и импульс генератора 40

Claims (2)

  1. через элемент ИЛИ 41 поступает на распределитель 32. Распределитель 32 срабатывает и на его первом выходе по вл етс  потенциал, открывающий элемент И 30. Сигнал с выхода элемента И 30 запирает элементы ИЛИ 3 и И 36 и подача импульсов генератор 40 на распределитель 32 прекращаетс  на врем  обмена информацией терм нала и ЭВМ. Кроме этого, потенциал с выхода элемента И 30 через выход 33 и вход 42 открывает элементы И 44 и И 43. При этом устанавливаетс  св зь терминала, подсоединенного к входу 1 и выходу 10-, , че рез буферный регистр 17 с ЭВМ. От ЭВМ на вход 18 поступает команда Запрос, котора  через буферный регистр 17, вход 50 коммутатора б, элемент И 44, выход 51 и открытый элемент И 9 по выходу 10-| устройств поступает в терминал и терминал начинает передавать информацию в. ЭВМ Информаци  с входа 1 через элемент И 2, элемент ИЛИ 7, вход 43 элемент И 43-) , элемент ИЛИ 54 и буферный регистр 17 с выхода 19 по ступает в ЭВМ, Когда на вход 11 поступает от терминала команда К нец текста (К), дешифратор 3., дешифрирует ее и выдает сигнал на нулевой вход триггера 4. Триггер перебрасываетс  в нулевое состо ние , л элемент И ЗО-i закрываетс . На выходе элемента ИЛИ 35 по вл ет с  единичный потенциал, который от крывает элемент И 36. Импульс гене тора 40 проходит через элементы И и ИЛИ 4-, на вход распределител  32 на втором выходе которого по вл етс  потенциал, подающийс  на вход элемента И ЗО. Так как триггер находитс  в нулевом состо нии, то на выходе элемента И 302 будет нулевой потенциал, а на вход распределител  32 поступает очередной им пульс генератора 40, который переключает распределитель 32 и на его третьем выходе по вл етс  потенциал . . Далее устройство работает, как описано выше: если триггер 4 канал в единичном состо нии - осуществл  етс  подсоединение канала к ЦВМ, если триггер канала в нулевом состо нии - соединени  не происходит. . Дл  обращени  оператора к ЭВМ в устройстве предусмотрен клавишный набиратель 15 кода, на котором набираетс  код Начало текста,- который вводитс  в регистр 14, затем дешифрируетс  дешифратором 13, причем импульсом с первого выхода дешифратора 13 триггер 12 переводитс  в единичное состо ние. Потенциал с единичного выхода тригге ра 12 подаетс  на вход 24. Если пр опросе распределителем 32 элементов и 30 и 31 на входе 24 есть потенциал , то при по влении потенциала на последнем выходе распределител  32 сигнал через элемент И 31 и элемент ИЛИ 35 закрывает элемент И 36 Н5 врем  обмена информацией оператора через клавишный набиратель 15 кода с ЭВМ. Контроль цепей коммутатора 6 и регистра 7 происходит следующим образом . Блок 20 вы вл ет ошибки, возникающие в регистре 17, и выдает сигнал ошибки на выход 21 к регист-% ру прерывани  ЭВМ дл  перехода к диагностическим программам. От ЭВМ по входу 22 подаетс  команда Режим контрол  , котора  в дешифраторе 38 дешифрируетс  и на втором выходе дешифратора 38 по вл етс  импульс , перевод щий триггер 28 в единичное состо ние. На выходе 29 по вл етй  потенциал, который открывает элемент И 27, а на выходе элемента НЕ 11 исчезает потенциал и тем самым элементы И 2 и 9 будут заперты , а входы 1; и выходы 10,, будут отключены от ЭВМ. Генератор 40 через элементы И 27 и ИЛИ 41 переключает распределитель 32 и поочередно устанавливаютс  цепи дл  контрольного режима. Организуютс  цепи от ЭВМ на цепи через вход 18, буферный регистр 17, вход 50 коммутатора6, элемент И 44, выход 51 коммутатора 6, элемент И .8, элемент ИЛИ 7, вход 45 коммутатора 6, элемент И 43, элемент ИЛИ 54, выход 53 коммутатора б, буферный регистр 17, выход 19 в ЭВМ. Этим процессом, сравнива  переданный и прин тый сигнал, ЭВМ контролирует работоспособность цепи. Таким образом осуществл етс  контроль всех цепей по мере переключени  распределител  32, По окончанию процесса контрол  ЭВМ выдает на вход 22 команду Конец св зи, котора  дешифрируетс  дешифратором 38. На его третьем выходе По вл етс  потенциал и триггер 28 сбрасываетс  в исходное нулевое , состо ние. Таким образом, предлагаемое устройство имеет более высокое быстродействие за счет снижени  потерь времени на опрос терминалов, не готовых к обмену, причем, чем выше скорость передачи по каналам между ЭВМ и терминалами, тем более сказываетс  эффективность устройства. Формула изобретени  1. Устройство дл  сопр жени  ЭВМ с каналами св зи,, содержащее три группы элементов И, группу элементов ИЛИ, коммутатор, буферный
    регистр, блок управлени , регистр., клавишный набиратель кода, элемент НЕ, дешифратор и блок контрол , причем первые входы элементов И первой группы соединены с группой информационных входов устройства, выходы с первыми входами соответствующих элементов ИЛИ группы, а вторые входы - с выходом элемента НЕ и первыми входами элементов И второй группы, выходы которых соединены с группой информационных выходов устройства, а вторые входы - с первыми входами элементов И третьей, группы и группой выходов ко1«мутатора, перва  группа входов которого соединена с выходами элементов ИЛИ группы, вторые входа которых соединены с выходами соответствующих элементов И третьей группы , вторые входы которых соединены с входом элемента НЕ.и первым выходом блока управлени , второй вход которого соединен с входом задани  режима устройства, выход клавишного набирател  кода соединен с первым входом регистра, второй вход и первый выход которого подключены соответственно к первым выходу и входу коммутатора, вторым входом и выходом соединенного соответственно с первыми выходом.и входом буферного регистра , вторые вход и выход КОТОРОГО соединены соответственно с информационным входом и информационным выходом устройства, а третий выход через блок контрол  - с контрольнЕЛМ выходом устройства, о .т л и ч а ющ е е с   тем, что, с целью повышени  быстродействи  устройства, в него введены группа дешифраторов, группа триггеров, триггер и генератор импульсов, причем входы дешифраторов группы соединены с группой информационных входов устройства , а первые и вторые выходы - соответственно с единичными и нулевыми входами соответствующих триггеров группы, выходы которых подключены к группе входов блока управлени , группа выходов которого соединена с второй группой входов коммутатора, второй выход блока управлени  подключен к третьему входу коммутатора
    и через генератор импульсов к .третьему входу, регистра, второй выход которого соединен с входом дешифратора , подключенного первым и вторым выходами соответственно к единичному и нулевому входам триггера, выход которого соединен с вторым. входом блока управлени .
  2. 2. Устройство.по П.1, о т л и чающеес  тем, что блок уп0 равлени  содержит группу элементов ИЛИ, группу элементов И, три элемента ИЛИ, три элемента И, генератор импульсов, дешифратор команд, распределитель импульсов и два триг5 гера, причем вход дешифратора команд iсоединен с первым входом блока, а выходы соединены с соответствующими входами первого и второго триггеров , выход первого триггера сое0 динен с первыми входами первых элементов И и ИЛИ и элементов ИЛИ группы и с первым выходом блока, вторые входы элементов ИЛИ группы и .первого элемента ИЛИ подключены соответственно к группе входов блока
    5 и второму входу блока, а выходы соответственно к первым входам элементов И группы и второго элемента И, вторые входы которых соединены с соответствующими выходами распре0 делител  импульсов, а выходы - соответственно с группой входов и входом второго элемента ИЛИ и группой выходов и вторым выходом блока., инверсный выход второго элемента ИЛИ
    5 подключен к первому входу третьего элемента И, выход третьего элемента ИЛИ соединен с входом распределител  импульсов, а два входа соединены соответственно с выходами первого и
    0 третьего элементов И, вторыми входами подключенных к выходу генератора импульсов, третий вход третьего элемента И соединен с выходом второго триггера.
    5
    Источники информации, прин тые во внимание при экспертизе
    1.Авторское свидетельство СССР 401996, кл. G Об F 9/00, 1973.
    2.Авторское свидетельство СССР № 628490, кл. G 06 F 9/00, 1977
    0 ( прототип)
SU813323812A 1981-08-10 1981-08-10 Устройство дл сопр жени ЭВМ с каналами св зи SU993239A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813323812A SU993239A1 (ru) 1981-08-10 1981-08-10 Устройство дл сопр жени ЭВМ с каналами св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813323812A SU993239A1 (ru) 1981-08-10 1981-08-10 Устройство дл сопр жени ЭВМ с каналами св зи

Publications (1)

Publication Number Publication Date
SU993239A1 true SU993239A1 (ru) 1983-01-30

Family

ID=20971479

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813323812A SU993239A1 (ru) 1981-08-10 1981-08-10 Устройство дл сопр жени ЭВМ с каналами св зи

Country Status (1)

Country Link
SU (1) SU993239A1 (ru)

Similar Documents

Publication Publication Date Title
US3842405A (en) Communications control unit
GB1448114A (en) Test set controlled by a remotely positioned digital computer
US3538256A (en) Keyboard signalling system
SU993239A1 (ru) Устройство дл сопр жени ЭВМ с каналами св зи
GB831714A (en) Error detecting system for telegraph transmission
FI65679C (fi) Fjaerregleringsmottagare av raeknartyp med brusimmunitetssystem
US3284771A (en) Circuit arrangement for ascertaining faulty telegraph symbols
US2434681A (en) Remotely controlled electrical calculator
JPS63108828A (ja) デイジタル回線の監視方法
US3701864A (en) Automatic measuring system for a group of telecommunication circuits
SU960892A1 (ru) Комплексное телемеханическое устройство
SU1287185A1 (ru) Устройство дл дистанционного управлени
SU980027A1 (ru) Устройство автоматического контрол электронных систем
KR930006032B1 (ko) 공통선 신호방식 메세지 전달부의 레벨 3기능 구현을 위한 메세지 입출력전담보드
SU822225A2 (ru) Устройство дл приема сигналов
US3612844A (en) Data transmission system
SU1474664A2 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
JPH0258441A (ja) 2線式双方向ディジタル伝送方式
SU828438A1 (ru) Устройство оперативной коммутацииКАНАлОВ СВ зи
SU968798A1 (ru) Устройство дл сопр жени
SU1152015A1 (ru) Система телемеханики
SU922715A1 (ru) Устройство дл ввода информации
SU1434557A1 (ru) Устройство дл коммутации каналов передачи данных
SU966682A1 (ru) Устройство дл ввода информации
SU1513493A1 (ru) Устройство дл сигнализации о работе рассредоточенных объектов