SU991591A1 - Формирователь импульсов - Google Patents
Формирователь импульсов Download PDFInfo
- Publication number
- SU991591A1 SU991591A1 SU802959825A SU2959825A SU991591A1 SU 991591 A1 SU991591 A1 SU 991591A1 SU 802959825 A SU802959825 A SU 802959825A SU 2959825 A SU2959825 A SU 2959825A SU 991591 A1 SU991591 A1 SU 991591A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- trigger
- level
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
(54) .ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
1
Изобретение относитс it областиимпульсной техники, и может найти применьиие в устройствах, где необходимо форми-. росание многа| азной последовательности пр моугольных импульсов, разделенных во времени. и возможностью их независимого регулировани в широком диапазоне.
Известен формирователь импуЛьсов, содержащий счетный триггер, выходы которого соединены с его входом через поо-, ледовательно включенные элементы И и ИЛИ 1 .
Однако известный формирователь не обеспечива€}т раздельного управлени дли- , тельностью импульса и паузы выходной . , последовательности.
Наиболее; близким к изобретению техническим решением вл етс формирователь импульсов с П-каналами формировани , содержаший регистр сдвига, вход20 синхронизации которого подключен к источнику тактовых импульсов, один вход управлени - к управл к 1пей шине, а другой Вход управлени - к выходу элемента
ИЛИ-НЕ, элементы И, и переключатели, подключенные к выходам регистра сдвига, а также комбинационную цепь обратной св зи t 3
Известный формирователь обеспечивает раздельную регулировку с помощью переключателей длительностей импульсов и пауз в выходных последовательност х, однако не обеспечивает формировани многофазной последовательности с независимой регулировкой.
Целью изобретени вл етс расшир&ние функциональных возможностей за счет формировани многофазной периодической последовательности с независимой регули. ровкой.
Claims (2)
- Поставленна цель достигаетс тем, что в формирователь импульсов с Vi каналами формировани , содержащий регистр сдвига, вход синхронизации .которого подключен к источнику тактовых импульсов, один вход управлени - к управл ющей шине, а другой вход упр.а15Л01Ш - к выходу элемента ИЛИ-КП, улемснт. И и 399i переклк чатели, подключенный к выходам регистра сдвига, введены в каждую из И фаз введены ( п-1) входовые элементы ИЛИ-НЕ, и t) триггеры, входы сброса которых подключены к источнику тактовых импульсов, входы синхронизации соедин&ны с соответствующими переключател ми, пр мые выходы подключены ко входам элемента ИЛИ-НЕ, инверсныевыходы через элементы И соединены с первыми входами соответствующих (п-1) входовЫх элементов ИЛИ-НЕ, а информационные входы D - триггера каждого канала св заны со вторыми входами срответствующих элементов И и с выходом (П-1) входового элемента ИЛИ-НЕ последующего канала , а также с другими входами (п-1) вхо довых элементов ИЛИ-НЕ всех каналов, кроме данного и последующего., На чертеже изображена схема устройства дл формировани импульсов. Схема состоит из источника 1 тактовы импульсов, регистра 2 сдвига, Б-триггеро 2 - 2у переключателей 3-6, D - тригг&ров 7-10,элементов И 11-14 (п-1) ВХОДОВЫХ элементов ИЛИ-НЕ 15-18 и элемента.ИЛИ-НЕ 19. Входы синхрониза1ШИ триггеров регистра 2 сдвига подклкьчсны к выходу источника 1 импульсов, вход управлени - вход первого триггера 2 подключен к источнику напр жени логической I (к управл ющей шине). Выходы триггеров 2 - 2j через многопозиционные переключатели 3-6, одноименные неподвижные контакты котор ых объединены , подключены ко входам синхронизации 1)- триггеров 7-1Q. Пр мые выходы)триггеров 7-10 соединены со входами элемента ИЛИ-НЕ 19, выход которого св зан с цеп ми сброса триггеров 2 - 2 регистра 2 сдвига. Инверсные выходы ) - триггеров 7-10 соединены соответственно с первыми входами элементов 11-14 Выход (п-1) входового элемента ИЛИ-НЕ каждой фазы соединен с вторым входом элемента И и 3) триггера следующей фазы, а также со входами (п-1) входовых элементов ИЛИ-НЕ остальных фаз, образу кольцевую схему, на выходе одной фазы которой устанавливаетс 1, а на выходах остальных фаз О. Устройство работает следующим образом . В исходном состо нии триггеры .2j- 2 регистра сдвига, а также D- триггеры 7-10 установлены в состо ние О. Пусть уровень 1 установлен на выходе элемен та ИЛИ-НЕ 18. Тогда на D- вход тригге ра 7 полоетс уровень 1, на D- входы 4 триггеров 8-iO - уровни О. На выходах элементов 12-14 устанавливаютс уровни О, на выходе элемента 11 - уровень I.На входы синхронизации - триггеров -Ю с соответствующих выходов регистра 2 сдвига поступают уровни О,на схеме с выходов триггеров 2, 2,,, 2 2. При поступлении импульсов на шину синхронизации триггеров 2. - 2, регистра 2 начинаетсдвига от источника импульсов с процесс заполнени регистра 2 сдвига ОЯ- источника напр жени логической I. При переключении триггера 2, , уровень 1 с его выхода поступает на вход синхронизации Э - триггера 7 через переклк чатель 3. В- триггер 7 переключаетс в состо ние 1, так как на его D - вход подаетс уровень с выхода элемента ИЛИ-НЕ 18, а на и.-вход - разрещающий уровень с выхода источника 1. Уровень О с инверсного выхода D- триггера 7 поступает на вход элемента 11, в результате на его выходе устанавпиваетс уровень О. На выходах элемента 15 устанавливаютс , таким образом, уровни О и на его выходе по вл етс уровень 1, который поступает на вход элемента ИЛИ-НЕ 18 и устанавливает на его выходе-уровень О. Одновременно уровень 1 с пр мого выхода D- триггера 7 поступает на вход элемента 19, и по вл ющийс на его выходе уровень О устанавливает триггерт.1 2 - 22регистра сдвига в исходное состо ние. 13- триггер 7 возвращаетс в исходное состо ние О после окончани импульса поступак щего с выхода источника 1 импульсов на его Я-вход. Процесс заполнени регистра сдвига начинаетс снова с приходом сле дующего импульса от генератора 1 импульсов . Однако при по влении уровн 1 на выходе триггера 2„ регистра 2 сдвига , переключени Т5 - триггера 7 не происходит , так как на его Т)- вход поступает уровень О с выхода элемента И/ШНЕ 18. С переключением триггера 2 регистра сдвига уровень I с его выхода поступает через переключатель 4 ьг -вход синхронизавди Т)- триггера 8, вход котЬрого поступает уровень 1 с вь1хода элемента 15, на R- вход - уровень I от источника 1 импульсов. D- триггер 8 переключаетс в состо ние 1, вызыва перею1ючение элементов кольцевой схемы в новое состо ние, в результате на выходе элемента 16 устанавливаетс уровень 1. Одновременно происходит сбрсх; триггеров 2 регистрг сдвига уровнем О с выхода эл(меттт8 ПЛИ ,. HE 19,на вход которого подаетс уровень JL с пр мого выхода Т) - триггера 8. С окончаввем импульса, поступающего от источника 1 импульсов, tl- триггер 8 возвращаетс в исходное состо5шие. (Лга- санный процесс повтор етс , уровень 1 по вл етс последовательно на выходах элементов IS-18 с длитёюэнбстью мпупь сов, определ емой положени$1ми переключателей 3-6. Устройство обладает высокой функонональной надежностью, обусловленной отсут ствием, опасных сост заиий элементов схемы. Устройство позвол ет получить периодическую последовательность импульсов , использу относительно малое колич& ство элементов схемы. Временна стабиль ность формируемой импульсной последовательности определ етс стабильностью чао тоты следовани генератора импульсов. Формула изобретени Формирователь импульсов с каналами формировани .содержаошй регистр сдви;га ,вхор синхронизации которого подключен к источнику тактовых импульсов, один вход управлени - к управл5пощей щине, а другой вход управлени - к выходу элемента { ЛИ-НЕ, элементы И и Dl переключатели, подключенные к выходешс регистра сдвига, отличающийс тем, что, с целью расишрен й функпистапьг ных возможностей за счет формировани многофазной период1(ческой последовательности с независимой регулировкой, в кал дую из VI фаз введены (И-1) вхоцовые элементы ИЛИ-НЕ и XI- триггеры, входы сброса которых подключены к источнику тактовых импульссж, входы синхронизации соединены с соответствующими п юк ючотел ми , пр мые выходы подкшрчены к BXCV дам элемента ИЛИ-НЕ, ш{версные выходы через соответствующие элементы И св заны с первыми входами (-1) входовых з{ ементов ИЛИ-НЕ, а ивформашЕонные входы 1 - триггера каждого канала св заны со вторыми входами соответствующих элементоъ И и с вых аом (и -1) входового элемента ИЛИ-НЕ оспедуюшегр канала , а также с другими входами (И -1) ; входовых элементов ИЛИ-НЕ всех каналов , кроме данного и последутошего. Источники инфорлацщ, прин тые во внимание при экспертизе 1.Авт чзское свидетельство СССР Nb 374722, кл. Н 03 К 5/01, 1970. . ,
- 2.Пал, А. Генератор псевдослучайной последовательности с программщ}уемой длиной. - Электроника, 1979, М« 21, с. 72.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802959825A SU991591A1 (ru) | 1980-07-24 | 1980-07-24 | Формирователь импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802959825A SU991591A1 (ru) | 1980-07-24 | 1980-07-24 | Формирователь импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU991591A1 true SU991591A1 (ru) | 1983-01-23 |
Family
ID=20909556
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802959825A SU991591A1 (ru) | 1980-07-24 | 1980-07-24 | Формирователь импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU991591A1 (ru) |
-
1980
- 1980-07-24 SU SU802959825A patent/SU991591A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU991591A1 (ru) | Формирователь импульсов | |
SU1166089A1 (ru) | Генератор последовательности чисел | |
SU1437972A1 (ru) | Генератор псевдослучайных последовательностей | |
SU911695A1 (ru) | Формирователь псевдослучайных М-последовательностей | |
RU2074512C1 (ru) | Формирователь импульсной последовательности | |
SU1437973A1 (ru) | Генератор псевдослучайной последовательности | |
SU1497709A1 (ru) | Формирователь линейно-частотно-модулированных сигналов | |
SU1171956A1 (ru) | Умножитель частоты | |
SU767747A1 (ru) | Устройство дл формировани синхроимпульсов | |
SU1259510A1 (ru) | Устройство дл формировани последовательных сложных сигналов | |
SU868962A1 (ru) | Устройство дл управлени двухфазным асинхронным электродвигателем | |
SU838945A1 (ru) | Устройство дл формировани опорногоСигНАлА | |
SU1525636A1 (ru) | Логический пробник | |
SU896738A1 (ru) | Устройство дл управлени многофазным преобразователем | |
RU2267221C1 (ru) | Цифровое устройство фазовой синхронизации | |
SU748828A1 (ru) | Генератор м-последовательностей | |
SU613504A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU959253A1 (ru) | Цифровое фазосдвигающее устройство | |
SU1365071A1 (ru) | Цифровой генератор | |
JPH0831854B2 (ja) | バイポーラパルス発生装置 | |
SU1083347A1 (ru) | Устройство управлени синхронным фильтром | |
SU976493A2 (ru) | Генератор двоичных последовательностей | |
SU1550606A2 (ru) | Формирователь опережающего синхросигнала | |
SU1511851A1 (ru) | Устройство дл синхронизации импульсов | |
SU1256159A1 (ru) | Генератор псевдослучайных чисел |