SU987631A1 - Делительное устройство - Google Patents

Делительное устройство Download PDF

Info

Publication number
SU987631A1
SU987631A1 SU802982461A SU2982461A SU987631A1 SU 987631 A1 SU987631 A1 SU 987631A1 SU 802982461 A SU802982461 A SU 802982461A SU 2982461 A SU2982461 A SU 2982461A SU 987631 A1 SU987631 A1 SU 987631A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
adder
signal
quad
Prior art date
Application number
SU802982461A
Other languages
English (en)
Inventor
Александр Федорович Гришков
Игорь Георгиевич Дорух
Анатолий Васильевич Маргелов
Original Assignee
Предприятие П/Я А-3565
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3565 filed Critical Предприятие П/Я А-3565
Priority to SU802982461K priority Critical patent/SU987635A1/ru
Priority to SU802982461A priority patent/SU987631A1/ru
Application granted granted Critical
Publication of SU987631A1 publication Critical patent/SU987631A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

Изобретение относится к электрическим делительным устройствам и может быть использовано в аналоговых вычислительных машинах.
Известно устройство для деления 5 напряжений, содержащее функциональные преобразователи и блоки деления [1 ].
Однако это устройство имеет низ- _ кую точность работы. 'θ
Наиболее близким к предлагаемому является делительное устройство, содержащее квадратор, блок сравнения, умножители [2 ].
Недостатком устройства является 15 его сложность и сравнительно низкая точность работы.
Цель изобретения - упрощение и повышение точности.
Указанная цель достигается тем, что в делительное устройство, содержащее первый квадратор и блок сравнения, вход квадратора является первым входом делительного устройства, введены сумматор и второй и третий квадраторы, причем вход первого квадратора соединен с первым входом блока сравнения, выход которого через второй квадратор подключен к первому входу сумматора, выход которого является выходом делительного устройства и подключен к второму входу блока сравнения и входу третьего квадратора, выход которого соединен с вторым входом сумматора, третий вход которого подключен к выходу первого квадратора, четвертый вход сумматора соединен с его выходом, а пятый вход сумматора является вторым входом делительного устройства.
На чертеже изображена функциональная схема делительного устройства. .
Устройство содержит блок 1 сравнения, первый, второй и третий квадраторы 2,3 и 4, сумматор 5, первый 6 и второй 7 входы устройства и его выход 8.
Устройство работает следующим образом.
Сигнал, пропорциональный делимому А, подается на вход 7, а сигнал, пропорциональный делителю, подается на вход 8.
На выходах квадраторов 2,3 и 4 формируются сигналы и2 = (-В)2 и3 “ (ивых θ) „2 где Uefcfx - сигнал на выходе сумматора 5 .
Эти сигналы поступают на сумматор 5, причем сигнал с выхода второго квадратора 3 инвертирован по знаку по сравнению с сигналом на его входе.
На выходе сумматора 5 формируется сигнал иеых = (Ofefcix “ B)2^BS 'A + U^IX.
Упростив, получаем •и А ,иеых= jgi т.е. выходной сигнал пропорцибПален частному от деления двух величин.
По сравнению с известным предлагаемое делительное устройство характеризуется более простой функциональной схемой и повышенной точностью работы.

Claims (2)

  1. где Uet-tx сигнал на выходе сумматора 5 . Эти сигналы поступают на сумматор 5, причем сигнал с выхода втор го квадратора 3 инвертирован по зн ку по сравнению с сигналом на его входе. На выходе сумматора 5 формирует с  сигнал - A + U быт; etiix (IJWx Упростив, получаем выходной сигнал пропорцибПален частному от делени  двух величин. По сравнению с известным пре,цла гаемое делительное устройство характеризуетс  более простой функциональной схемой и повы1аенной точ ностью работы. Формула изобретени  Делительное устройство, содержа щее первый квадратор и блок сравнеНИН , вход квадратора  вл етс  первым входом делительного устройства, о,тли чающеес  тем, что, с целью упрощени  и повышени  точности устройства, в него введены сумматор и второй и третий квадраторы, причем вход первого квадратора соединен с первым входом блока сравнени , выход которого через второй квадратор подключен к первому входу сумматора, выход которого  вл етс  выходом делительного устройства и подключен к второму входу блока сравнени  и входу третьего квадратора, выход которого.соединен с вторым входом сумматора, третий вход которого подключен к выходу первого квадратора , четвертый вход сумматора соединен с его выходом, а п тый вход сумматора  вл етс  вторым выходом делительного устройства. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 457995, кл. G 06 G 7/16, 1973.
  2. 2.Авторское свидетельство СССР № 579626, кл. G 06 G 7/16, 1977 ( прототип) .
SU802982461A 1980-09-12 1980-09-12 Делительное устройство SU987631A1 (ru)

Priority Applications (2)

Application Number Priority Date Filing Date Title
SU802982461K SU987635A1 (ru) 1980-09-12 1980-09-12 Устройство дл вычислени корней приведенного квадратного уравнени
SU802982461A SU987631A1 (ru) 1980-09-12 1980-09-12 Делительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802982461A SU987631A1 (ru) 1980-09-12 1980-09-12 Делительное устройство

Publications (1)

Publication Number Publication Date
SU987631A1 true SU987631A1 (ru) 1983-01-07

Family

ID=20917881

Family Applications (2)

Application Number Title Priority Date Filing Date
SU802982461A SU987631A1 (ru) 1980-09-12 1980-09-12 Делительное устройство
SU802982461K SU987635A1 (ru) 1980-09-12 1980-09-12 Устройство дл вычислени корней приведенного квадратного уравнени

Family Applications After (1)

Application Number Title Priority Date Filing Date
SU802982461K SU987635A1 (ru) 1980-09-12 1980-09-12 Устройство дл вычислени корней приведенного квадратного уравнени

Country Status (1)

Country Link
SU (2) SU987631A1 (ru)

Also Published As

Publication number Publication date
SU987635A1 (ru) 1983-01-07

Similar Documents

Publication Publication Date Title
SU987631A1 (ru) Делительное устройство
SU1037276A1 (ru) Четырехквадрантное делительное устройство
SU815961A1 (ru) Многоканальный модул тор фазоманипули-РОВАННыХ СигНАлОВ
SU860063A1 (ru) Устройство дл делени с плавающей зап той
SU1075366A1 (ru) Удвоитель-преобразователь импульсов
SU386420A1 (ru) |i ЕСЕСОЮЗНАЯI ;^-,''-^'Т^ш»тру !^чрп<д !Автор
SU903901A1 (ru) Четырехквадрантное делительное устройство
SU536495A1 (ru) Функциональный преобразователь
SU579626A1 (ru) Четырехквадрантное делительное устройство
SU746573A1 (ru) Делительное устройство с частотным выходом
SU628499A1 (ru) Функциональный преобразователь
SU822203A1 (ru) Устройство дл делени аналоговыхСигНАлОВ
SU454564A1 (ru) Устройство дл вычислени тригонометрических функций
SU984056A1 (ru) Делитель частоты следовани импульсов с дробным коэффициентом делени
SU1718240A1 (ru) Четырехквадрантное аналоговое множительное устройство
SU987630A2 (ru) Устройство дл выделени модул
SU1160441A1 (ru) Устройство дл делени напр жений
SU1252933A2 (ru) Устройство линеаризации передаточных характеристик электрических преобразователей
SU797076A1 (ru) Управл емый делитель частоты сле-дОВАНи иМпульСОВ
SU898452A1 (ru) Устройство дл воспроизведени функций двух переменных
SU822204A1 (ru) Множительное устройство
SU620978A1 (ru) Устройство дл возведени в квадрат число-импульсного кода
SU1005089A1 (ru) Полигональный аппроксиматор
SU602955A1 (ru) Аналоговый перемножитель
SU888140A1 (ru) Множительно-делительное устройство