SU579626A1 - Четырехквадрантное делительное устройство - Google Patents

Четырехквадрантное делительное устройство

Info

Publication number
SU579626A1
SU579626A1 SU7602345138A SU2345138A SU579626A1 SU 579626 A1 SU579626 A1 SU 579626A1 SU 7602345138 A SU7602345138 A SU 7602345138A SU 2345138 A SU2345138 A SU 2345138A SU 579626 A1 SU579626 A1 SU 579626A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
block
multiplication unit
Prior art date
Application number
SU7602345138A
Other languages
English (en)
Inventor
Юрий Нестерович Спичек
Анатолий Степанович Яременко
Original Assignee
Опытно-Конструкторское Бюро Института Металлофизики Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Опытно-Конструкторское Бюро Института Металлофизики Ан Украинской Сср filed Critical Опытно-Конструкторское Бюро Института Металлофизики Ан Украинской Сср
Priority to SU7602345138A priority Critical patent/SU579626A1/ru
Application granted granted Critical
Publication of SU579626A1 publication Critical patent/SU579626A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

1
Устройство относитс  к области вычислительной техники и может быть использовано дл  делени  мгновенных значений сигналов.
Известны четырехквадрантные делительные устройства, выполненные по замкнутой компенсационной.схеме и содержащие усилитель, блок перемножени  и блок сравнени  l. Однако точность выполнени  операции делени  в таких устройствах невысока (особенно при изменении знака делител ).
Из известных устройств наиболее близким к изобретению  вл етс  четырехквадрантное делительное устройство содержащее операционный усилитель , вход которого соединен с выходом блока сравнени , первый вход которого соединен с выходом блока перемножени , первый вход которого соединен с выходом операционного усилител , блок выделени  модул  и коммутатор знака 2 .
В таком устройстве сигнал, поступающий по второму входу и соответствующий делителю, расщепл етс  на два сигнала, которые передаютс  к выходу устройства по двум каналам. По одному каналу передаетс  модуль делител , а по другому - его знак.
2
Поскольку эти каналы принципиал жоне могут быть идентичными, то реэуль тат делени  неизбежно получгиот с ошибкой (особенно в момент изменени  знака делител ). Кроме Т9го, при переходе из квадранта в квгщрант (за счет изменени  знака делител ) происходит иасыщение усилител  посто нного тока, что приводит к дополнительным с либкам.
Цель изобретени  - повышение точности делени .
Эта цель достигаетс  тем, что предложенное устройство содержит дополнительный блок перемножени  и блок возведени  в квадрат,-вход которого  вл етс  первым входом устройства, а выход соединен со входом блока перемножени , Первый вход дополнительного блока перемножени   вл етс  вторым входом устройства, а второй вход соединен со входом блока возведени  в квадрат. йлход дополнительного блока перемножени  соединен со
вторым входом блока сравнени .
Функциональна  схема предлагаемого устройства приведена, на чертеже. Устройство содержит блоки перемножени  I и 2, блок сравнени  3,
операционный усилитель 4, включающий
В силитель посто нного тока 5 и блок ограничени  6/ и блок возведени  в квадрат 7.
Операци  отыскани  частного с помощью предлагаемого устройства выполн етс  следующим образом.
Из сигнала блока перемножени  1, соответствующего произведению делимого на делитель, в блоке сравнени  вычитаетс  сигнал блока перемножени  2, соответствующий произведению частного на квадрат делител . Полученна  разность усиливаетс  усилителем 4,Поскольку блок перемножени  2 включен в обратную св зь усилител  посто нного тока 5, имеющего большой коэффициент усилени , выполн етс  равенство
XY ZY
(i)
Из равенства (1) имеем
(2)
причем знак частного определ етс  знаком сигнала блока перемножени  1.
Блок ограничени  б служит дл  прад отвращени  насьвдени  усилител  посто нного тока при изменении знака делител .
Блок возведени  в квадрат .7 реализует функцию, возведени  в квадрат сигнала, соответствующего делителю.
Технико-экономический эффект изобретени  заключаетс  в повышении точности делени .

Claims (2)

  1. Формула изобретени 
    Четырехквадрантное делительное устройство/ содержащее операционный усилитель, вход которого соеди нен с выходом блока сравнени , первый вход которого соединен с выходом блока перемножени , первый вход которого соединен с выходом операционного усилител , о т л и ч а ющ 6 е с   тем, что, с целью повышени  точности работы, оно содержит дополнительный блок перемножени  и блок возведейн  в квадрат, вход которого  вл етс  первым входом устройг ства, а выход соединен со вторым входом блока перемножени ; первый вход дополнительного блока перемно-.; жени   вл етс  вторым ЁХОДОМ устрой , а второй вход соединен со входом блокавозведени  в квадрат; выход дополнительного ,бло1ка перемноже ни  соединен со вторым входом блока сравнени 
    Источники информации, прин тые вф внимание -при экспертизе
    1,Гомович Р Карплюс У Быстродействуюйдае аналох овые вычислительные машины, Мир, 1964, с. 163,
  2. 2.Авторское свидетельство СССР № 457996, кл. (5 06 G 7/161, 1973.
SU7602345138A 1976-04-08 1976-04-08 Четырехквадрантное делительное устройство SU579626A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602345138A SU579626A1 (ru) 1976-04-08 1976-04-08 Четырехквадрантное делительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602345138A SU579626A1 (ru) 1976-04-08 1976-04-08 Четырехквадрантное делительное устройство

Publications (1)

Publication Number Publication Date
SU579626A1 true SU579626A1 (ru) 1977-11-05

Family

ID=20656027

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602345138A SU579626A1 (ru) 1976-04-08 1976-04-08 Четырехквадрантное делительное устройство

Country Status (1)

Country Link
SU (1) SU579626A1 (ru)

Similar Documents

Publication Publication Date Title
GB1159909A (en) Digital Filters.
ES417457A1 (es) Una disposicion de circuito multiplicador de cuatro cua- drantes.
SU579626A1 (ru) Четырехквадрантное делительное устройство
GB1302806A (ru)
GB786048A (ru)
SU987631A1 (ru) Делительное устройство
SU612255A1 (ru) Множительно-делительное устройство
US3168645A (en) Quantized-analogue multiplier
SU564641A1 (ru) Частотное множительное устройство
SU651359A1 (ru) Устройство дл умножени
SU450139A1 (ru) Устройство дл определени динамических характеристик колебательных систем
GB1078997A (en) Electronic signal selector
SU580639A1 (ru) Устройство дл преобразовани сигнала
SU419909A1 (ru) Цифро-аналоговый умножитель
SU1083203A1 (ru) Делительное устройство
SU574725A1 (ru) Многоканальный коррел тор
SU648976A1 (ru) Дискретный нуль-орган
SU622040A1 (ru) Нелинейный полосовой фильтр
SU1081642A1 (ru) Перемножитель низкочастотных сигналов
SU930324A1 (ru) Аналого-цифровое устройство дл извлечени квадратного корн
SU460527A1 (ru) Регул тор
SU493916A1 (ru) Функциональный преобразователь частоты в код
GB1195188A (en) Improvements in or relating to Phase Measuring Circuit Arrangements.
SU888140A1 (ru) Множительно-делительное устройство
GB939487A (en) Sign discriminator for analogue multipliers