SU602955A1 - Аналоговый перемножитель - Google Patents

Аналоговый перемножитель

Info

Publication number
SU602955A1
SU602955A1 SU762398465A SU2398465A SU602955A1 SU 602955 A1 SU602955 A1 SU 602955A1 SU 762398465 A SU762398465 A SU 762398465A SU 2398465 A SU2398465 A SU 2398465A SU 602955 A1 SU602955 A1 SU 602955A1
Authority
SU
USSR - Soviet Union
Prior art keywords
differential
multiplier
input
outputs
additional
Prior art date
Application number
SU762398465A
Other languages
English (en)
Inventor
Виктор Петрович Тарасов
Игорь Павлович Степаненко
Андрей Геннадьевич Алексенко
Валерий Николаевич Тимонтеев
Владислав Васильевич Заика
Владимир Александрович Ткаченко
Владимир Иванович Ламбин
Original Assignee
Предприятие П/Я Х-5737
Московский Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Х-5737, Московский Инженерно-Физический Институт filed Critical Предприятие П/Я Х-5737
Priority to SU762398465A priority Critical patent/SU602955A1/ru
Application granted granted Critical
Publication of SU602955A1 publication Critical patent/SU602955A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

Изобретение касаетс  электрических вычислительных устройств и может быть использовано в -вычислительных машинах, а также в измерительной технике.
Известно устройство, предназначенное дл  перемножени  сигналов, содержащее дифференциальные усилительные каскады и генераторы токов 1. Однако это устройство имеет низкую температурную стабильность и невысокое быстродействие.
Наиболее близким к данному изобретению  вл етс  аналоговый перемножитель, содержащий первый второй дифференциальные усилительные каскады, ко входам первого дифференциального усилительного каскада подключены выходы соответственно первого и второго эмиттерных повторителей и выводы первого и второго нагрузочных резисторов, ко входам второго дифференциального усилительного каскада подключены выходы соответственно третьего и четвертого эмиттерных повторителей и выводы третьего и четвертого нагрузочных резисторов, входы эмиттерных повторителей соединены попарно и подключены к первому дифференциальному входу перемножител , к общей цепи каждого из дифференциальных усилительных каскадов присоединен генератор тока,источник тока, управл ющий вход которого и
управл ющие входы генераторов тока соединены со вторым входом перемножител , выходы первого и второго дифференциальных усилительных каскадов присоединены к выходам перемножител , сигнальные входы источника тока подключены к третьему дифференциальному входу перемножител  2.
Это устройство имеет сравнительно низкую температурную стабильность, невысокое быстродействие и малый динамический диапазон входных сигналов.
Целью изобретени   вл етс  повышение температурной стабильности, быстродействи  и расширение дина.мического диапазона входных сигналов.

Claims (2)

  1. Дл  этого в предлагаемое устройство введены первый и второй дополнительные дифференциальные усилительные каскады, обща  цепь каждого из которых подключена к соответствующему выводу источника тока, выходы первого дополнительного дифференциального каскада соединены с другими выводами первого и второго нагрузочных резисторов соответственно , а выходы второго дополнительного дифференциального каскада подключены к другим выводам третьего и четвертого нагрузочных резисторов соответственно, между выходами каждого из дополнительных дифференциальных- каскадов включен соответствующий ба,лансировочный резистор, входы дополнительных дифференциальных каскадов соединены соответственно с четвертым и п тым дифференциальнымивходами перемножител . На чертеже показана функциональна  схема предлагаемого аналогового перемиожител . Схема включает в себ  первый и второй дифференциальные усилительные каскады I и 2, выходы 3 перемножител , первый, второй, третий и четвертый эмиттерные повторители 4, 5, 6 и 7, первый, второй, третий и четвертый нагрузочные резисторы 8, 9, .10 и 11, первый дифференциальный вход 12 перемножител , ге-нераторы тока 13 и 14, источник тока 15 на дифференциальном усилительном каскаде, вторай вход 16 перемножител , третий дифференциальный вход 17 перемножител , первый и второй дополнительные дифференциальные усилительные каскады 18 и 19, балансировочные резисторы 20 и 21, четвертый и п тый дифферен циальные входы 22 и 23 перемножител . Устройство работает следующим образом. Сигнал управл ющей частоты подаетс  на первый дифференциальный вход 12 перемможител , а сигнал опорной частоты - на третий дифференциальный вход 17 перемножител . Четвертый и п тый дифференциальные входы 22 и 23 перемножител  перекрестно соедин ютс  с внешним источником посто нного напр жени  дл  балансировки устройства на минимальную погрешность перемножени  и максимальное подавление опорного сигнала. Режим работы устройства по посто нному току устанавливаетс  подачей напр жени  на управл ющие входы генераторов тока 13 и 14. Таким образом, в результате введени  двух дополнительных дифференциальных усилительных каскадов 18 и 19 образуютс  два дифференциальных каскодных канала, позвол ющих с помощью внешнего источника посто нного напр жени  осуществл ть независимую балансировку дифференциальных эмиттерных повторителей. Дифференциальное каскодное включение также обеспечивает повыщение температурной стабильности подавлени входного сигнала опорной частоты за счет образовани  глубокой отрицательной обратной св зи. Одновременно этим достигаетс  увеличение быстродействи  вследствие сведени  к минимуму паразитных св зей между внещними цеп ми балансировки и внутренними элементами устройства . Кроме того, введенные каскады дополнительно повышают быстродействие устройства из-за уменьшени  шунтирующего вли ни  по отнощению к нагрузочным резисторам емкостей коллекторных переходов входных транзисторов источника тока 15 на дифференциальном усилительном каскаде, непосредственно не соединенных с нагрузочными резисторами, а присоединенных посредством каскодно включенных дополнительных дифференциальных усилительных каскадов 18 и 19. Каскодное включение дополнительных дифференциальных усилительных каскадов 18 и 19 также увеличивает динамический диапазон входных сигналов опорной частоты за счет образовани  дополнительной динамической нагрузки. В результате реализации предлагаемого изобретени  в виде интегральной схемы улучшатс  электрические параметры схемы -. повышаетс  температурна  стабильность, динамический диапазон входных сигналов и быстродействие . Формула изобретени  Аналоговый перемножитель, содержащий первый и второй дифференциальные усилительные каскады, ко входам первого дифференциального усилительного каскада подключены выходы соответственно первого и второго эммитерных повторителей и выводы первого и второго нагрузочных резисторов, ко входам второго дифференциального усилительного каскада подключены выходы соответственно третьего и четвертого эмиттерных повторителей и выводы третьего и четвертого нагрузочных резисторов, входы эмиттерных повторителей соединены попарно и подключены к первому дифференциальному входу перемножител , к общей цепи каждого из дифференциальных усилительных каскадов присоединен генератор тока, источник тока, управл ющий вход которого и управл ющие входы генераторов тока соединены со вто-, рым входо.м перемножител , выходы первого и второго дифференциальных усилительных каскадов присоединены к выходам перемножител , сигнальные входы источника тока подключены к третьему дифференциальному входу перемножител , отличающийс  тем, что, с целью повышени  температурной стабильности, быстродействи  и расширени  динамического диапазона входных сигналов, в него введены первый и второй дополнительные дифференциальные усилительные каскады, обща  цепь каждого из которых подключена к соответствующему выводу источника тока, выходы первого дополнительного дифференциального каскада соединены с другими выводами первого и второго нагрузочных резисторов соответственно, а выходы второго дополнительного дифференциального каскада подключены к другим вьгводам третьего и четвертого нагрузочных резисторов соответственно, между выходами каждого из дополнительных дифференциальных каскадов включен соответствующий балансировочный резистор , входы дополнительных дифференциальных каскадов соединены соответственно с четвертым и п тым дифференциальными входами перемножител . Источники информации, прин тые во внимание- при экспертизе: 1.Патент Японии № 48-20932, кл. 97 (8)В12, 1973.
  2. 2.Журнал «Извести  ВУЗов СССР, «Радиоэлектроника, том XIV, № 12, 1971, В. П. Тарасов «Квадратурный фильтр ; с. 14111421 .
SU762398465A 1976-08-16 1976-08-16 Аналоговый перемножитель SU602955A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762398465A SU602955A1 (ru) 1976-08-16 1976-08-16 Аналоговый перемножитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762398465A SU602955A1 (ru) 1976-08-16 1976-08-16 Аналоговый перемножитель

Publications (1)

Publication Number Publication Date
SU602955A1 true SU602955A1 (ru) 1978-04-15

Family

ID=20674867

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762398465A SU602955A1 (ru) 1976-08-16 1976-08-16 Аналоговый перемножитель

Country Status (1)

Country Link
SU (1) SU602955A1 (ru)

Similar Documents

Publication Publication Date Title
GB1440093A (en) Fourquadrant multiplier
US4498053A (en) Current amplifier
KR900007277B1 (ko) 차동 증폭기
GB1389056A (en) Wide-bank differential amplifier
SU602955A1 (ru) Аналоговый перемножитель
JPS5533221A (en) Current output circuit
US4395642A (en) Sine-shaping circuit
SU652683A1 (ru) Балансный транзисторный перемножитель
SU702382A1 (ru) Аналоговый перемножитель сигналов
SU754435A1 (ru) Аналоговый четырехквадрантный умножитель 1
SU742965A1 (ru) Аналоговый умножитель
SU557468A1 (ru) Преобразователь сопротивлени в частоту
RU2222048C2 (ru) Функциональный генератор
US3399312A (en) Multiplier/divider circuit
SU1327269A1 (ru) Преобразователь частоты
SU651359A1 (ru) Устройство дл умножени
SU573876A1 (ru) Последовательно-параллельный ключ
SU413618A1 (ru)
SU987796A2 (ru) Дифференциальный усилитель
SU1741252A1 (ru) Двухтактный усилитель
SU718919A1 (ru) Частотный преобразователь
SU959265A1 (ru) Имитатор комплексных проводимостей
SU744627A1 (ru) Устройство автобалансировки аналогового перемножител напр жений
SU955105A1 (ru) Аналоговый умножитель переменных сигналов
SU1716546A1 (ru) Интегрирующее устройство