SU983972A1 - Устройство дл управлени тиристорным преобразователем - Google Patents
Устройство дл управлени тиристорным преобразователем Download PDFInfo
- Publication number
- SU983972A1 SU983972A1 SU813310755A SU3310755A SU983972A1 SU 983972 A1 SU983972 A1 SU 983972A1 SU 813310755 A SU813310755 A SU 813310755A SU 3310755 A SU3310755 A SU 3310755A SU 983972 A1 SU983972 A1 SU 983972A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- control unit
- control
- main
- Prior art date
Links
Landscapes
- Rectifiers (AREA)
Description
(5) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ТИРИСТОРНЫМ Изобретение относитс к электротехнике и может найти применение в системах возбуждени синхронных электрических машин, а также в приводах электрических машин посто нного тока . Известно устройство дл управле- ни тиристорным преобразователем, содержащее формирователь управл юиу х импульсов, подключенный к источнику, питани через переключавшую и блок, например коммутационный, аппарат 1 3. Недостатком данного устройства вл етс сравнительно низка на- . дежность. Это обусловлено тем, что при по влении неисправности в формирователе управлений импульсов системы управлени , привод щей к OTtcnq/нениюпараметров управл ющих импульсо от заданных значений, в устройстве не обеспечиваетс отключение управл ющих импульсов. Это приводит к неравномерной загрузке тиристоров силового выпр мител , что вызывает пеПРЕОБРАЗОВАТЕЛЕМ регрев и выход из стро отдельных тиристоров, а возможно и всего.тиристорного преобразовател . Наиболее близким по технической сущности и достигаемому результату вл етс устройство дл управлени тиристорным преобразователем с первым и вторым управл ющими входами, содержащее основной и резервный блоки управлени , каждый из которых включает формирователь управл ющих импульсов, выхоп которого предназначен дл подключени к одному из входов тиристорного преобразовател , блок контрол амплитуды и чередовани импульсов управлени , вход которого подключен к выходу указанного формировател , лереключаюиу 1Й блок с основным и управл ющим входами, последовательно включенные первый, элемент НЕ kP выходной элемент И-НЕ, выход которого подключен к управл ющему входу переключающего блока, общий дл обоих указанных
ход которого подключен в каждом из блоков управлени к основному входу переключающего блока, питающему входу указанного блока контрол и питающим входам указанных элементов И-НЕ и элемента НЕ резервного блока управлени С2 J.
Недостатком известного устройства также вл етс его невысока надежность ,
В известном устройстве обеспечиваетс повышение надежности работы по сравнению с предыдущим устройством за счет того .что пои по влении неисправности в основном блоке управлени , привод щей к отклонению параметров управл ющих импульсов от заданных значений, обеспечиваетс вклю чение в работу резервного блока управлени и отключение неисправного основного блеска управлени . Однако надежность работы данного устройства остаетс недостаточной. {Объ сн етс это тем, что при подаче питающего напр жени из-за конечной скорости переходных процессов в блоках питани формирователей импульсов возможны многократные переключени упом нутых формирователей. Это приводит к отклонению параметров импуль сов управлени от заданных значений и, как следствие/ к несимметричной загрузке тиристоров преобразовател и выходу из стро отдельных тиристоров преобразовател , а следовательно всего преобразовател . Так же, при подаче питающего напр жени в работе может оказатьс любой из блоков управлени J что создает сложности при проектировании схем релейной автоматики и защиты. Кроме того, при возникновении неисправности в paбotaющeм формирователе импульсов и включении резервного формировател ид-за переходных пр . цессов в последнем могут возникать многократные переключени формирователей , аналогичные переключени м, во никающим при подаме питани , Цель изобретени - повышение надежности путем исключени многократных переключени формирователей импульсов основного и резервного блоко управ ени . Поставленна цель достигаетс тем что в устройстве дл управлени тири сторным преобразователем с первым и вторым управл ющими входами, содерравлени , каждый из которых включа,ет фор(41рователь управл ющих импульсов , выход которого предназначен дл
подключени к одному из входов тиристорного преобразовател , блок контрол амплитуды и чередовани импульсов управлени , вход которого подключен к вцхрду указанного формировател , переключающий блок с основным и управл ющим входами, последовательно включенные первый элемент НЕ и выходной элемент И-НЕ, выход которого подключен к управл ющему входу перекis люмающего блока, общий блок питани дл обоих указанных блоков управлеНИЯ , выход которого подключен в каждом из блоков управлени к основному входу переключающего блока, питающему входу указанного блока контрол и питающим входам указанных элементов И-НЕ элемента НЕ резервного блока управлени , основной блок управлени снабжен генератором одиночных импульсов с питающим входом, элементом И с первым, вторым и питающим входами, коммутирующим блоком с основным и управл ющим входами, резервный блок управлени - вторым элемен том НЕ с основным и питающим входами , промежуточным элементом И-НЕ с первым, вторым и питающим входами, причем в основном блоке управлени выход генератора одиночных импульсов подключен к первому входу элемента И, второй вход которого подключей к выходу указанного блока контрол , выход элемента И подключен ко второму входу выходного элемента И-НЕ, питающие входы генератора одиночных импульсов, первого элемента НЕ, элемента И подключены к выходу коммутирующего блока, основной вход которого подключен к источнику питани , а управл ющий вход коммутирующего блока подключен ко входу элемента И-НЕ в резервном блоке управлени , вход второго элемента НЕ подключен к выходу укг13анного блока контрол , а его выход подключен к первому входу промежуточного элемента И-НЕ, выход которого подключен ко второму входу выходного элемента И-НЕ, питающие входы промежуточного элемента И-НЕ и второго элемента НЕ подключены к выходу переключающего блока, первый вход про-, межуточного элемента И-НЕ объединен со входом первого элемента НЕ и подключей к выходу элемента И основного блока управлени , а выход промежуточного элемента И-НЕ подключен к входу первого элемента НЕ основного блока управлени .
На чертеже представлена блЬк-схема устройства.
Устройство содержит силовой выпр митель 1 с управл ющими входами 2 и 3, подключенными соответственно к основному и резервному блокам 4 и 5 управлени . 8 состав каждого блока
4и 5 управлени вход т формирователь 6 управл ющих импульсов, переключающий блок 7 с основным и упт равл ющим рходами 8 и 9, блок 10 контрол с основным и питающим входами 11 и 12, логический блок 13.
Логический блок 13 основного блока управлени содержит первый элемент НЕ 14 с основным и питающим входами 15 и 16, выходной элемент ;И-НЕ 17 с пеовым, вторым и питающим входами 18, 19 и 20, генератор 21 спитающим входом, элемент И 22 с первым , вторым и питающим входами 23, 24 и 25, коммутирующий блок 26 с ост новным и управл ющим входами 27 и 28 Логический блок 13 резервного блокс1
5управлени содержит первый элемент НЕ 14 с основным и питаюи м входами 15 и 16, выходной элемент 17 с первым , вторым и питающим входами 18, 19 и 20, второй элемент НЕ 29 с основным и питающим входами 30 и 31 промежуточный элемент И-НЕ 32 с первым , вторым и питающим входами 33 34 и 35. Питание основного и резервного блоков 4 и 5 управлени осуществл етс от источника Зб питани .
Устройство работает следующим образом .
В нормальном режиме работы при отсутствии питающего напр жени комг мутирующий блок 2б и все элементы логического блока 13 основного блока 4 управлени подключены к выходу источника Зб питани . При подаче питающего напр жени на выходе генератора 21 одиночных импульсов основного блока 4 управлени формируетс сигнал логического О, под действием которого на выходе элемента И 22 по вл етс сигнал логического О. Это приводит к по влению на выходе выходного элемента И-НЕ 17 основного блока 4 управ- лени сигнала логической 1, который преп тствует отключению ком- мутирующего блока 26 и вызывает включение переключающего блока 7 и ввод в работу основного блока 4 управлени . Кроме того, сигнал логического О с выхода элемента И 22 поступает на вход первого элемента НЕ 14 резервного блока 5 управлени , на выходе которого фор в pyeтc сигнал логической Ч , поступающий на первый вход 18 выходного элемента И-НЕ 17, на второй вход 19 которого, как и на вход первого элемента 14 основного блока 4
управлени , поступает сигнал логической 1, вызванный отсутствием напр жени питани промежуточного элемента И-НЕ 32, подключенного к источнику Зб питани через отключенный в момент подачи питающего напр жени переключающий блок 7. Так как на обоих входах выходного элемента И-НЕ 17 резервной системы 5 управ-.: лени присутствуют сигналы логической 1, то на его выходе по вл етс сигнал логического О, преп тствующий включению переключающего блока 7 и вводу в работу резервного блока 5 управлени ,
В том случае, если при подаче пи тающего напр жени произойдет ложное включение переключающего блока 7 и промежуточный элемент И-НЕ 32 окажетс подключенным к источнику 36 пи
тани под действием сигнала логического О, поступающего на первый вход 33 промежуточного элемента И-НЕ 32, на выходе последнего по вл етс сигнал логической 1. При
этом на выходе выходного элемента И-НЕ 17 формируетс сигнал логического О, отключающий переключаю1ций блок 7.
После окончани формировани импульса генератрром 21 одиночных импульсов на его выходе сигнал логического О смен етс на сигнал логической 1. Однако к этому вре . мени переходные процессы в формирователе 6 управл ющих импульсов основного блока ;4 заканчиваютс и при исправном блоке управлени на выходе схемы 10 обнаружени неисправности по вл етс сцгнал логического . О,поступающий на первый вход 23 элемента И 22 и преп тствующий изме- /нению состо ни схемы.
При по влении неисправности в основном блоке 4 управлени , привод щей к отклонению параметров выходных импульсов формировател 6 от заданных значений, на выходе схемы 10 обнаружени неисправности по вл етс сигнал логической 1. Так как на выходе генератора 21 одиночных импульсов также присутствует сигнал логической 1, то на выходе элемента И 22 формируетс сигнал логической 1, При этом на выходе первого элемента НЕ И резервного блока 5 управлени по вл етс сигнал логического О, под действием которого на выходе выходного элемента И-НЕ 17 зывающий включение переключающего блока 7 и ввод в работу резервного блока 5 управлени . При исправности последней на выходе ее схемы 10 обнаружени неис правности по вл етс сигнал логического О, «поступающий на вход второго элемента НЕ 29 и вызывающий по вление на его выходе сигнала логической 1, поступающего на второй вход промежуточного элемента И-НЕ 32, на первый вход 33 которо го поступает сигнал логической 1 с выхода элемента И 22 основного блока А управлени . В результате на вы ходе промежуточного элемента И-НЕ 3 по вл етс сигнал логического О, поступающий на второй вход 19 выходного элемента И-НЕ 17 и. преп тствующий случайному ложному отключению переключающего блока 7 резервного блока 5 управлени , а также поступаю щий на основной вход 15 первого элемента НЕ 1 основного блока А уп равлени , вызыва по вление на его выходе сигнала логической 1, Этот сигнал поступает на первый вход 18 выходного элемента И-НЕ 17, на второ вход 19 которого поступает сигнал логической 1 с выхода элемента И 22. Таким образом, на обоих входах 18 и 19 выходного элемента 17 основного блока k управлени присутствуют сигналы логической 1 и на его выходе по вл етс сигнал логического О, под действием кото рого отключаетс переключаюи й блок 7, вывод из работы основной блок А управлени и коммутирующий блок 26, отключа питающее на1р жение от генератора 21 одиночных импульсов элемента И первого элемента НЕ И основного блока Ц управлени , исключа этим возможность случайвы ного повторного включени в работу неисправного блока 4 управлени . Таким образом, благодар введению в логическую схему 13 основного блока управлени генератора Z1 одиночных импульсов, коммутирующего блока 26 элемента Л 2.2, а в логическую схему 13 резервного, блока 5 управлени второго элемента НЕ 29, промежуточного элемента И-НЕ 32 повышаетс надежность предлагаемого устройства путем исключени случайных многократных переключение формирователей 6 управл ющих импульсов основного и резервного блоков и 5 управлени . Это позвол ет исключить неуправл емый режим силового выпр мител 1, что дает возможность избежать выхода из стро отдельных тиристоров и всего тиристорного преобразовател в целом. Кроме того, исключаетс неоднозначность в работе устройства при подаче питающего напр жени (в работу всегда включаетс основной блок 4 управлени ) , что облегчает проектирование схем релейной автоматики и защиты тиристорного преобразовател . Формула . изобретени Устройство дл управлени тиристорным преобразователем с первым и вторым управл ющими входами, содержащее основной и резервный блоки управлени , каждый из которых включает в себ формирователь управл ющих импульсов, выход которого предназначен дл подключени к одному из входов тиристорного преобразовател , блок контрол амплитуды и чередовани импульсов управлени , вход которого подключен к выходу указанного формировател , переключающий блок с основным и.управл ющим входами , последовательно включенные первый элемент НЕ и выходной элемент И-НЕ, выход которого подключен к управл ющему, входу переключающего блока, общий блок питани дл обоих указанных блоков управлени , выход которого подключен в каждом из блоков управлени к основному входу переключающего блока, питающему входу указанного блока контрол и питающим входам указанных элементов И-НЕ и элемента НЕ резервного блока управлени , о т л и ч аго щ е е с тем, что, с целью повышени надежности, основной блок управлени снабжен генератором одиночных импульсов с питающим входом, элементом И с первым, вторым и питающим входами, коммутирующим блоком с основным и управл ющим входами, в резервном блоке управлени - вторым элементом НЕ с основным и питающим, входами, промежуточным элементом И-НЕ с первым, вторым и питающим входами, причем в основном блоке управлени выход генератора одйночных импульсов подключен к первому входу элемента И, второй /вход которого подключен к выходу указанного блока контрол , выход элемента И подключен к второму входу выходного элемента И-НЕ, питающие входы генератора одиночных импульсов первого элемента НЕ, элемента И подключены к выходу KOMNVтирующего блока , основной вход-которого подключен к источнику питани , а управ:л ющий вход коммутирующего блока подключен к входу элемента И-НЕ в
резервном блоке управлени , вход аторого элемента НЕ подключен к выходу указанного блока контрол , а его выход подключен к первому входу промежуточного элемента И-НЕ, выход которого подключён к второму входу выходного элемента И-НЕ, гмтающие входы промежуточного элемента И-НЕ и второго элемента НЕ подключены к выходу переключающего блока, первый вход промежуточного элемента И-НЕ объединен с входом первого элемента НЕ и подключен к выходу .элемента И основного блока управлени , а выход промежуточного -элемента И-НЕ подключен к входу первого элемента НЕ основного блока управлени .
Источники информации, прин тые во внимание при экспертизе
1.Стойка управлени тиристора№( СУТ-В1-1-ТУ2 с системой управлени СУТ-В -У. Техническое описание и инструкци по эксплуатации. 6 АГ.ЗЭ9. 007-ТО, 1976.
2.Авторское свидетельство СССР № 87129, кл. Н 02 Р 13/16, J979.
Claims (1)
- Формула . изобретенияУстройство для управления тиристорным преобразователем с первым и вторым управляющими входами, содержащее основной и резервный блоки •управления, каждый из которых вклю.чает в себя формирователь управляющих импульсов, выход которого предназначен для подключения к одному из входов тиристорного преобразователя, блок контроля амплитуды и чередования импульсов управления, вход которого подключен к выходу указанного формирователя, переключающий блок с основным и.управляющим входами, последовательно включенные первый элемент НЕ и выходной элемент И-НЕ, выход которого подключен к управляющему, входу переключающего блока, общий блок питания для обоих указанных блоков управления, выход которого подключен в каждом из блоков управления к основному входу переключающего блока, питающему входу указанного блока контроля и питающим входам указанных элементов И-НЕ и элемента НЕ резервного блока управления , о т л и ч аt it9 983972 10 ю щ e e с я тем, что, с целью повышения надежности, основной блок управления снабжен генератором одиночных импульсов с питающим входом, элементом И с первым, вторым и питающим входами, коммутирующим блоком с основным и управляющим входами, в резервном блоке управления - вторым элементом НЕ с основным и питающим, входами, промежуточным элементом И-НЕ с первым, вторым и питающим входами, причем в основном блоке управления выход генератора одиночных импульсов подключен к первому входу элемента И, второй /вход которого подключен к выходу указанного блока контроля, выход элемента И подключен к второму входу выходного элемента И-НЕ, питающие входы генератора одиночных импульсов, первого элемента НЕ, элемента И подключены к выходу коммутирующего блока, основной вход-которого подключен к источнику питания, а управляющий вход коммутирующего блока подключен к входу элемента И-НЕ в резервном блоке управления, вход второго элемента НЕ подключен к выходу указанного блока контроля, а его выход подключен к первому входу проме?5 шуточного элемента И-НЕ, выход которого подключен к второму входу выходного элемента И-НЕ, питающие входы промежуточного элемента И-НЕ и второго элемента НЕ подключены к выходу 10 переключающего блока, первый вход промежуточного элемента И-НЕ объединен с входом первого элемента НЕ и подключен к выходу .элемента И основного блока управления, а выход промежуточного элемента И-НЕ подключен к входу первого элемента НЕ основного блока управления.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813310755A SU983972A1 (ru) | 1981-07-03 | 1981-07-03 | Устройство дл управлени тиристорным преобразователем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813310755A SU983972A1 (ru) | 1981-07-03 | 1981-07-03 | Устройство дл управлени тиристорным преобразователем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU983972A1 true SU983972A1 (ru) | 1982-12-23 |
Family
ID=20966644
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813310755A SU983972A1 (ru) | 1981-07-03 | 1981-07-03 | Устройство дл управлени тиристорным преобразователем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU983972A1 (ru) |
-
1981
- 1981-07-03 SU SU813310755A patent/SU983972A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0295143A (ja) | 非同期多相スイツチング回路 | |
US3423662A (en) | Method for operating inverters | |
US4222515A (en) | Parallel digital data processing system with automatic fault recognition utilizing sequential comparators having a delay element therein | |
SU983972A1 (ru) | Устройство дл управлени тиристорным преобразователем | |
EP0480746B1 (en) | Bypass-pair control apparatus for thyristor bridge | |
JPH081350A (ja) | インバータ式抵抗溶接機の並列システム | |
JP3212793B2 (ja) | サイリスタ変換装置 | |
AU703531B2 (en) | Non-vital turn off of vital output circuit | |
CN111711391B (zh) | 一种励磁系统的脉冲出错处理方法 | |
CA1053327A (en) | Holding circuit for static converter valves | |
SU871294A1 (ru) | Устройство дл управлени тиристорным преобразователем | |
JP2018195128A (ja) | 診断装置 | |
SU936175A1 (ru) | Устройство дл защиты генератора от обратной активной мощности | |
SU1072203A1 (ru) | Устройство дл контрол состо ни тиристоров статического преобразовател | |
SU1293806A1 (ru) | Устройство дл контрол состо ни тиристоров трехфазного мостового преобразовател | |
JPS5688676A (en) | Control system for parallel operation of inverter | |
SU1598030A1 (ru) | Устройство дл защиты агрегата бесперебойного питани | |
DE1765958A1 (de) | Bereitschaftsanlage zur Stromversorgung von Verbrauchern bei Netzausfall | |
GB1568177A (en) | Ac motor power supply arrangmements | |
SU1259384A1 (ru) | Устройство дл автоматического повторного включени высоковольтного выключател | |
SU861127A1 (ru) | Устройство защиты трехфазных потребителей тока от обрыва фазы | |
JPS6243434B2 (ru) | ||
JPS5820240B2 (ja) | インバ−タ駆動による多数電動機の短絡保護方法 | |
JPS63283436A (ja) | 非常用発電機の電力系統への併入方法 | |
SU813324A1 (ru) | Устройство контрол чередовани фАз ТРЕХфАзНОй НАгРузКи |