SU982011A1 - Устройство дл вычислени взаимокоррел ционной функции импульсной последовательности - Google Patents

Устройство дл вычислени взаимокоррел ционной функции импульсной последовательности Download PDF

Info

Publication number
SU982011A1
SU982011A1 SU813292246A SU3292246A SU982011A1 SU 982011 A1 SU982011 A1 SU 982011A1 SU 813292246 A SU813292246 A SU 813292246A SU 3292246 A SU3292246 A SU 3292246A SU 982011 A1 SU982011 A1 SU 982011A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
pulse
outputs
channel
Prior art date
Application number
SU813292246A
Other languages
English (en)
Inventor
Сергей Антонович Прохоров
Сергей Григорьевич Иванов
Original Assignee
Куйбышевский ордена Трудового Красного Знамени политехнический институт им.В.В.Куйбышева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Куйбышевский ордена Трудового Красного Знамени политехнический институт им.В.В.Куйбышева filed Critical Куйбышевский ордена Трудового Красного Знамени политехнический институт им.В.В.Куйбышева
Priority to SU813292246A priority Critical patent/SU982011A1/ru
Application granted granted Critical
Publication of SU982011A1 publication Critical patent/SU982011A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

. Изобретение относитс  к специализированным средствам вычислительной техники, предназначенной дл  анализа случайных процессов.
Известно устройство дл  вычислени  взаимокоррел ционных функций импульснЕлх иоспедовательностей, содержащее цифровой измеритель временных интервалов, запоминающее устройство накапливающий сумматор, блок управлени  t.ll ,
Однако известное устройство недостаточно быстродейственно, так каас вычислени  коррел ционной функции осуществл ютс  последовательным способом .
Наиболее близким к предлагаемому  вл етс  коррел тор, содержащий многоканальный сумматор, соединенный через элементы И первой группы с выходом одноименных триггеров, общий вход элементов И первой группы подключен к первому входу уст ройства , счетные входы триггеров, кроме первого, через элементы И второй группы соединены с выходом формировател , вторые входы элементов И второй группы подключены к выходам соответствующих элементов ИЛИ, один вход каждой из которих
соединен с выходом одноименного триггера , другой - с выходом последующего триггера,, выход формировател  подключен к нулевому входу первого триггера, единичный вход которого соединен с импульсным выходом управл ющего триггера, единичный вход которозго через переключатель соединен с вторим входом устройства, а
10 нулевой - с импульсным выходом последнего триггера, выход генератора импульсов через элемент И, второй вход которого соединен с потенциал ьгелм выходом управл ющего триг15 гера, подключен к делите лю, выход которого соединен с входом формировател  и переключател  f2 J.
Однако известное устройство также недостаточно бывтродействен20 но, так как вычислени  коррел ционной функции осуществл ютс  последовательным способом.
Целью изобретени   вл етс  повышение быстродействи  устройства,
25
Эта цель достигаетс .тем, что в устройство дл  вычислени  взаимокоррел иионной функции импульсной последовательности, содержащее триггеры , единичные выходы которых сое30 динены с первыкш входами соответствук дих элементов И, вторые входы которых подключены к выходу генератора тактовых импульсов, а выходы соединены с соответствующими входами первого многоканального сумматора/ введены распределитель импульсов, две группы элементов И, дешифраторы и второй многоканальный сумматор, вход распределител  импульсов  вл етс  первым входом устройства, а выходы подключены к входам установки единицы соответствующего триггера и к входам установки нул  соответствующих каналов первого многоканального сумматора, выходы которого соединены с первыми входами соответствующих элементов И второй группы, вторые входы которых объединены с первыгли входами эле ментов И третьей группы и соединены с вторым входом устройства, выходы элементов И второй группы подключены к входам соответствующих дешифраторов , одноименные выходы которых объединены и подключены к вторым входам соответствующих элементов И третьей группы, выходы которых соединены с соответствующим входом второго многоканального сумматора.
На чертеже представлена структурна  электрическа  схема предлагаемого устройства.
Устройство содержит триггеры 1-4 и элементы И. 5-8, генератор импульсов 9 и распределитель импульсов 10. Выходы распределител  10 подключены к единичным входам триггеров, вторые входы элементов И 5-8 соединены с единичными выходами соответствующих триггеров 1-4,. выходы каждого канала многокаг ального сумматора 11 первой группы соответственно соединены с одним из входов элементов И 12-15 второй группы, выходы которых подключены к соответствующим входам дешифраторов 16-19, выходы каждого дешифратора адреса параллельно подключены через элементы И 20-23 третьей группы К соответствующим входам второго многоканального сумматора 24, причем второй вход устройства параллельно подключен к® вторым входам элементов И 12-15 второй группы и элементов И 20-23 третьей группы.
Предлагаемое устройство работает следующим образе.
Допустим, что все триггеры наход тс  в нулевом состо нии. Элект рические импульсы первого .и второго потока поступают соответственно на первый и второй входы устройства. Первый импульс, пришедший на первый вход, вырабатывает единичный импульс на соответствующем выходе распределител  импульсов 10 и перекидывает триггер 1 в единичное состо ние , элемент И 5 открываетс  и тактовые импульсы от генератора импульсов 9 поступают в первый канал сумматора 11. Первый импульс, поступающий на второй вход, открывает элементы И 12-15 второй группы, разреша  считывани  информации с каждого канала сумматора 11, равной сумме импульсов , поступающих в первый канал сумматора 11 от генератора импульсов в промежутке времени между первым импульсов первого потока и первым импульсом второго потока в дешифраторы адреса 16-19 соответственно, ,тём самым на одном из выходов децтф5 ратора адреса 16 вырабатываетс  единичный потенциал, который разрешает прохождение входного импульса второго потока через соответственно открытые элементы Н 20-23 третьей группы
0 в каналы сумматора 24. Если первый импульс второго потока пришел раньше первого импульса первого потока, то на одном из выходов дешифратора адреса 16-19 не вырабатываетс  единичный потенциал, .разрешающий запись входного импульса второго потока в сумматор 24, так как в первоначальном положении в суг.1маторе 11 записаны нули.
Второй входной импульс, поступающий на второй вход, разрешает прохождение информации с многоканального t-i сумматора 11, равной сумме тактовых импульсов, поступивших в первый канал сумматора 11 от генератора импульсов в промежутке времени между первым импульсом первого потока и вторым импульсом второго потока. Эта сумма вырабатывает единичный потенциал на одном из выходов дешифратора адреса 16, который  вл етс  адресом записи второго входного импульса второго-второго потока в один из каналов сумматора 24.
5 Второй входной импульс, поступивший на первый вход, вырабатывает одиночный импульс на соответствующем выходе распределител  импульсов 10 и перекидывает триггер 2 в единичное состо ние. Элемент И 6 открываетс 
и тактовые импульсы от генератора
импульсов 9 поступают во второй канал сумматора 11. С приходом третьего входного импульса второйгруппы на второй разрешаетс  прохождение информации с многоканального сумматора 11, равной сумме тактовых импульбов, поступивших в первый канал сумматора 11 от генератора импульсов в промежутке времени между первым импульсом
0 второго потока, и сумме тактовых импульсов , поступивших во второй канал сумматора 11 в промежутке времени между .вторым входным импульсом первого потока и третьим импульсом

Claims (2)

  1. 5 второго потока на входы дешифраторов 16 и 17. Эти суммы вырабатывают еди ничные потенциалы на одних из выходов дешифраторов адреса 16 и 17, которые  вл ютс  адресом записи третьего входного импульса второго потока в некоторые из каналов сумматора 24. Дальнейша  работа устройства про исходит аналогичным образом. С приходом входного импульса первого потока перекидываетс  в единичное сос то ние триггер 4. Элемент И 8 откры ваетс  и тактовые импульсы от генератора импульсов 9 поступают в N-ый канал сумматора 11. М входной импул второго потока разрешает прохЬждени информации с многоканального сумматора 11 на входы дешифраторов ,16-19. Эти суммы вырабатывают еди .ничные потенциалы, на одних из выходов дешифраторов адрэса 16-17, ко торые  вл ютс  адресом записи N вхо ного импульса второго потока в соот веТствуюсдие каналы сумматора 24. Входной импульс N + 1 первой группы поступает на единичный вход триггера и на установочный вход обнулени  первого канала многоканального сумматора 11,тем самым обнул  первый канал, и происходит дальнейша  запись тактовых импульсов 9. С приходом N + 2 входного импульса первого потока обнул етс  второй ка нал многоканального сумматора 11. При приходе N + 3 входного импульса первого потока обнул етс  третий ка нал многоканального суммат ора 11,и т.д Предлагаемое устройство обладает более высоким быстродействием чем прототип. Формула изобретени  Устройство дл  вычислени  взаимо коррел ционной функции импульсной последовательности, содержащее триггеры , единичные выходы которых соединены с первыми входами соответствующих элементов И, вторые входы. которых подключены к выходу генератора тактовых импульсов, а выходы соединены с соответствующими входами первого многоканального сумматора, отличающеес  тем, что, с целью повышени  быстродействи , в устройство введены распределитель импульсов, две группы элементов И, дешифраторы и второй многоканальный су№латор, вход распределител  импульсов  вл етс  первым входом устройства , а выходы подключены к входам установки единицы соответствующего триггера и к входам установки нул  соответствующих каналов первого многоканального сумматора, выходы которого соединены с первыми входами соответствующих элементов И второй группы, вторые входы которых объединены с первыми входами элементов И третьей группы и соединены с вторым входом устройства, выходы элементов И второй группы подключены к входам соответствующих дешифраторов , одноименные выходы которых объединены и подключены к вторым входам соответствующих элементов И третьей группы, выходы которых соединены с соответствующим входом второго многоканального с мматора . Источники информации, прин тые во внимание при экспертизе V 1. Авторское свидетельство СССР № 476567, кл. G 06 F 15/336, 1973.
  2. 2. Авторское свидетельство СССР № 410394, кл. G 06 F 15/336, 1971 . ( прототип).
    t0
    3if
    f2 f t3 H № f5
    %
    т
    2/
    2//
    о
    0
    s
    a
    f
    .«-9
SU813292246A 1981-05-21 1981-05-21 Устройство дл вычислени взаимокоррел ционной функции импульсной последовательности SU982011A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813292246A SU982011A1 (ru) 1981-05-21 1981-05-21 Устройство дл вычислени взаимокоррел ционной функции импульсной последовательности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813292246A SU982011A1 (ru) 1981-05-21 1981-05-21 Устройство дл вычислени взаимокоррел ционной функции импульсной последовательности

Publications (1)

Publication Number Publication Date
SU982011A1 true SU982011A1 (ru) 1982-12-15

Family

ID=20959581

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813292246A SU982011A1 (ru) 1981-05-21 1981-05-21 Устройство дл вычислени взаимокоррел ционной функции импульсной последовательности

Country Status (1)

Country Link
SU (1) SU982011A1 (ru)

Similar Documents

Publication Publication Date Title
SU982011A1 (ru) Устройство дл вычислени взаимокоррел ционной функции импульсной последовательности
JPS6051339A (ja) 受信信号の到着時刻指示装置
SU962976A1 (ru) Устройство дл вычислени коррел ционной функции импульсной последовательности
SU855973A1 (ru) Формирователь одиночного импульса
RU1824597C (ru) Измеритель длительности импульсов
SU1159031A2 (ru) Устройство дл выполнени быстрого преобразовани Фурье
SU1633529A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU884115A2 (ru) Селектор импульсов по длительности
SU1325564A1 (ru) Запоминающее устройство
SU928343A1 (ru) Устройство дл сортировки чисел
SU822175A2 (ru) Преобразователь последовательногоКОдА B пАРАллЕльНый
SU964649A1 (ru) Устройство дл сопр жени блоков пам ти
SU1095390A1 (ru) Способ адаптивной временной дискретизации и устройство дл его осуществлени
SU1159061A2 (ru) Устройство цифровой магнитной записи
SU1264200A1 (ru) Цифровой коррел тор
SU834875A1 (ru) Устройство дл устранени дребезгаКОНТАКТА
SU1730643A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1765812A1 (ru) Устройство дл синхронизации вычислительной системы
SU723580A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1256180A1 (ru) Умножитель частоты следовани импульсов
SU1388889A1 (ru) Устройство дл моделировани систем массового обслуживани
SU970366A1 (ru) Микропрограммное устройство управлени
SU1193672A1 (ru) Числоимпульсный квадратор
SU898433A1 (ru) Устройство управлени обслуживанием запросов
SU1193778A1 (ru) Многоканальное устройство фильтрации