SU968803A1 - Устройство дл преобразовани кодов - Google Patents

Устройство дл преобразовани кодов Download PDF

Info

Publication number
SU968803A1
SU968803A1 SU813296735A SU3296735A SU968803A1 SU 968803 A1 SU968803 A1 SU 968803A1 SU 813296735 A SU813296735 A SU 813296735A SU 3296735 A SU3296735 A SU 3296735A SU 968803 A1 SU968803 A1 SU 968803A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
code
inputs
counter
output
Prior art date
Application number
SU813296735A
Other languages
English (en)
Inventor
Николай Иванович Трудолюбов
Original Assignee
Предприятие П/Я В-2556
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2556 filed Critical Предприятие П/Я В-2556
Priority to SU813296735A priority Critical patent/SU968803A1/ru
Application granted granted Critical
Publication of SU968803A1 publication Critical patent/SU968803A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

С54) УСТРОЙСТВО дл  ПРЕОБРАЗОВАНИЯ КОДОВ
Изобретение относитс  к цифровой вычислительной технике и может быть использовано при построении преобразователей в автсматизированных системах управлени  и контрол .
Известно устройство дл  преобразовани  кодов, содержащее входной и выходной счетчики, генератор тактовых импульсов, подключенный через схему совпадени  на оба счетчика, из которых входной счетчик работает в режиме вычитани , а выходной - в реки ,ме сложени  1.
Недостатки данного устройства состо т в том, что оно преобразует лишь один код на входе в один код на выходе , обладает малым быстродействием.
Наиболее близким решением данной задачи по технической сущности и схемному построению  вл етс  устройстйо дл  преобразовани  кодов, содержащее блок совпадени , первый вход которого соединен с выходом основного счетчика , первый вход последнего подключен к выходу генератора тактовых импульсов и блоку ввода информации, причем на второй вход счетчика и первый вход генератора тактовых импульсов подан сигнал обнулени , блок выделени  признака кода и дополнительный счетчик, где выход выделени  признака кода подключен к управл ющим входаил основного и диполнительного счетчиков, выход блока ввода информации подключен к входу блока выделени  признаков кода и второму входу блока совпадени , выход которого соединен с вторь входом генератора тактовых импульсов, выход ко10 торого подключен к первому входу дополнительного счетчика, на второй вход которого подан сигнал обнулени .
В этом устройстве преобразование
15 производитс  в соответствии с количеством тактов, поступающих на основной и дополнительный счетчики, до совпадени  кодовых комбинаций основного счетчика и преобразуемой
20 входной кодовой комбинации. При этом счетчики производ т смену кодовых комбинаций только в сторону увеличени .
При последующем поступлении на
25 преобразование кодовой комбинации меньшей, чем предыдуща , необходимо производить сброс счетчиков, как основного, так и дополнительного, и оп ть производить перебор кодовых

Claims (2)

  1. 30 комбинаций в нарастающем пор дке. Необходимость обнулени  счетчиков при преобразовании убывающего р да одовых комбинаций снижает быстродействие устройства и его помехоустойчивость
  2. 2. Недостаток известного устройства дл  преобразовани  кодов состоит в низком быстродействии и помехоустройчивости . Целью изобретени   вл етс  повышение быстродействи  и помехоустойчивости преобразовани  кодов.Поставленна  цель достигаетс  . тем, что в устройство дл  преобразовани  кодов, содержащее входной регистр, генератор импульсов, блок выбора закона преобразовани , блок сравнени , счетчик входного кода и счетчик выходного кода, выходы которого  вл ютс  выходами преобразовател , управл ющие входы счетчики выходного кода соединены с первой группой выходов блока выбора закона преобразовани , втора  группа выходо которого соединена с управл ющими входами счетчика входного кода, выход KOTopdro соединен с первым информационным входом блока сравнени  второй информационный вход которого соединен с информационным выходом входного регистра, управл ющие выходы которого соединены с входами блока выбора закона преобразовани , а вход входного регистра  вл етс  входом устройства, введен элемент И-ИЛИ, выход которого соединен с тактовыми входами счетчиков входного и выходного кодов, входы сложени  и вычитани  которых соединены соответственно с выходами Больше и Меньше блока сравнени  и первыми, и вторыми входами элемента И-ИЛИ, третий вход которого соединен с выходом генератора импульсов, вход ко торого соединен с входом пуска устройства , выход равйо блока сравнени  соединен с входом разрешени  выдачи формировател  выходного кода, а такж тем, что блок выбора закона преобра зовани  содержит группу триггеров признаков входного кода, группу эле ментов И и группу триггеров признако выходного кода, выходы которых  вл  ютс  первой группой выходов блока вы бора закона преобразовани , а установочные входы  вл ютс  входами бло выбора закона преобразовани  и соед иены с установочными входами группы триггеров признаков входного кода, пр мые выходы  вл ютс  втор группой выходов блока выбора закона преобразовани , инверсный выход i-r триггера (i 1 п .- 1) (где п - чис ло законов преобразовани  группы признаков входного кода соединен с входом сброса .i-ro триггера груп пы признаков выходного кода и с i ымк вхо(ами всех элементов И группы кроме 1 -го, инверсный выход п -го триггера группы признаков входного кода соединен с входом сброса п-го триггера группы признаков выходного кода и с i-ыми входами i-тых элементов И группы,, выходы элементов И группы соединены с входалш сброса соответствующих триггеров группы признаков входного кода, и также тем, что в нем счетчик выходного кода содержит элемент ИЛИ, первый и второй элементы И, первый и второй формирователи импульсов , реверсивный двоичный счетчик , реверсивный двоично-дес тичный счетчик, группу дешифраторов и груп- , пу элементов И, выходы которых  вл ютс  информационными выходами счетчика выходного кода, первые входы всех элементов И группы соединены с входом разрушени  выдачи счетчика выходного кода, вторые входы элементов И группы соединены с управл ющими входами группы формировател  выходного кода, третьи входы первого и второго элементов И группьз соединены соответственно с выходами реверсивного двоичного счетчика и реверсивного двоично-дес тичного счетчика, входы сложени  и вычитани  которых соединены с входами сложени  и вычитани  счетчика выходного кода, а синхровходы соединены с выходами первого и второго элементов И соответственно, первые входы которых соединены с тактовым входом счетчика выходного кода, третьи входы остальных элементов И группы соединены соответственно с выходами дешифраторов группы, входы которых соединены с выходом реверсивного двоично-дес тичного счетчика, вход сброса которого соединен с выходом первого формировател  импульса, вход которого соединен с вторым входом первого элемента И и с выходом элемента ИЛИ, входы которого соединены с управл ющими входами группы счетчика выходного кода, кроме первого управл ющего входа группы, который соединен с вторым входом второго элемента И и через второй формирователь импульса соединен с входом сброса реверсивного двоичного счетчика, и тем, что в нем счетчик входного кода содержит элемент ИЛИ, первый и второй формирователи импульсов, первый и второй элементы И, реверсивный двоично-дес тичный счетчик реверсивный двоичный счетчик, группу элементов И-ИЛИ, выходы которых  вл ютс  выходами счетчика входного кода, .первые и вторые входа элементов И-ИЛИ группы соединены с выходами реверсивных двоично-дес тичного и двоичного счетчиков соответственно, входы сложени  и вычитани  которых  вл ютс  входами сложени  и вычитани  счетчика входного кода соответственно. синхровходы соединены с выходами первого и второго элементов И соответственно , а входы сброса реверсив ных двоично-дес тичного и двоичного счетчиков соединены с выходами первого и второго формирователей импульсов соответственно, входы которых соединены соответственно с третьими и четвертыми входами элементо И-ИЛИ группы и с первыми входами первого и второго элементов И, вто рые входы которых соединены с такто вым входом счетчика входного кода, первый управл ющий вход группы управл ющих входов счетчика входного кода соединен с входом второго формировател  импульсов, остальные управл ющие входы группы счетчика входного кода соединены с входами элемента ИЛИ, выход которого соединен с входом формировател  импульсов , и, наконец тем, что в нем блок сравнени , элемент ИЛИ, п-групп .элементов .И,группу дешифраторов, группу элементов ИЛИ и схему сравнени , первые входы которой  вл ютс  вторыми информационными входами блока сравнени , йыхо.2б:1 Равно, Больше, Меньше  вл ютс  соответ ственно выходами Равно, Больше, Меньше блока сравнени , а вторые входы схемы сравнени  соединены с вы ходами элементов ИЛИ группыу первые входы которых соединены с выходом элементов И первой группы, а остальные входы - элементов ИЛИ группы соединены соответственно с выходами дишифраторов группы, входал которых соединены соответственно с выходами элементов И остальных , первые входы элементов И всех групп соединены с первыми информационными входами блока сравнени , вторые входы элементов И первой группы соединены с выходом элемента ИЛИ, первый и вто рой входы которого  вл ютс  первым и вторым управл инцими входами группы управл ющих входов блока сравнени , остальные управл ющие входы группы блока сравнени  соединены с вторыми входами элементов И соответствующих групп. На фиг. 1 представлена блок-схема предложенного устройства дл  преобразовани  кодов; на фиг. 2 - блоксхема блока выбора закона преобразовани ; на фиг. 3 - блок-схема счетчика выходного кода; на фиг. 4 блок-схема счетчика входного кода; на фиг. 5 - приведена блок-схема блока сравнени . Устройство дл  преобразовани  ко ,дов содержит входной регистр 1, блок 2 выбора закона преобразовани , счет чик 3 выходного кода, счетчик 4 вход ного кода, блок 5 сравнени , элемент 6 И-ИЛИ и генератор 7 тактовых импул сов. Блок выбора закона преобразовани  (фиг. 2 )содержит вход 8 признака двоичного кода; вход 9 признака двоично-дес тичного кода, вход 10 кода Джонсона , вход 11 признака кода Гре , на которые из блока ввода информации подаютс  команды признаков кодов, причем команда определ ет входной код, последующие - выходные коды; триггеры 12 15запоминающие признаки входных кодов, элементы 3 И 16-19, триггеры 20-23, запоминаюйше признаки выходных кодов. Счетчик выходного кода (фиг. 3) содержит вход 24 сложени , вход 25 вычитани , вход 26 тактовых импульсов, вход 27 разрешени  выдачи, элемент ИЛИ 28, элементы И 29-30, формирователи импульса 31-32, реверсивный двоично-дес тичный счетчик 33, реверсивный двоичный счетчик 34, группа дешифраторов 35, состо ща  из дешифратора 36 двоично-дес тичного кода в код Джонсона и дешифратор 37 двоично-дес тичного кода в код Гре , группы элементов И 38-41,счетчик входного кода (фиг..4) содержит элемент ИЛИ 42, группы элементов И 43-44, формирователь 45 и 46 импульса, двоично-дес тичный счетчик 47, двоичный счетчик 48, группа элементов И-ИЛИ 49. Блок сравнени  (фиг. 5) содержит первый информационный вход 50 кодовой комбинации, второй информационный вход 51 кодовой комбинации, элемент ИЛИ 52, группы элементов И 53-, 55, группа дешифраторов 56, состо ща  из дешифратора 57 кода Джонсона в двоично-дес тичный код, дешифратор 58 кода Гре  и двочно-дес тичный код, элемент ИЛИ 59, схему сравнени  60. Устройство работает следукжщм образом . Из канала св зи через входной регистр 1 в блок 2 выбора закона преобразовани  поступают команды, определ ющие входной и выходной коды и команда Запуск генератора тактовых импульсов 7. Признаки кодов с выходов блока 2 устанавливают счетчики 3 и 4 в нулевое состо ние и счетчик выходного кода 3 на работу в выходном коде , а счетчик 4 и блок 5 сравнени  на работу во входном коде, т.е. за- дает нужный алгоритм работы счетчиков 3, 4   блока 5 сравнени . БЛОК 5 сравнени , на первый информационный вход которого поступает входна  кодова  комбинаци , а на втснюй информационный вход поступает кодова  комбинаци  счетчика 4 (fr начальный момент - нулева ), вырабатывает сигнал признака Больше, который поступает на второй вход второго И элемента 6 И-ИЛИ, разреша  прохождение через него сигналов тактовых импульсов на счетные входы счетчиков 3 и 4, и поступает на реверс Сложение счетчиков 3 и 4-, разреша  счет последних в режиме сло жени . , Счетчик 4 BtJXOflHoro кода представ л ет собой устройство, тактируемое сигналами тактовьзх импульсов, выдающее все комбинации входного кода. С приходом каждого тактового импульса при наличии улравл   цего сигнгша реверса на выходе счетчика 4 по вл етс  очередна  кодова  комбинаци  поступающа  на второй ннфо1 1ационный вход блика 5 сравнени . Одновременно со счетчиком 4 по своему алгоритму работает и счетчик 3 выходного кода, выдающий комбинации выходного кода. Счетчики 3 к 4, в зависимости от управл кадего сигнала реверса, поступающего из блока 5 сравнени  Боль ше или Меньше работают соответственно на сложение или на вычитание, т.е. производ т перебор кодовых комбинаций соответственно в воэрастающом или в убываюцем пор дке. При сов падении входной кодовой комбинации и кодовой комбинации счетчика 4, на выходе блока 5 сравнени  по витс  признак СЬвпадени  и снимаетс  признак Больше, в результате чего закроетс  соответствувхций элемент И элемента 6 И-ИЛИ, и, соответственно , прекращаетс  прохождение тактовы импульсов на счетчики 3 и 4, а с счетчика З при наличии признака Сов падени  из блока сравнени  5 снимаетй  кодова  комбинаци ,  вл юща с  преобразованной кодовой кс лбинацией устройства. При смене данной входной кодовой комбинации последук дей, блок 5 сравнени  определ ет соотнс нение с предыдущей комбинацией, снимает призн цс Совпадени , и выдает признак Боль ;ше или Меньше, определ ишщй, соответственно реверс счетчико 3 и 4 (Сложение или &лчитанйе) и разрешающий прохождение тактовых импуль сов через элемент И-ИЛИ на счетные входа счетчиков 3 и 4 до очередного совпадени  кодовых комбинаций. Такое управление работой счетчиков 3 и 4 обеспечивает наименьший перебор кодовых комбинаций при преобразовании врзрастаннцего, убывгиощего и смешанно го р дов входных кодовых кстбинаций в одном алгоритме. При входной КОДОВОЙ комбинации в друге алгоритме процесс преобразовани  повтор етс  как описано 1шлше. БЛОК выбора закона преобразовани  работает следующим х$разси14. С поступлением первой команды на один из упрайл надих входов, нгшример на вход 8, триггер 12 опрокинетс  и с пр мого выхода в устройство на фор мирователь входного кода и блок срав нени  поступит признак, определ ющий работу этих узлов в двоичном коде. С инверсного выхода триггера 12 поступит запрет на элементы ЭЙ 17-19, с которых на триггера 13-15 поступит запрет. Одновременно запрет с инверсного выхода триггера 12 запретит установку в единицу триггера 20, исключа  работу устройства на выходе в двоичном коде. При поступлении команды выходного кода на одну или несколько оставшихс  шин, нaпpи 4ep, на вход 10 (код Джонсона) опрокинетс  только триггер 22, триггер 14 уже имеет запрет на входе Установка нул . С пр мого выхода триггера 22 в устройство на формирователь выходного кода поступит команда, определ юща  его работу в коде Джонсона. Счетчик выходного кода работает следующим образом. Признак выходногокода, например, признак кода Джонсона, поступает на вход 10, при этом через элемент ИЛИ 28 проходит на вход элемента И 29, разреша  прохо)кдеииё тактовых импуль сов с входа 26 на счетный вход счетчика 14, который обнулен через формирователь 31. При наличии одного, из признаков сравнени  Больше или Меньше на входах 5 или 6 соответственно счетчик 14 иачинает счет, т.е. перебор кодовых комбинаций в соответствии с тактовыми импульсами. В данный мо мент в сторону увеличени  при прщг сутствии признака сравнени  Больше, С выхода счетчика 14 кодова  комбинаци  через дешифратор 36 поступает на группу элементов И 18. При совпадении J3 блоке сравнени  устройства кодовых ксшбинаций, на входе 27 по витс  признак совпадени , разрешающий сн тие кодовой комбинации с выходов элементов И 38i групгщ/ одновременно снимаетс  управление счетчиком по реверсу и по счетному входу. Счетчик 14 южет хранить кодовую комбинацию до по влени  очередного признака Больше или Меньше на входах 24 или 25 и прихода тактового Ш4пульса на вход 26. Работа счетчика входного кода ангшогична работе формировател  выходного кода, только на выходе счетчика снимаетс  кодова  комбинаци  шш в двоично-дес тичном коде. Блок сравнени  работает следующим обра.г,. С входа 50 перва  кордова  комбина- ци  поступает на первые входы элементов И группы 53-55, на управл ющие входы которых поступают с входов 8-11 признаки входного кода. При наличии одного из признаков кода кодова  комбинаци  поступаем через группу элементов ИЛИ 59 на первый информационный вход схекод сравнени , причем на элемент ИЛИ информаци  в коде Джонсона приходит через дешифратор 57 в двоично-дес тичном коде,а ин .формгщи  в коде Гре  - через дешифратор 58 тоже в двоично-дес тичном коде.. ,,С,хема сравнени  14 производит срав нение кодовых комбинаций или в двоич ном коде или в двоично-дес тичном поразр дно, начина  со старшего . и вырабатывает на выходе признаки срав нени  первой кодовой комбинации относительно второй: Больше, Меньше , Совпадение. Предлагаемое устройство, в котором блок 5 сраэи энн  управл ет ревер сивным режимом Шюоты счетчиков и контролирует соотношение последующей КОДОВОЙ комбинации с предыдущей Признакг1ми Больше, Меныие позвол ет производить преобразование возрастающих, убывающих и смешанных р дов входных кодовых комбинаций без обнулени  счетчиков с минимальным ко личеством переборов комбинаций, повыша  быстродействие и надежность устройства по сравнению с известным устройством, где необходимо обнул ть счетчики при каждой входной последую щей кодовой комбинации меньшей предыдущей и ота | тствует кЪнтроль очере ной необходим1а сти счетчико при преобразовании убывакедего или смешанного р да кодовых комбинаций. Формула изобретени  1; Устройство дл  преобразовани  кодов, содержащее входной регистр, генератор импульсов, блок выбора закона преобразовани , блок сравнети т счетчик входного кода и счетчик вЬисодного кода, выходы которого  в7 л ютс  выходгихи преобразовател , уп{равл ющие входы счетчика клходного кода соединены с первой группой выходов блока выбора закона преобразовани , втора  группа выходов которого соединена с управл ющими счетчика входного к()аа,гыхоЛ которого соединен с первым йнформгщионным входом бълока сравнени , второй информационный вход которого соедине н с информационным выходом входного ре гистра, управл к цие выходы которого соединены с входами блока выбора зй кона преобразовани , а вход входного регистра  вл етс  входом Устройст ва, отличающеес  тем, что, с цельюГувеличени  быстродействи  и помехоустойчивости, в него вве ден элемент И-ИЛИ, выход которого со единен с тактовыми входами счетчиков входного и ВЫХОДНОГО кодов, входа сло жени  и вычитани  KOTOpla соедшнены соответственно с выходами Больше, и Меньше блока сравнени  и первыми и вторыми входами элемента И-ИЛИ, третий вход которого соединен с выхо дом генератор .импульсов, вход которого соединен с iexpinoM пуска устройства , выход Равно блока .сравнени  соединен .с входом разр  ени  выдачи формировател  выходного кода.
    2.Устройство по п. 1,о т л и 9 а ю щ е е с   тем, что в нем блок выбора закона преобразовани  содержит группу триггеров признаков входного кода., группу элементов И и группу триггеров признаков выходного кода ВЫХОЛМ КОТОрКОС  вл ютс  первой ГРУПгпой выходов блока выбора закона преобразовани , а установочные входы  вл ютс  входами блока выбора закона преобразовани  и соединены с устано .вочньаки входами группы трнгХероВ прн наков входного к ода, пр мые выходы ко  вл ютс  второй группой выходов )блока выбора закона преобразовани  ин-j .рсный выход i-го триггера (i « 14 f4n- 1) (где n - число законов прврб- ; разовани ) группы признаков вхо даога , кода соединен с входом сброса i-го ; триггера группы признаков wxbnaoro кода и с i-ыми входами всех Э1лемейтов И группы, кроме f-го, инвер жый выход п-ого триггеру группы признаков входного кода соединен с входом сброса rfого триггера группы признаков выходного кода и с 4 -VKK входами 4 -тых э/ieментов И , выходы элементов. И гр$щ1Ш соединены с выходами сброса. . соответствующих трйггерюв группы приз наков входного кода. . 3 .Устройство по пп. I и 2, о т личающеес  тем, что в ием счетчик выходного кода содержит элемент ИЛИ, первый и второй элементы И, первый и второй форгдарователи импульсов , реверсивный двоичный счетчик, реверсивный двончно-дес тнчньй) счет чик, rpyftny дешифраторов   группу элементов И, выходы которых  вл ютс  йнформационшфо выходг1ми счетчика выход ного кода, первые входы всех элемв  тов И группы соединены с входом раз- ; решени  выдачи счетчика выходного кОгTia ,вторые входы элементов И грушш со« эдинепы с управл ющими входами группы формирователи выходного кода, третьи , входы первого и второго элементов И группы соединены соответствейно с выходами реверсивного двоичного счетчика и . . реверсивного двоично-дес тичного рчвтчика,входы сложени  и вычитани  которых соединены с входами сложени  и вычитани  счетчика соединены с выходами первс -о и второго элементов И соответственно, первые входы которых соединены с такто 8ым входом счетчика выходйого кбда, ; третьи входы остальных элементов И группы соединены соответственно с выходами дешифраторов группы, входы котоцжк соединены с выходом реверсивного двоично-дес тичного счетчика , вход сброса которого соединен с выходом первого формировател  импульса , вход которого соединен со вторым входом первого элемента И и с выходом элемента ИЛИ, входы которого соединены с управл ющими входами группы счетчика ; выходного кода, кроме первого управл к ц е го входа группы, котораЛ соединен с вторым входом второго элемента И и чёреэ второй формирователь импульса сое- динен с входом сброса реверсивного двоичного счетчика,
    4. Устройство по пп. 1 - 3, о т л и чающее,с  тем, что в нем счетчик входного кода содержит элемент ИЛИ, первый и второй фО «нрователи импульсов, первый и второй элементы И, реверсивный двоично-дес тичный счетчик, реверсивный двоичный счетчик,группу элементов И-ИЛИ, лхо ы KOfopax  вл ютс  выходами счетчика входного кода, первые и вторые входы элементов И-ИЛИ группы соединены с выходами реверсивных двоичнодес тичного и двоичного счетчиков соответственно, входы сложени  и вь1читани  которых  вл ютс  входами сложени  и вычитани  счетчика входного кода соответственно, синхровхады соединены с выходами первого и второго элементов И соответственно, а входы сброса реверсивньЕХ двоичнодес тичного и ДВОИЧНО1ЧЭ счетчиков соединены с выходами первого и вто рого формирователей импульсов соответственно , входы KOTOF QC соединены соответственно с третьими й. вертыми входами элементов И-ИЛИ группы си с первыми входами Первого k второго элементов И, вто1%1ё входы которых соединены с тактовым входом счетчика входного кода, первый управл ющий вход группы управл ющих входов счетчика входного кода соединен
    с входом второго формировател  импульсов , остальные управл ющие входы группы счетчика входного кода соединены с входами элемента ИЛИ, выход которого соединен с входом формировател  импульсов.
    5. Устройство по пп. 1 - 4, о т личающеес  тем, что в нем
    блок сравнени  содержит схему, сравнени , элемент ИЛИ, П-групп элемен:тов И, группу Дешифраторов, группу
    элементов ИЛИ и схему сравнени , первые входы которой  вл ютс  втор али информационными входами блока сравнени , выходы Равно, Больше,
    5 Меньше  вл ютс  соответственно выходами Равно, Больше, Меньше блока сравнени , а вторые входы схемы сравнени  соединены с выходами элекюнтов ИЛИ группы, первые входы
    0 которых соединены с выходом элементов И первой группы, а остальные входы злемвйтов: ИЛИ группы соединены соответственно с выходби«1 дешифраторов группы, входы соединены соответственно с выходами элементов И остальных групп, первые входы элементов И всех групп соединены с первыми информационными входами блока сравнени , входы элементов И перQ вой группы соединены с выходом элемента ИЛИ, первый и второй входы ко торбго  вл ютс  первым и вторым управл ющими входгши группы управл ющих входов блока сравнени , остальные управл ющие входы - группы блока сравнени  соединены с вторыми входами элементов И соответствующих групп
    Источники информации, прин тые- во внимание при экспертизе
    Авторское свидетельство СССР 190054-, кл. G Об F 5/02, 1968.
    2. Авторское свидетельство СССР 620019, кл. Н 03 К 13/24, 1977 (прототип).
    . I . . , Ф Ф.
    /
    м
    / V / k у ГТч
    фиг. 2
    10 Э ft
    26 8
    фиг.5
    f /).
    rC.
    «7 С
    I
    /V Л
    J
    V /
    «
    «5
    т:
    V / V
    J/
    /V / I
    6 о о
    6 6
    Z6 6
    7/
    фигЛ
    55
    4
    55
    I
SU813296735A 1981-05-25 1981-05-25 Устройство дл преобразовани кодов SU968803A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813296735A SU968803A1 (ru) 1981-05-25 1981-05-25 Устройство дл преобразовани кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813296735A SU968803A1 (ru) 1981-05-25 1981-05-25 Устройство дл преобразовани кодов

Publications (1)

Publication Number Publication Date
SU968803A1 true SU968803A1 (ru) 1982-10-23

Family

ID=20961297

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813296735A SU968803A1 (ru) 1981-05-25 1981-05-25 Устройство дл преобразовани кодов

Country Status (1)

Country Link
SU (1) SU968803A1 (ru)

Similar Documents

Publication Publication Date Title
GB1071692A (en) Digital signal processing system
SU968803A1 (ru) Устройство дл преобразовани кодов
SU1626346A1 (ru) Генератор случайного потока импульсов
SU331498A1 (ru) Формирователь кода морзе
SU620019A1 (ru) Устройство дл преобразовани кодов
SU840877A1 (ru) Устройство дл преобразовани последовательныхМНОгОРЕгиСТРОВыХ КОдОВ B пАРАллЕльНыЕ СКОНТРОлЕМ
US4003042A (en) System for the transfer of two states by multiple scanning
SU1109900A1 (ru) Многоканальный преобразователь напр жени в код
SU1594690A2 (ru) След щий аналого-цифровой преобразователь
SU1663766A2 (ru) Генератор случайного потока импульсов
SU809293A1 (ru) Устройство дл приема и передачииНфОРМАции
SU1765895A1 (ru) Устройство дл преобразовани двоичного унитарного кода в полный двоичный код
SU451081A1 (ru) Устройство дл контрол аппаратуры обработки данных
SU454544A1 (ru) Цифровой функциональный преобразователь
SU1172020A1 (ru) Устройство дл преобразовани алфавитно-цифровых кодов
SU1358106A2 (ru) Передающее интервально-кодовое устройство
SU723561A1 (ru) Устройство дл сопр жени
SU1531226A1 (ru) Устройство дл преобразовани кодов
SU995358A2 (ru) Преобразователь кодов
SU1474851A1 (ru) Дешифратор импульсно-временных кодов
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU647693A1 (ru) Преобразователь врем -веро тность
SU612416A2 (ru) Преобразователь кода N2 в код морзе
SU530466A1 (ru) Реверсивный счетчик импульсов
SU732912A2 (ru) Функциональный генератор