SU960889A1 - Способ передачи последовательности дискретных сигналов и устройство дл его осуществлени - Google Patents

Способ передачи последовательности дискретных сигналов и устройство дл его осуществлени Download PDF

Info

Publication number
SU960889A1
SU960889A1 SU802974756A SU2974756A SU960889A1 SU 960889 A1 SU960889 A1 SU 960889A1 SU 802974756 A SU802974756 A SU 802974756A SU 2974756 A SU2974756 A SU 2974756A SU 960889 A1 SU960889 A1 SU 960889A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
pulse
signal
transistors
communication line
Prior art date
Application number
SU802974756A
Other languages
English (en)
Inventor
Михаил Борисович Синицкий
Original Assignee
Предприятие П/Я Р-6234
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6234 filed Critical Предприятие П/Я Р-6234
Priority to SU802974756A priority Critical patent/SU960889A1/ru
Application granted granted Critical
Publication of SU960889A1 publication Critical patent/SU960889A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

3 пульса той же пол рности, длительность которого равна разности между длительностью исходного,дискретного сигнала и наименьшей длительностью исходного дискретного сигнала и рав иого уровню сигнала на приемной стороне линии св зи при передаче сигналов со скважностью, равной двум, увеличенного на значение падени  на пр жени  в линии св зи. В устройство дл  передачи дискретных сигналов,содержащее первый и второй формирователи импульсов, входы которых подключены соответственно к первому и второму входам уст роиства, первый и второй транзисторы , коллектор первого транзистора соединен с положительной клеммой источника питани , эмиттер второго транзистора подключен к отрицательной клемме ,источника питани , введены резисторы, третий и четвертый транзисторы, выходы первого и второго формирователей импульсов подключе ны через резисторы к базам соответственно первого и второго транзисторов , первый и второй входы устройства соединены через резисторы соответственно с базами третьегои четвертого транзисторов, коллектор вто- зо рого транзистора объединен с эмиттерами первого и третьего транзисторов и подключен к линии св зи коллектор третьего транзистора через резистор соединен с положительной клеммой ис- jj
точника питани ,.эмиттер четвертого транзистора подключен к отрицательной клеммеИсточника питани , коллектор четвертого транзистора через резистор соединен с эмиттерами перво- д са, го и третьего транзисторов. На фиг. 1а показана форма сигналов в начале и в конце линии св зи в известном устройстве; на фиг. 16 форма напр жени  в начале и в конце линии св зи в случае использовани  предлагаемого способа; на фиг. 2 схема устройства, предназначенного дл  реализации способа передачи цифрового сигнала по проводной линии св зи; на фиг. 3 - временные диаграм мы сигналов. Устройство содержит первый 1 и вт рой 2 входы, вход 3 и выход k линии св зи, формирователи 5 и 6 импульсов первый 7 и второй 8 транзисторы, тре тий 9 и четвертый 10 транзисторы, ре зисторы 11 и 12.

Claims (2)

  1. нала на конце линии св зи совпадал с уровнем, которого достигает напр жение на конце линии св зи за врем , соответствующее первой ступени импуль9 Устройство работает следующим образом . По переднему фронту исходного цифрового сигнала открываютс  транзисторы 7 и 9 и формируетс  перва  ступень амплитуды импульса в начале линии св зи. После того, как формирователь 5 завершит формирование пр моугольного импульса, удерживающего транзистор 7 в открытом состо нии, этот транзистор закроетс  и перестанет шунтировать открытый транзистор 9 с включенным в его коллектор резистором 11, поэтому уровень амплитуды сигнала в начале линии св зи уменьшитс , и с этого момента начнет формироватьс  втора  ступень импульса на эмиттере транзистора 9. По заднему фронту импульса исходного сигнала транзистор 9 также закроетс , а транзисторы 8 и 10 откроютс  и аналогичный процесс образовани  двух ступеней будет происходить при формировании импульса низкого логического уровн  с 1гнала в начале линии св зи. Параметры формирователей 5 и 6 пр моугольных импульсов следует выбирать такими, чтобы длительность формируемого импульса была возможно больша , но не превышала наименьшей длительности импульсов передаваемого цифрового сигнала. Значени  резисторов 11 и 12 выбираютс  такими, чтобы уровень установившегос  значени  сигкак в случае переднего, так и заднего фронта исходного сигнала. Предлагаемый способ передачи цифрового еж-нала по линии св зи и устройство дл  его осуществлени  позвол ют увеличить длину линии св зи при сохранении высокой скорости передачи и заданного уровн  искажений. Формула изобретени  1. Способ передачи последовательности дискретных сигналов путем передачи разнопол рных импульсов посто нного тока с переменной длительностью. отличающий с   тем, что, с целью повышени  дальности передами , передают в канал св зи исходный дискретный сигнал, когда его длительность не превышает наименьшую длительность исходных дискретных сигналов , и осуществл ют передачу с момента превышени  наименьшей длительности исходного сигнала дополнительно го импульса той же пол рности, длительность которого равна разности между длительностью исходного дискретного сигнала и наименьшей длительностью исходного дискретного сигнала и равного уровню сигнала на приемной стороне линии св зи при передаче си1- налов со скважностью, равной двум, увеличенного на значение падени  напр жени  в линии св зи.
  2. 2. Устройство дл  передачи последовательности дискретных сигналов, содержащее первый и второй формирователи импульсов, входы которых подключены соответственно к первому и второму входам устройства, первый и второй транзисторы, коллектор первого транзистора соединен с положительной клеммой источника питани , эмиттер второго транзистора подключен к отрицательной клемме источника питани , отличающеес  тем, что, с целью повышени  дальности передачи -сигналов, в него введены резисторы.
    третий и четвертый транзисторы, выходы первого и второго формирователей импульсов подключены через резисторы к базам соответственно первого и второго транзисторов, первый и второй входы устройства соединены через резисторы соответственно с базами третьего и четвертого транзисторов, коллектор второго транзистора объединен с эмиттерами первого и третьего транзисторов и подключен к линии св зи , коллектор третьего транзистора через резистор соединен с положительной клеммой источника питани , эмиттер четвертого транзистора подключен к отрицательной клемме источника питани , коллектор четвертого транзистора через резистор соединен с эмиттерами первого и третьего транзисторов .
    Источники информации, прин тые во внимание при экспертизе
    1.Сб. Технические средства телеобработки информации в А-СУ в реальном масштабе времени. М., Изд-во МДНТП, 1976, с. 177.
    2.Акцептованна , за вка Франции
    № 2245037, кл. G 08 С 19/18, опублик 1969 (прототип).
    - г
    а S
SU802974756A 1980-08-18 1980-08-18 Способ передачи последовательности дискретных сигналов и устройство дл его осуществлени SU960889A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802974756A SU960889A1 (ru) 1980-08-18 1980-08-18 Способ передачи последовательности дискретных сигналов и устройство дл его осуществлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802974756A SU960889A1 (ru) 1980-08-18 1980-08-18 Способ передачи последовательности дискретных сигналов и устройство дл его осуществлени

Publications (1)

Publication Number Publication Date
SU960889A1 true SU960889A1 (ru) 1982-09-23

Family

ID=20915095

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802974756A SU960889A1 (ru) 1980-08-18 1980-08-18 Способ передачи последовательности дискретных сигналов и устройство дл его осуществлени

Country Status (1)

Country Link
SU (1) SU960889A1 (ru)

Similar Documents

Publication Publication Date Title
JPS5472412A (en) Motor speed control circuit
SU960889A1 (ru) Способ передачи последовательности дискретных сигналов и устройство дл его осуществлени
ES8800546A1 (es) Interfaz de comunicacion en serie y en linea a un transmisor desde un bucle decorriente
US3810152A (en) Method and apparatus for conversion of a variable resistance to a time modulated signal and for analogue restoration
JPS6412891A (en) Control device of dc motor
US2732527A (en) Device for generation of pulses
JPH02215239A (ja) 光送信回路
FR2420886A1 (fr) Amplificateur de sortie pour systeme de regeneration de signaux numeriques transmis en code ternaire
SU733113A1 (ru) Устройство дл передачи-приема бипол рных сигналов
JPS58137340A (ja) 発光ダイオ−ド駆動回路
JPS6310924A (ja) 半導体レ−ザ駆動装置
SU1007182A1 (ru) Формирователь амплитудно-манипулированных колебаний
SU458943A1 (ru) Формирователь импульсов
SU577689A1 (ru) Устройство модул ции квазитроичного кода
SU572914A1 (ru) Селктор импульсов по длительности
SU1176368A1 (ru) Тренажер радиооператора
JPH07110001B2 (ja) ディジタル再生中継器における位相変調方式
SU864512A1 (ru) Регенератор импульсов
SU692100A1 (ru) Система передачи информации по электрическим сет м
SU699659A1 (ru) Формирователь импульсов
SU1406811A1 (ru) Устройство дл передачи троичного цифрового линейного сигнала
SU580625A1 (ru) Генератор импульсов
SU373865A1 (ru) Библис' рид
SU552711A1 (ru) Устройство дл передачи стандартных импульсов по длинной линии св зи
SU963052A1 (ru) Устройство дл передачи бипол рных сигналов