SU677079A1 - Устройство дл формировани временных интервалов - Google Patents
Устройство дл формировани временных интерваловInfo
- Publication number
- SU677079A1 SU677079A1 SU772478894A SU2478894A SU677079A1 SU 677079 A1 SU677079 A1 SU 677079A1 SU 772478894 A SU772478894 A SU 772478894A SU 2478894 A SU2478894 A SU 2478894A SU 677079 A1 SU677079 A1 SU 677079A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- time
- inputs
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
- Pulse Circuits (AREA)
Description
вым входом элемента ИЛИ, второй вход которого подключен к выходу первого элемента задержки, а выход соединен с S-BXOдом триггера.
Кроме того, в устройстве дл формировани временных интервалов каждый врем задающий узел содержит элемент И и / 5-триггер, причем входы элемента И соединены соответственно с первым и вторым входами врем задающего узла, а выход - с 5-входом триггера, / -вход которого подключен к управл ющему входу, а пр мой выход - к выходу врем задающего узла.
На чертеже представлена функциональна электрическа схема устройства дл формировани временных интервалов.
Оно содержит врем задающие УЗЛЫ li- Ьт, элементы И 2 и 3, элемент ИЛИ 4, элементы 5 и 6 задержки, триггеры 7, 8 и инвертор 9.
Врем задающие узлы 1, Ь, li, Izj, bm соединены последовательно. Вторые входы нечетных врем задающих узлов 1,, где / 1, 3, 5,. .., 2т-1, подключены к входу элемента 5 задержки и инверсному выходу 5-триггера 7, а вторые входы четных врем задающих узлов j, где / 2, 4, 6,..., 2т - к пр мому выходу этого триггера и первому входу элемента И 2, выход которого через элемент 6 задержки подключен к / -входу триггера 7. При этом второй вход элемента И 2 соединен с входной шиной устройства и через инвертор 9 с управл ющими входами всех врем задающих узлов li - Ьт и с первым входом элемента ИЛИ 4, второй вход которого подключен к выходу элемента 5 задержки, а выход соединен с 5-входом триггера 7. В устройстве врем задающие узлы Ь - Ьт состо т из элемента И 3 и 5-триггера 8, причем входы элемента И 3 соединены соответственно с первым и вторым входами врем задающего узла , а выходы - с 5-входом триггера 8, / -вход которого подключен к управл ющему входу, а пр мой выход - к выходу врем задающего узла.
В исходном состо нии на входную шину устройства, соста1зленного из 2т последовательно соединенных врем задающих узлов , подаетс сигнал «О, соответствующий нулевому логическому уровню и поступающий на входы элементов И 2 и 3, а также на вход инвертора 9. В этом случае триггеры 8 всех врем задающих узлов через инвертор 9 устанавливаютс в положение «О, а триггер 7 через инвертор 9 и элемент ИЛИ 4 - в положение «1. При этом на всех первых входах и выходах врем задающих имеет место сигнал «О, а на первом входе элемента И 2 - сигнал «1.
Работ а устройства происходит следующим образом.
При подаче сигнала «1 на входную шину снимаетс сигнал «1 с / -входов всех триггеров 8 врем задающих узлов и первого ,входа элемента ИЛИ 4 и по вл етс сигпал «1 на выходе элемента И 2. Этот сигнал через элемент 6 задержки устанавливает триггер 7 в положение «О.
В результате сигнал «1 с выдержкой, определ емой элементом 6 задержки, по вл сь на втором входе врем задающего узла li и входе элемента 5 задержки, устанавливает триггер 8 врем задающего узла li в состо ние «1, привод узел Ь в готовность к срабатыванию, и запускает элемент 5 задержки. Одновременно сигнал «О, снимаемый с пр мого выхода триггера 7, приводит через элемент И 2 элемент 6 задерж-ки в исходное состо ние.
Элемент 5 задержки отрабатывает сигнал «1 и через элемент ИЛИ 4 устанавливает триггер 7 в состо ние «1. В результате сигнал «1 по вл етс па выходе узла Ь и выходе элемента И 2, привод узел 1з в готовность к срабатыванию и запуска элемент 6 задержки. Одновременно сигнал «О, снимаемый с инверсного выхода триггера 7, приводит элемент 5 задержки в исходное состо ние.
Врем задающие узлы 1г, где г 3, 5,..., 2т-1, подобны узлу li, а узлы j, где / 4, 6,.. ., 2т, подобны узлу Ь. Триггер 7 измен ет свое состо ние с частотой, равной
, до тех пор, пока на входную шину
устройства поступает сигнал «1. При подаче сигнала «О на входную шину триггер 7 приходит в состо ние «1.
Использование элементов 5, 6 задержки в сочетании с 5-триггером 7, элементами И 2 и ИЛИ 4 выгодно отличает описываемое устройство от известного тем, что позвол ет на их основе получить управл емое устройство дл формировани временных интервалов, независ щее от количества используемых врем задающих )злов.
Кроме того, при л-кратном использовании схемы предлагаемого устройства в качестве элемента задержки его выдержка времени и количество элементов задержки с выдержкой т совместно с врем задающими узлами одинаковы с известным. Но при этом в схеме предлагаемого устройства могут быть получены импульсы с переменной длительностью следовани и с переменной скважностью.
Claims (2)
1. Устройство дл формировани временных интервалов, содержащее 2т последовательно соединенных врем задающих узла , элементы И, ИЛИ, триггер, первый и второй элементы задержки и инвертор, о тличающеес тем, что, с целью расширени функциональных возможностей устройства , в нем вторые входы нечетных врем задающих узлов подключены к входу первого элемента задержки и инверсному
выходу триггера, а вторые входы четных врем задающих узлов - к пр мому выходу триггера и первому входу первого элемента И, выход которого через второй элемент задержки подключен к / -входу триггера , при этом второй вход первого элемента И соединен с входной шиной и через инвертор-с управл ющими входами всех врем задающих узлов и с первым входом элемента ИЛИ, второй вход которого подключен к выходу первого элемента задержки, а выход соединен с 5-входом триггера.
2. Устройство по п. 1, отличающеес тем, что в нем каждый врем задающий
узел содержит элемент И и Л5-триггер, причем входы элемента И соединены соответственно с первым и вторым входами врем задающего узла, а выход - с 5-входом триггера, R-вхо . которого подключен к управл ющему входу, а пр мой выход - к выходу врем задающего узла.
Источники информации, прин тые во внимание при экспертизе
1.Самойлов Л. К. Устройства задержки информации в дискретной технике. М., Сов. радио, 1973, с. 236.
2.Авторское свидетельство СССР № 535568, кл. G 06F 1/00, 1975.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772478894A SU677079A1 (ru) | 1977-05-03 | 1977-05-03 | Устройство дл формировани временных интервалов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772478894A SU677079A1 (ru) | 1977-05-03 | 1977-05-03 | Устройство дл формировани временных интервалов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU677079A1 true SU677079A1 (ru) | 1979-07-30 |
Family
ID=20706097
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772478894A SU677079A1 (ru) | 1977-05-03 | 1977-05-03 | Устройство дл формировани временных интервалов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU677079A1 (ru) |
-
1977
- 1977-05-03 SU SU772478894A patent/SU677079A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU677079A1 (ru) | Устройство дл формировани временных интервалов | |
US3048785A (en) | Pulse generating and timing circuit for generating paired pulses, one more narrow than the other | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU828407A1 (ru) | Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы | |
SU839041A1 (ru) | Частотный дискриминатор | |
SU1190491A1 (ru) | Формирователь одиночного импульса | |
SU484629A1 (ru) | Генератор одиночных импульсов | |
SU1529450A1 (ru) | Управл емый делитель частоты | |
SU864512A1 (ru) | Регенератор импульсов | |
SU437196A1 (ru) | Генератор последовательности импульсов | |
SU720710A1 (ru) | Формирователь импульсов | |
SU769745A1 (ru) | Делитель частоты импульсов с переменным коэффициентом делени | |
SU663122A1 (ru) | Устройство дл искажени стартстопного текста | |
SU866753A1 (ru) | Цифровой управл емый генератор | |
SU785979A1 (ru) | Селектор импульсов по периоду следовани | |
SU515265A1 (ru) | Формирователь импульсов | |
SU684731A1 (ru) | Синхронизатор импульсов | |
SU744947A1 (ru) | Устройство дл синхронизации импульсов | |
SU978357A1 (ru) | Делитель частоты импульсов с регулируемым коэффициентом делени | |
SU815887A1 (ru) | Устройство дл контрол последова-ТЕльНОСТи иМпульСОВ | |
SU566378A1 (ru) | Устройство синхронизации дискретной фазовой автоподстройки | |
SU752767A2 (ru) | Генератор серий импульсов | |
SU809504A1 (ru) | Одновибратор | |
SU817992A1 (ru) | Устройство дл задержки импульсов | |
SU886283A1 (ru) | Преобразователь биимпульсного сигнала в двоичный |