SU720710A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU720710A1
SU720710A1 SU772456786A SU2456786A SU720710A1 SU 720710 A1 SU720710 A1 SU 720710A1 SU 772456786 A SU772456786 A SU 772456786A SU 2456786 A SU2456786 A SU 2456786A SU 720710 A1 SU720710 A1 SU 720710A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
logic
pulse
level
Prior art date
Application number
SU772456786A
Other languages
English (en)
Inventor
Владимир Николаевич Семенычев
Original Assignee
Предприятие П/Я А-1178
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1178 filed Critical Предприятие П/Я А-1178
Priority to SU772456786A priority Critical patent/SU720710A1/ru
Application granted granted Critical
Publication of SU720710A1 publication Critical patent/SU720710A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

I
Изобретение относитс  к вычислительной технике и может быть использовано дл  формировани  пр моу1 ольных импульсов в устройствах автоматики и телемеханики .
Известен формирователь импульсов, содержащий п -потенциальных инверторов, соединенных между собой последовательно , параллельно одному из которых подключен врем задающий конденсатор, два логических элемента И-НЕ транзисторнотранзисторной логики, каждый из которых содержит два выхода, эмиттерный и коллекторный , и один вход, причем, логические элементы И-НЕ соединены таким образом, что представл ют собой четырехвходовый логический элемент неравнозначности ClD.
Недостаток этого устройства - разброс неравенство длительности импульсов , формируемых по переднему и заднему фронту входных импульсов вследствие различи  посто нных времени зар да и разр да конденсатора, подключенного параллельйо одному из потенциальных инверторов .
Наиболее близким техническим реше- 51ием,к данному изобретению  вл етс  формирователь импульсов, содержащий элемент равнозначности и два триггера, выход второго триггера соединен с одним из входов элемента равнозначности
t2J.
Недостаток известного формировател  невозможность получени  стабильных по длительности импульсов, сформированных по переднему и заднему фронту ,входного импульсй.
Цель изобретени  - повышение ста5 биЛьности длительности формируемых импульсов .
Поставленна  цель достигаетс  тем, что в формирователь импульсов, содержащий элемент неравнозначности и триггер,

Claims (2)

  1. f выход которого соединен с одним из входов элемента неравнозначности,, введен ждущий мультивибратор, вход которого соединен с Выходом элемента неравнозначности , а выход подключен к счётномвхоДу триггера. На фиг. 1 предстаншена схема формироватеп  импульсов; на фиг. 2 - диаграммынапр жений в различных точках схемы. Формирователь импульсов содержит элемент неравнозначности 1, ждущий мультивибратор 2, триггер 3 со счетным входом. Первый вход элемента неравнозначности 1, выполненного на потенциаль ных Логических элементах И-НЕ 4-7, соединен со входным зажимом 8. Выход элемента неравнозначности 1, т. е. выходйогическргр элемента И-Г1Е 7, соед;инен со входом ждущего мультивибратора 2, вьтполненнрго на потенциальных лоТическйх элементах Й-НЕ 9-11, конденсаторе 12, диоде 13. Счетный вход триггер а 3 соединен с выходом ждущего мультивибратора 2, т. е. с выходом логического элемента И-НЕ 1О, и с выход ным зажимом 14 формировател  импульсов . Пр мой выход триггера 3 соединен со Bfbpbiivi входом элемента неравнозначности 1. Формирователь импульсов работает следующим образом. В исходном состо нии после подачи напр жени  питани , если на первый вход элемента неравнозначности 1 со входного заткима 8 поступает высокий уровень логической 1 (фиг. 2а), а с пр мого выхода триггера 3 на второй вход элеме та неравнозначности 1 поступает низкий уровень логического О (фиг. 26), то на вь1хрде логическрго элемента И-НВ 7 устанрвитс  высокий уровень логической I, (фиг. 2в - интервал времен 1 -1, ) На выходе ждущего мультивибратора 2, т. е. на выходе логического элемента H-}iE 16, при этом установитс  уррвень логической 1 (фиг. 2 г), на выхРде логического элемента И-НЕ 9 - уровень лргического О. Указанное состо ние Moxcet поддерживатьс  на прот жении длительного времени, и все элементы пр йтрм Сохран ют свОе состо ние. При изменении входного сигнала от высокого уровн  к низкому на выходе элемента неравнозначности 1 УСТанавЛи- ваетс  уровень логического О (фиг. 2в момент времеш1 t. ). По влент5е логического О на выходе элемёнта неравнозн чностй 1 приводит к запуску ждущего мультивибратора 2, на выходе ко т6рогЬ7т.е. на йыходТ логического элемента И-НЕ Ю, форШруетс  мпульс логического О заданной длиельности (фиг. 2г, интервал времени -)В момент изменени  выходного сигна- а ждущего мультивибратора 2 (фиг. 2г, омент времени t ) опрокидываетс  риггер 3, на пр мом выходе которого ри этом-устанавливаетс  логическ.а  1 (фиг. 26, момент времени t ). Этим заканчиваетс  формирование выходного импульса по переднему фронту входного импульса низкого уровн  и ус тановка формировател  импульсов дл  формировани  выходного импульса по заднему фронту входного импульса, при этом на выходе элемента неравнозначности 1 устанавливаетс  уровень логической 1 и заверщаютс  переходные процессы в ждущем мультивибраторе 2. Уровень логической 1 на выходе логического элемента неравнозначности 1 сохран етс  до момента Изменени  входного сигнала до высокого уровн  логической (фиг. 2а, момент времени t ). При изменении уровн  входного сигнала с низкого на высокий на выходе лргического элемента неравнозначности 1 устанавливаетс  уровень логического О (фиг. 2в, момент времени I- ), которым внрвь запускаетс  ждущий мультивибратор 2, на выходе которого формируетс  импульс логического О заданной длительности (фиг. 2г - интервал времени Ч-tJЗадним фронтом импульса низкого уровн  с выхода ждущего мультивибратора 2 вновь опрокидываетс  триггер 3, на пр мом выходе которого устанавливаетс  уровень логического О (фиг. 26, момент времени t ), а формирователь импульсов устанавливаетс  в исходное состо ние дл  формировани  выходного импульса по переднему фронту входного импульса. Если при включении напр жени  питани на пр мрм выходе триггера 3 установитс  уровень логической 1, то формирование выходных импульсов начинает с  с заднего фронта входных импульсов. Таким образом, по переднему и заднему фронту входных импульсов на выходе формировател  импульсов, на .выходном зажиме 14, формируютс  импульсы лргического О, а на выходе логическо- го элемента 9 И-РШ - импульсы лотческой . Длительность выходных импульсрв можно изменить с помоптю конденсатора 12. В сттучае получени  iiMiiy;ib5 . 7 СОЙ минтгмальной длительности кондексатор 12 отсутствует, а диод 13 закорочен , В св зи с тем, что выходные ймпу-л{зсы формируютс  только ждущим вибратором, исключаетс  неравенб Шй длительностей импульсов, формируемых по переднему и заднему фронту входных импульсов , и сохран етс  возможность широ кого диагтазона регулировани  их длительности .. Формирователь импульсов легко реализуетс  в виде единой интегральной схемы или на дискретных логичёСЖх л1е ментах.i . Формула изобретени  Формирователь импульсов, содержащий элемент неравнозначности и триггер. ,10б выход которого соединен с одним из входов элемента неравнозначности, о т личающийс  тем, что, с целью повышени Стабильности длительности формируемых импульсов, в него введен ждугдий мультивибратор, вход которогб соединен с выходом элемента неравнозначности , а выход подключен к счетному входу триггера., Источники информашга, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 399054, кл. И 03 К 3/64, 01.10.71.
  2. 2.Авторское свидетельство СССР 465727, кл. Н 03 К 5/153, 1972,
    .г. i
SU772456786A 1977-03-02 1977-03-02 Формирователь импульсов SU720710A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772456786A SU720710A1 (ru) 1977-03-02 1977-03-02 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772456786A SU720710A1 (ru) 1977-03-02 1977-03-02 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU720710A1 true SU720710A1 (ru) 1980-03-05

Family

ID=20697160

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772456786A SU720710A1 (ru) 1977-03-02 1977-03-02 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU720710A1 (ru)

Similar Documents

Publication Publication Date Title
US3952213A (en) Delayed pulse generating circuit
US3473050A (en) Variable pulse width multiplier
SU720710A1 (ru) Формирователь импульсов
SU484629A1 (ru) Генератор одиночных импульсов
US2605406A (en) Multivibrator saw-tooth generator
SU636776A2 (ru) Одновибратор
US3297884A (en) Advance pulse generator employing additional transistor to sense and remove excess charge on coupling capacitor due to input pulse skipping
SU853788A1 (ru) Формирователь импульсов
SU748804A1 (ru) Мультивибратор
US3486133A (en) Pulse generator
KR880006897A (ko) 음극선관을 구비한 디스플레이 장치에 사용되는 수평 블랭킹 펄스 회로
US3463941A (en) Active pulse delay line
SU788359A2 (ru) Одновибратор
RU2231916C2 (ru) Генератор импульсов
SU767959A1 (ru) Устройство задержки
SU573869A1 (ru) Частотный дискриминатор
SU376883A1 (ru) Генератор случайной последовательности
SU839029A1 (ru) Формирователь импульсов
SU418968A1 (ru) Импульсное устройство
US3851188A (en) Transistorized high voltage complementary switch for pulsing a nuclear generator
SU464070A1 (ru) Синхронизирующее устройство
SU999148A1 (ru) Формирователь одиночных импульсов
SU703896A1 (ru) Одновибратор
SU459849A1 (ru) Селектор импульсов по длительности
SU894832A1 (ru) Ждущий генератор импульсов