SU960801A1 - Устройство дл сравнени чисел - Google Patents
Устройство дл сравнени чисел Download PDFInfo
- Publication number
- SU960801A1 SU960801A1 SU803259934A SU3259934A SU960801A1 SU 960801 A1 SU960801 A1 SU 960801A1 SU 803259934 A SU803259934 A SU 803259934A SU 3259934 A SU3259934 A SU 3259934A SU 960801 A1 SU960801 A1 SU 960801A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- signal
- output
- counters
- trigger
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к автоматике и цифровой измерительной технике и предназначено дл автоматического вьшолнени операции сравнени двух величин, значени которых представлены в цифровой форме.
Известно устройство тл сравнени , которое содержит преобразующее устройство , два счетчика импульсов, вентили перезаписи, триггеры переполнени , две схемы И, вентили считывани , цифровой индикатор, переключатели, генератор тактов и элементы задержки. Указанное устройство позвол ет автоматически получать разность между текугтдам значением контролируемой величины и некоторым заданным значением. Разность эта получаетс в виде цифрового кода и может быть представлена на цифровом индикаторе со своим знаком 113.
Однако функциональные возможности такого устройства ограничены. Как правило выходной сигнал вс кой схемы сравнени , кроме индикации величи.ны отклонени , используетс дл формировани контролирующего или же регулирующего сигнала, воздействующего на :соответствующие регулирующие или ис|полнительные устройства.
Наиболее близким к предложенному техническому реиению вл етс устройство дл сравнени чисел, содержащее счетчики, генератор, элементы И, ИЛИ, НЕ, регистраторы 2.
Недостатком этого устройства вл ютс малые .(функциональные возможности, так как оно обеспечивает только выдачу результатов сравнени в двоичном виде
Цель изобретени - расширение функциональных возможностей устройства, за счет формировани сигнала, пропорционального по длительности разности сравниваемых чисел.
Поставленна цель достигаетс тем, что в устройстве дл сравнени чисел, содержащем генератор импульсов, элементы И, ИЛИ, НЕ, триггеры, счетчики, причем выход генератора импульсов соединен с первыми входами первого и второго элементов И, выходы которых подключены к суммирующим входам первого и второго счетчиков соответственно, перва и втора информационные мины устройства соединены.с установочными входами первого и второго счетчиков соответственно, выходы первого и второго счетчиков подключены ко входам установки в нулевое состо ние первого и- второго триггеров соответственно, пр мой выход первого триггера соединен со вторымвходом первого элемента И, с первым входом третьего элемента И и через первый элемент НЕ с первым входом четвертого элемента И, вы- 5 ход которого подключен к первому входу элемента ИЛИ и ко входу установки в нулевое состо ние третьего триггера, пр мой выход второго триггера соединен со вторым входом второго элемента 10 И, со вторым входом четвертого элемента И и через второй элемент НЕ - со вторым входом третьего элемента И, выход которого подключен ко вторс ну входу элемента И и ко входу установки tS в единичное состо ние триггера.
На чертеже приведена структурна схема устройства.
В состав устройства вход т генератор 1 импульсов, элемент И 2, счет- 20 чик 3, триггер 4, второй элемент И 5, счетчик б, триггер 7, элемент НЕ 8, элемент И 9, элемент ИЛИ 10, элемент НЕ 11, элемент и 12, триггер 13, вход
14управлени , информационные шийы 25
15и 16 устройства.
Устройство работает следующим образом .
В исходном состо нии генератор 1
,йаперт и его выходна частота не по ступает на вход счетчиков 3 и б, в которые записаны значени сравниваемых величин АЙВ. По квманде управлени сигналы генератора 1 одноррален но поступают на первые входы элементов И 2 и 5. В начальный мс лент работы счетчики 3 и б не переполнены, поэтому триггеры 4 и 7 наход тс в состо нии , обеспечивающем уровень разрешающего сигнала на вторых входах элементов И 2 и 5. Таким образом сигналы генератора 1 поступают одновременно на вход счетчиков 3 и б, заполн их.
Определение соотношени между величинами А и В, записанными в счетчиках 3 и б, производитс по взаимноглу расположению сигналов переполнени счетчиков 3 и б на временной ийсале. Например , ecj} А В, то сначала по вл етс сигнал переполнени первого счетчика 3, а затем сигнал переполнени второго счетчика б (если же А В Т9 последовательность по влени этих сигналов обратна ). Сигнал переполнеНИИ с выхода триггера 4 одновременно поступает на второй вход элемента И 2, запреща прохождение сигналов генератора 1 на вход переполнившего.с счетчика 3, на первый вход, элемента И 9, через элемент НЕ 8 на первый вход элемента И 12. При-этом на выходе элемента И 12 формируетс сигнал соответствующий соотношению А В, который, воздейству на вход установки нулевого состо ни триггера 13,
переводит его в состо ние, соответствующее случаю А В.
Сигнал с выхода элемента И 12 одновременно поступает на первый,вход .элемента ИЛИ 10, в результате чего на его выходе формируетс положительный перепад напр жени .
Затем переполн етс второй счетчик б Сигнал переполнени с выхода триггера 7 одновременно поступает на второй вход элемента И 5, запреща прохождеWиe сигналов генератора 1 на вход пе- реполнившегос счетчика б, на второй вход элемента И 12, чеоез элемент НЕ 11 на вход элемента И 9. При этом на выходе элемента И 12 пропадает сигнал соответствующий состо нию А В, что приводит к разблокировке входа установки 13 в нулевое состо ние и формированию на выходе элемента ИЛИ 10 отрицательного перепада напр жени .
На этом оканчиваетс цикл операции сравнени чисел А и В, в результате в триггере 13 знака записано состо ни соответствующее случаю А В. Это состо ние хранитс в триггере 13 до проведени следующего цикла операции сравнени , который начинаетс по следующему сигнешу управлени . Кроме того , в течение операции сравнени на клходе элемента ИЛИ,10 формируетс сигнал, длительность которого itponopционсцтьна абсолютной в(еличине разности чисел А и В, т.. ° К(А-В) .
Схема работает аналогичным образом и при соотношении чисел А В, с той лишь разницей, что сначала по вл етс сигнал переполнени второго счетчика б, а затем сигнал переполнени первого счетчика 3.
Таким образом, использование предлагаемого устройства позвол ет производить цифровое сравнение чисел А и В, одновременно получа сигнал, пропорциональный разности этих чисел, что расшир ет функциональные возможности данной цифровой схема сравнени . Действительно, сигнал f4 К(А-В может непосредственно использоватьс как сигнал управлени , воздействующий на соответствующие контролирующие или регулирующие устройства.
Claims (2)
1.Авторское свидетельство СССР 337726, кл. G Об F 7/04, 1972.
2.Гаврилов П. В., Пучко А. И. Арифметические устройства быстродей15-|Ствую1дих ЭЦШ. М., Советское радио 1970, с. 257-240, рис. 8.2.1 (прототип ) .
IS
L
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803259934A SU960801A1 (ru) | 1980-12-24 | 1980-12-24 | Устройство дл сравнени чисел |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803259934A SU960801A1 (ru) | 1980-12-24 | 1980-12-24 | Устройство дл сравнени чисел |
Publications (1)
Publication Number | Publication Date |
---|---|
SU960801A1 true SU960801A1 (ru) | 1982-09-23 |
Family
ID=20947464
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU803259934A SU960801A1 (ru) | 1980-12-24 | 1980-12-24 | Устройство дл сравнени чисел |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU960801A1 (ru) |
-
1980
- 1980-12-24 SU SU803259934A patent/SU960801A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1436933A (en) | Phase and/or frequency comparators | |
SU960801A1 (ru) | Устройство дл сравнени чисел | |
US4125896A (en) | Digital normalizing circuit | |
GB1081753A (en) | Improvements in or relating to electronic circuitry for producing and remembering an output voltage that represents the level of a signal on the input | |
US3340387A (en) | Integrating device | |
US3623073A (en) | Analogue to digital converters | |
US3123817A (en) | golden | |
SU954885A1 (ru) | Устройство дл измерени изменени частоты | |
SU746710A1 (ru) | Устройство дл контрол записи информации | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU444113A1 (ru) | Устройство дл обегающего контрол параметров | |
SU733100A1 (ru) | Устройство дл определени длительности переходного процесса | |
CA1063358A (en) | Electronic time signalling device for producing a time signal at a preset time | |
SU741450A1 (ru) | Широтно-импульсный функциональный генератор | |
SU786009A2 (ru) | Управл емый делитель частоты | |
SU868784A1 (ru) | Аналого-цифровое интегрирующее устройство | |
SU968765A1 (ru) | Цифровое устройство дл определени кода скорости и ускорени | |
SU561960A1 (ru) | Устройство дл определени положени числа на числовой оси | |
SU788055A1 (ru) | Устройство измерени характеристик логических элементов | |
SU430411A1 (ru) | Устройство для учета разности факт-план | |
SU834830A1 (ru) | Генератор пр моугольных импульсов | |
SU411416A1 (ru) | ||
SU1129527A2 (ru) | Счетчик ампер-часов | |
SU873404A1 (ru) | Генератор гармонического сигнала | |
SU526909A1 (ru) | Устройство дл моделировани марковских процессов |