SU959253A1 - Digital phase-shifting apparatus - Google Patents

Digital phase-shifting apparatus Download PDF

Info

Publication number
SU959253A1
SU959253A1 SU802987910A SU2987910A SU959253A1 SU 959253 A1 SU959253 A1 SU 959253A1 SU 802987910 A SU802987910 A SU 802987910A SU 2987910 A SU2987910 A SU 2987910A SU 959253 A1 SU959253 A1 SU 959253A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
unit
input
frequency
trigger
Prior art date
Application number
SU802987910A
Other languages
Russian (ru)
Inventor
Валентин Валентинович Собченко
Original Assignee
Дальневосточный Ордена Трудового Красного Знамени Политехнический Институт Им.В.В.Куйбышева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Дальневосточный Ордена Трудового Красного Знамени Политехнический Институт Им.В.В.Куйбышева filed Critical Дальневосточный Ордена Трудового Красного Знамени Политехнический Институт Им.В.В.Куйбышева
Priority to SU802987910A priority Critical patent/SU959253A1/en
Application granted granted Critical
Publication of SU959253A1 publication Critical patent/SU959253A1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

S) ЦИФРОВОЕ ФАЗОСДВИГАЮЩЕЕ УСТРОЙСТВОS) DIGITAL PHASE-SHIFTING DEVICE

Claims (2)

Изобретение относитс  к электрютехнике в частности к -преобразовательной технике, и может быть испол зовано в области автоматизированног электропривода. Известно цифровое фазосдвигающее устройство, содержащее генератор так товых импульсов, схему.запрета, блок синхронизации, триггер и схему совпадени  кодов tl 3Недостатком этого устройства йвл етс  сложность . Наиболее близким по технической сущности к предлагаемому  вл етс  цифровое фазосдвигающее устройство, содержащее блок синхронизации, под ключенный входом к питающей сети, блок запрета, управл емый кодом дели тель частоты, вход которого подключ к выходу блока запрета, а выход - к второму входу триггера 2. Однако у этого устройстве недостаточна  точнбсть регулировани  фазового сдвига, обусловленна  возможной частотной и фазовой нестабильностью генератора тактовых импульсов. Цель изобретени  - повышение точности устройства. Эта цель достигаетс  тем,;что цифровое фазосдвигающее устройство снабжено умножителем частоты и дополнительным блоком запрета, причем вход умножител  частоты подключен к питающей сети, выход - к второму входу блока запрета, первый вход дополнительного блока запрета подключен к выходу умножител  частоты, второй вход - к выходу триггера, а выход цифрового фазосдвигающего устройства . На чертеже изображена блок-схема устройства. Устройство содержит умножитель 1 частоты, блоки 2 и 3 запрета, управл емый кодом делитель k частоты, блок S синхронизации и триггер 6. Устройство работает следующим образом. При переходе синхронизирующего напр жени  сети через нуль, выходной сигнал блока 5 переключает триггер 6, разреша  поступление импульсов с умножител  1 через бло 2 на вход делител  и через блок на выход устройства. При вьборе коэффициента умножит л  частоты равным максимальному чи  у М(й(ксУправлЯ1рщег6 двоичного кода А, А,... А„, на выходе блока 3 запрета и на выходе устройств по вл етс  последовательность импульсов с частотой равной w lJif Ц где fj. - частота сети, и числом импульсов в серии, равной (... , где А, АО, ... АП - потенциалы,им ющие значение 1 и О. Таким образом, число импульсов в серии равно значению двоичного кода, устанавливаемого на делителе . Формирование.серии импульсов за канчиваетс  в момент по влени  сиг нала на выходе делител  . В этом случае триггер 6 переключаетс  и прерывает поступление импульсов с умножител  1 через блок 2 на делит тель , а через блок 3 на выход устройства. После переключени  три гера 6 выходным сигналом блока 5 процесс повтор етс . Величина дискретности фазы, фор мируемой устройством, равна л. 34 Фйза формируемого устройства рав1J . . НС Использование предлагаемого устройства , благодар  его полной синг хронизадии с сетью, позвол ет обеспечить , высокую стабильность и точность работы тиристорных преобразователей различного назначени . Формула изобретени  Цифровое фазосдвигающее устройство , содержащее блок синхронизации подключенный входом к питающей сети , блок запрета, триггер, подключленный первым входом к выходу блока синхронизации, а выходом - к первому входу блока запрета, и управл емый кодом делитель частоты, вход которого подключен к выходу блока запрета, а выход - к второму входу триггера, отличающеес  тем, что, с целью повышени  точности , оно снабжено умножителем частоты и дополнительным блоком запрета, причем вход умножител  частоты подключен к питающей сети, выход - к второму входу блока запрета, первый вход допо нительйого блока запрета, подключен к выходу умножител  частоты , второй вход - к выходу триггера , а выход - к выходу цифрового фазосдвигающего устройства. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР ff AesyOt, кл. Н 02 Р 13/16, 1971.. The invention relates to electrical engineering, in particular, to a -conversion technique, and can be used in the field of an automated electric drive. A digital phase-shifting device is known which contains a generator of such pulses, a blocking circuit, a synchronization unit, a trigger, and a tl 3 code matching circuit. The disadvantage of this device is complexity. The closest in technical essence to the present invention is a digital phase shifting device containing a synchronization unit, connected to the mains supply, a prohibition unit controlled by a code frequency divider, whose input is connected to the output of the prohibition unit, and the output to the second trigger input 2 However, this device does not have sufficient accuracy to control the phase shift due to possible frequency and phase instability of the clock generator. The purpose of the invention is to improve the accuracy of the device. This goal is achieved by the fact that the digital phase-shifting device is equipped with a frequency multiplier and an additional inhibit unit, the input of the frequency multiplier is connected to the supply mains, the output is connected to the second input of the inhibit unit, the first input of the additional inhibit unit is connected to the output of the frequency multiplier, the second input is connected to trigger output and digital phase shifter output. The drawing shows a block diagram of the device. The device contains a frequency multiplier 1, blocks 2 and 3 of the prohibition, a code-controlled frequency divider k, a synchronization block S, and a trigger 6. The device operates as follows. When the synchronizing voltage of the network passes through zero, the output signal of unit 5 switches trigger 6, allowing the arrival of pulses from multiplier 1 through unit 2 to the input of the divider and through the unit to the output of the device. When choosing a coefficient, multiplies the frequency equal to the maximum chi M (th (kSDG control of the binary code A, A, ... A), the output of the prohibition block 3 and the output of the devices appear in a sequence of pulses with a frequency of w lJif C where fj. - network frequency, and the number of pulses in a series equal to (..., where A, AO, ... AP) are potentials that have a value of 1 and O. Thus, the number of pulses in a series is equal to the value of the binary code set on the divider The formation of a series of pulses ends at the time of the appearance of the signal at the output of the divider. In this case trigger 6 switches and interrupts the pulses from multiplier 1 through block 2 to splitter and block 3 to output the device. After switching three heights 6 by the output signal of block 5, the process repeats. The phase discreteness is generated by the device 34 The phyz of the device to be molded. J1. NS The use of the proposed device, due to its complete synchronization with the network, ensures high stability and accuracy of operation of thyristor converters for various purposes. DETAILED DESCRIPTION OF THE INVENTION Digital phase-shifting device comprising a synchronization unit connected to the mains supply, a inhibit unit, a trigger connected to the output of the synchronization unit by the first input, and an output controlled by the frequency divider that is connected to the output of the unit the prohibition, and the output to the second trigger input, characterized in that, in order to improve accuracy, it is equipped with a frequency multiplier and an additional prohibition unit, the input of the frequency multiplier connected to the supply ti, the output - to the second input of the ban, the first input additional dome nitelyogo prohibition unit is connected to the output of the frequency multiplier, the second input - to the output of the flip-flop, and an output - to the output of the digital phase shifter. Sources of information taken into account in the examination 1. USSR author's certificate ff AesyOt, cl. H 02 R 13/16, 1971 .. 2. Авторское свидетельство СССР № 629621, кл. Н 02 Р 13/16, 1976.2. USSR author's certificate No. 629621, cl. H 02 R 13/16, 1976.
SU802987910A 1980-09-22 1980-09-22 Digital phase-shifting apparatus SU959253A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802987910A SU959253A1 (en) 1980-09-22 1980-09-22 Digital phase-shifting apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802987910A SU959253A1 (en) 1980-09-22 1980-09-22 Digital phase-shifting apparatus

Publications (1)

Publication Number Publication Date
SU959253A1 true SU959253A1 (en) 1982-09-15

Family

ID=20919975

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802987910A SU959253A1 (en) 1980-09-22 1980-09-22 Digital phase-shifting apparatus

Country Status (1)

Country Link
SU (1) SU959253A1 (en)

Similar Documents

Publication Publication Date Title
US2881320A (en) Variable frequency high stability oscillator
KR930022168A (en) Clock generator capable of dividing fractional frequencies into programs
SU959253A1 (en) Digital phase-shifting apparatus
RU2794104C1 (en) Digital oscillator of variable frequency
SU786045A1 (en) Device for shaping frequency-manipulated signal
SU877581A1 (en) Step voltage function generator
SU508958A1 (en) Frequency telegraphy signal shaping device with suppressed emissions
SU864581A1 (en) Pulse frequency divider
SU1448410A1 (en) Digital frequency synthesizer
SU1387180A1 (en) Shaper of linearly changing voltage
SU1166089A1 (en) Number sequence generator
SU847497A1 (en) Controllable pulse renerator
SU746322A1 (en) Digital apparatus for displaying phase shifts
SU817891A1 (en) Repetition rate scaler
SU866748A1 (en) Pulse rate scaler
SU632095A1 (en) Pulse frequency divider with variable division factor
SU660296A1 (en) Apparatus for transmitting four-position frequency-manipulated signal with continuous phase
SU1016793A1 (en) Wide-band rapid-action frequency multiplier
SU892441A1 (en) Digital frequency divider with fractional countdown ratio
SU771858A1 (en) Digital frequency synthesizer
SU580647A1 (en) Frequensy divider with fractional division factor
SU853797A1 (en) Device for pulse-phase control of frequency
SU851405A1 (en) Device for square polynomial reproduction
SU636795A1 (en) Method of converting pulse-phase code into voltage
SU130062A1 (en) A device for producing a product of two pulse sequences