SU959098A1 - Устройство дл выделени максимального сигнала - Google Patents
Устройство дл выделени максимального сигнала Download PDFInfo
- Publication number
- SU959098A1 SU959098A1 SU803263626A SU3263626A SU959098A1 SU 959098 A1 SU959098 A1 SU 959098A1 SU 803263626 A SU803263626 A SU 803263626A SU 3263626 A SU3263626 A SU 3263626A SU 959098 A1 SU959098 A1 SU 959098A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- resistor
- diodes
- scale
- maximum signal
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ВЫДЕЛЕНИЯ МАКСИМАЛЬНОГО
1
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано в контрольно-измерительной технике в различных системах автоматического управлени .
Известно устройство дл выделени канала с максимальным сигналом, содержащее в каждом канале след щий усилитель на двух транзисторах разного типа проводимости . Коллектор первого транзистора каждого усилител соединен с базой второго транзистора и через нагрузочный резистор подключен к шине отрицательного напр жени питани , к которой также подключен эмиттер второго транзистора. Эмиттеры первых транзисторов всех усилителей соединены между собой и через резистор подключены к шине положительного напр жени питани . Резистор нагрузки в коллекторной цепи второго транзистора каждого усилител подключен через диод к эмиттеру первого транзистора. Трем входами устройства вл ютс базы первых транзисторов, а трем его выходами, - коллекторы вторых транзисторов усилителей 1.
Недостатком этого устройства вл етс то, что оно работоспособно только при одСИГНАЛА
ной пол рности входных сигналов и имеет погрешность, обусловленную различием падений напр жени на элементах отдельных усилителей.
5Наиболее близким техническим решением к изобретению вл етс устройство дл мажоритарной выборки сигналов, содержащее три операционных усилител , выходы которых соединены через стабилитроны с
10 соответствующими входами мажоритарного блока, выходом подсоединенного к элементу нагрузки и через масштабные резисторы отрицательной обратной св зи - к одним входам операционных усилителей. Первый, второй и третий входы устройства через дру5 гие резисторы соединены с другими входами соответственно первого, второго и третьего операционных усилителей. В устройстве резко уменьшена погрешность за счет глубокой отрицательной обратной св зи, охватывающей операционные усилители и другие элементы устройства, кроме того; устройство работоспособно при входных сигналах любой пол рности 2.
Однако устройство не обеспечивает выборку максимального по напр жению сигнала , что ограничивает диапазон изменени входных сигналов.
Цель изобретени - расширение диапазона изменени входных сигналов.
Поставленна цель достигаетс тем, что в устройстве дл выделени максимального сигнала, содержащем первый, второй и третий операционные усилители, шесть масштабных резисторов, мажоритарный блоК и элемент нагрузки, один вывод которого подключен к шиненулевого потенциала, а второй вывод подключен к выходу мажоритарного блока, к первым выводам первого, второго и третьего масштабных резисторов и вл етс выходом устройства, вторые выводы первого , второго и третьего масштабных резисторов подключены к инвертирующим входам соответственно первого, второго и третьего операционных усилителей, неинвертирующие входы которых подключены к первым выводам соответственно четвертого, п того и шестого масштабных резисторов, второй вывод четвертого масштабного резистора вл етс .первым входом устройства , второй вывод п того масштабного резистора вл етс вторым входом устройства , введены седьмой, восьмой, дев тый и дес тый масштабные резисторы, первые выВ1 ,оды седьмого, восьмого и дев того масштабных резисторов подключены к шине нулевого потенциала, а их вторые выводы подключены к неинвертируюш,им входам соответствующих операционных усилителей, первый вывод дес того масштабного резистора подключен к неинвертирующему входу третьего операционного усилител , второй вывод дес того масштабного резистора подключен к второму выводу четвертого масштабного резистора, а второй вывод шестого масштабного резистора подключен к второму выводу п того масштабного резистора , выходы первого, второго и третьего операционных усилителей подключены соответственно к первому, второму и третьему входам мажориаторного блока.
Мажоритарный блок содержит дев ть диодов и четыре токозадающих резистора, аноды первого и шестого диодов объединены и вл ютс первым входом мажориаторного блока, аноды второго и третьего диодов объединены и вл ютс вторым входом мажоритарного блока, аноды четвертого и п того диодов объединены и вл ютс третьим входом мажориаторного блока, катоды первого, второго и седьмого диодов . объединены и подключены к первому выводу первого токозадающего резистора, катоды третьего, четвертого и восьмого диодов объединены и подключены к первому выводу второго токозадающего резистора, катоды п того, шестого и дев того диодов объединены и подключены к первому выводу третьего токозадающего резистора, вторые выводы первого, второго и третьего токозадающих резисторов объединены и подключены
К шине отрицательного напр жени питани аноды седьмого, восьмого и дев того диодов объединены и подключены к первому выводу четвертого токозадающего резистора и вл ютс выходом мажоритарного блока, второй вывод четвертого токозадающего резистора подключен к шине положительного напр жени питани .
Така организаци св зей входов, устройства с входами операционных усилителей позвол ет осуществл ть выборку максимального по направлению с.игнала из двух входных сигналов одинаковой пол рности или двух синфазных сигналов переменного тока, и обеспечивает расширение диапазона изменени входных сигналов.
На чертеже приведена функциональна схема устройства дл выделени максимального сигнала.
Устройство дл выделени максимального сигнала содержит три операционных усилител (ОУ) 1-3, мажоритарный блок 4, масштабные резисторы 5-14, элемент нагрузки 15. Мажоритарный блок содержит три выборки по максимуму 16-18 ивыборку по минимому 19, образованные соответствующими диодами 20-28 и токозадающими резисторами 29-32.
Устройство дл выделени максимального сигнала работает следующим образом.
При поступлении на входы устройства положительных сигналов UBXI выходе ОУ 1 устанавливаетс положительное напр жение, меньшее чем на выходе ОУ 3 и большее, чем на выходе ОУ 2, что обеспечиваетс равенством коэффициентов передачи ОУ 1 и ОУ 2 и тем, что коэффициент передачи ОУ 3 больше, чем ОУ 1 и ОУ 2. Это достигаетс соответствующим выбором величин сопротивлений резисторов 8-14 делителей напр жени . Глубина,отрицательной обратной св зи дл ОУ 1-3 выбираетс одинаковой. Положительное напр жение с выхода ОУ 3 через верхний диод 4 выборки по максимуму 1,8 и нижний диод 23 выборки по максимуму 17 поступает на катоды этих диодов, запира при этом нижний диод 21 выборнсн и верхний диод 22 выборки 17, поскольку на аноды диодов поступают меньшие по величине положительные напр жени . На катоды диодов 20 и 21 выборки 16 поступит напр жение с выхода ОУ 1, так как напр жение с выхода ОУ 2 меньше и нижний диод 21 выборки 16 заперт.
Claims (2)
1.Авторское свидетельство СССР № 293246, кл. G 06 G 1/14, 1971.
2.Авторское свидетельство СССР
№ 430508, кл. Н 03 К 19/23, 1974 (прототип ).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803263626A SU959098A1 (ru) | 1980-12-30 | 1980-12-30 | Устройство дл выделени максимального сигнала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803263626A SU959098A1 (ru) | 1980-12-30 | 1980-12-30 | Устройство дл выделени максимального сигнала |
Publications (1)
Publication Number | Publication Date |
---|---|
SU959098A1 true SU959098A1 (ru) | 1982-09-15 |
Family
ID=20948871
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU803263626A SU959098A1 (ru) | 1980-12-30 | 1980-12-30 | Устройство дл выделени максимального сигнала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU959098A1 (ru) |
-
1980
- 1980-12-30 SU SU803263626A patent/SU959098A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU959098A1 (ru) | Устройство дл выделени максимального сигнала | |
US4575649A (en) | RMS converters | |
SU1543425A1 (ru) | Логарифмическое вычислительное устройство | |
SU763909A1 (ru) | Масштабный усилитель | |
SU785982A1 (ru) | Пороговое устройство | |
SU1553989A1 (ru) | Экспоненциальный преобразователь | |
SU1383476A1 (ru) | Распределитель | |
SU866549A1 (ru) | Стабилизатор посто нного напр жени | |
SU1335964A1 (ru) | Управл емый источник бипол рного эталонного сигнала | |
SU1327130A1 (ru) | Функциональный преобразователь | |
SU736126A1 (ru) | Квадратор | |
SU1531012A1 (ru) | Индикатор напр жени | |
SU742807A1 (ru) | Масштабный измерительный преобразователь | |
SU1153331A1 (ru) | Аналоговое делительное устройство | |
SU1411784A1 (ru) | Логарифмический преобразователь | |
SU834718A2 (ru) | Устройство дл вычислени логариф-MA ОТНОшЕНи дВуХ НАпР жЕНий | |
SU443485A1 (ru) | Логический элемент "исключенное или" | |
SU907799A1 (ru) | Многоканальный коммутатор | |
SU1101824A2 (ru) | Мажоритарное устройство | |
SU843244A1 (ru) | Трехканальный мажоритарный элемент | |
SU742965A1 (ru) | Аналоговый умножитель | |
SU809219A1 (ru) | Устройство дл выделени модул | |
SU1287195A1 (ru) | Интегратор | |
SU1193771A1 (ru) | Усилительное устройство | |
SU809453A1 (ru) | Преобразователь переменногоНАпР жЕНи B пОСТО ННОЕ |