SU955148A1 - Устройство дл контрол исправности нагрузочных цепей - Google Patents

Устройство дл контрол исправности нагрузочных цепей Download PDF

Info

Publication number
SU955148A1
SU955148A1 SU813237277A SU3237277A SU955148A1 SU 955148 A1 SU955148 A1 SU 955148A1 SU 813237277 A SU813237277 A SU 813237277A SU 3237277 A SU3237277 A SU 3237277A SU 955148 A1 SU955148 A1 SU 955148A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
diode
distributor
pulse
Prior art date
Application number
SU813237277A
Other languages
English (en)
Inventor
Юрий Максимович Поскряков
Вячеслав Владимирович Лагно
Николай Семенович Максимов
Владимир Константинович Максименко
Александр Михайлович Чикишев
Original Assignee
Специальное Проектно-Конструкторское Бюро Объединения "Союзнефтеавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро Объединения "Союзнефтеавтоматика" filed Critical Специальное Проектно-Конструкторское Бюро Объединения "Союзнефтеавтоматика"
Priority to SU813237277A priority Critical patent/SU955148A1/ru
Application granted granted Critical
Publication of SU955148A1 publication Critical patent/SU955148A1/ru

Links

Landscapes

  • Testing Electric Properties And Detecting Electric Faults (AREA)

Description

1,
Изобретение относитс  к автоматизации производственных процессов с использованием средств вычислительной техники и может быть использовано при применении управл ющих микро-ЭВМ с целью повышени  надежности управлени .|
известны устройства контрол  цепей нагрузок , содержащие силовой трансформатор , сигнальные лампочки и реле, между средни.м и одним из крайних выводов вторичной обмотки силового трансформатора включена цепочка из последовательно соединенных тиристора, предохранител  и защунтированного обмоткой реле диода, а другой крайний вывод этого же трансформатора через переключатель и последовательно соединенные диод, резистор и сигнальную лампочку подключен между упом нутыми тиристором и предохранителем, при этом количество указанных цепочек соответствует числу контролируемых объектов 1.
Недостатком известных устройств  вл етс  отсутствие возможности автоматизации контрол  и, следовательно, низкое быстродействие устройства.
Наиболее близким по технической сущности , к предлагаемому  вл етс  устройство дл  проверки исправности цепей, содержащее распределитель, выходы которого подключены к управл ющим входам контролирующих цепей, одни выводы которых подключены к первой шине источника питани  и к индикатору номера цепи, контрольный блок, выход которого подключен к управл ющему входу распределител , конт ,Q рольный регистратор, последовательно включенные ключ и балластный резистор, другой вывод ключа подключен к первой шине источника питани , вывод балластного резистора подключен к другим выводам контролируемь1х цепей, к контрольному блоку и
15 через контрольный резистор - к второй цшне источника питани , управл ющий вход ключа подключен к первому входу распределител  2.
2Q Недостаток устройства состоит в том, что требуетс  значительное врем  на осуществление операции контрол , т. е. низкое быстродействие обнаружени  неисправности.
Цель изобретени  - повышение быстродействи  устройства. Поставленна  цель достигаетс  тем, что в устройство дл  контрол  исправности нагрузочных цепей, содержащее распределитель импульсов, выполненный на двоичном счетчике и дешифраторе, ключевые элементы , управл ющие входы которых подключены к выходам программного блока, и источник питани , введены зар дно-разр дные элементы, выполненные на последовательно соединенных диоде и конденсаторе, элемент И, триггер оптронные переключатели, каждый из которых выполнен на диодной оптронной паре, выход которой соединен с одним из входов элементаИЛИ, выход которого соединен с входом формировател  выходного импульса, выход каждого из которых соединен с соответствующим входом элемен та И, выход которого подключен к установочному входу триггера, вход «Сброс которого соединен с входом «Сброс распределител  импульсов и с одним из разр дов выходной шины программного блока, выход триггера подключен к одному из разр дов входной шины программного блока, входной диод оптронной пары каждого оптронного переключател  подключен встречнопараллельно диоду соответствующего зар дно-разр дного элемента, счетный вход распределител  импульсов соединен с соответствующим разр дом выходной шины программного блока, а выходы распределител  импульсов подключены к соответствующим другим входам элемента ИЛИ оптронных переключателей. На чертеже приведена структурна  схема устройства дл  контрол  исправности нагрузочных цепей. Устройство содержит распределитель i импульсов, выполненный на двоичном счет чике 2 и дешифраторе 3, источник 4 питани , нагрузочные элементы 5, включевые элементы 6 на транзисторах, программный блок 7 с входными 8 и выходными 9 шинами , зар дно-разр дные элементы 10, выполненные на последовательно соединенных диодах И и конденсаторах 12, оптронные переключатели 13 на диодных оптронных парах 14, элементах ИЛИ 15 и формировател х 16 выходных импульсов, элемент И 17 и триггер 18. Устройство работает следующим образом. Циклически, через необходимые промежутки времени программный блок 7 переходит к обработке подпрограммы контрол  исправности цепей нагрузочных элементов 5, при этом одновременно по всем цеп м выдаетс  короткий импульс, длительность которого значительно меньше времени срабатывани  реле или визуального воспри ти  горени  лампы (нагрузочного элемента), при этом вначале открываетс  ключевой элемент 6, и если нагрузочный элемент 5 исправен (нет короткого замыкани ), то зар жаетс  конденсатор 12 через диод 11. После окончани  управл ющего импульса и закрыти  ключевого элемента 6 зар женные конденсаторы 12 при исправных нагрузочных элементах 5 (нет обрыва) разр жаютс  через входные диоды оптронных пар 14 переключателей 13 и цепи нагрузочных элементов 5. Ток разр да конденсатора 12 передаетс  через элемент ИЛИ 15 на формирователь 16 выходного импульса, который формирует стабильный по амплитуде выходной сигнал, поступающий на элемент И 17. Если все нагрузочные элементы 5 исправны, то на элемент И 17 поступ т сигналы со всех оптронных переключателей 13, что приведет к срабатыванию триггера 18 и по влению на его выходе ответного сигнала «Норма, поступающего через входную шину 8-в программный блок 7. Программный блок 7 через установленную задержку времени на протекание процессов передачи сигналов производит анализ наличи  сигнала «Норма на своей входной шине 8. После сн ти  этого сигнала он генерирует сигнал «Сброс и переходит к исполнению своей основной программы. Если в процессе описанной операции контрол  встретитс  либо короткозамкнутна  цепь нагрузочного элемента 5 (конденсатор 12 не сможет разр дитьс ), либо окажетс  неисправным элемент 6 на соответствующем входе элемента И 17, не подаетс  сигнал на триггер 18 и сигнал «Норма на его выходе не по витс , что будет обнаружено программным блоком 7. В этом случае программный блок 7 переходит к определению номера неисправной цепи, при этом на все цени нагрузочных элементов 5 и на счетный вход распределител  1 подаетс  сери  импульсов. Кажды.м импульсом испытание всех цепей будет производитьс  аналогично выщеописанному, но распределитель 1 дополнительно подает импульсы на каждый элемент ИЛИ 15 оптронного переключател  13, последовательно переключа сь с одного нагрузочного элемента 5 на другой . Это происходит до тех пор, пока распределитель 1 не дойдет до исправной цепи нагрузки , и тогда оптроннэй переключатель 13, соответствующий этой цепи, сигналом от распределител  1 через элемент ИЛИ 15 выработает выходной сигнал, что приведет к по влению сигнала «Норма на триггере 18. Это будет идентифицировано программным блоком 7 как обнаружение неисправной цепи, номер которой соответствует количеству счетных импульсов, поданных на вход распределител  1. Если же после серии импульсов, равной по количеству числу выходов распределител  1 (числу цепей нагрузочных элементов 5), сигнал «Норма не по витс , это будет идентифицировано программным блоком 7 как факт неисправности двух и более цепей. Устройство сокращает цикл контрол , т. е. увеличивает быстродействие системы.

Claims (1)

  1. Формула изобретения
    Устройство для контроля исправности нагрузочных цепей, содержащее распределитель импульсов, выполненный на двоич- 10 ном счетчике и дешифраторе, ключевые элементы, управляющие входы которых подключены к выходам программного блока, и источник питания, отличающееся тем, что, с целью повышения быстродействия устрой- (5 ства, в него введены зарядно-разрядные элементы, выполненные на последовательно соединенных диоде и конденсаторе, элемент И, триггер, оптронные переключатели, каждый из которых выполнен на диодной оптронной паре, выход которой соединен с од- 20 ним из входов элемента ИЛИ, выход которого соединен с входом формирователя вы ходного импульса, выход каждого из которых соединен с соответствующим входом элемента И, выход которого подключен к установочному входу триггера, вход «Сброс» которого соединен с входом «Сброс» распредителя импульсов и с одним из разрядов выходной шины программного блока, выход триггера подключен к одному из разрядов входной шины программного блока, входной диод оптронной пары каждого эптронного переключателя подключен встречнопараллельно диоду соответствующего зарядно-разрядного элемента, счетный вход распределителя импульсов соединен с соответствующим разрядом выходной шины программного блока, а выходы распределителя импульсов подключены к соответствующим другим входам элемента ИЛИ оптронных переключателей.
SU813237277A 1981-01-14 1981-01-14 Устройство дл контрол исправности нагрузочных цепей SU955148A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813237277A SU955148A1 (ru) 1981-01-14 1981-01-14 Устройство дл контрол исправности нагрузочных цепей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813237277A SU955148A1 (ru) 1981-01-14 1981-01-14 Устройство дл контрол исправности нагрузочных цепей

Publications (1)

Publication Number Publication Date
SU955148A1 true SU955148A1 (ru) 1982-08-30

Family

ID=20939157

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813237277A SU955148A1 (ru) 1981-01-14 1981-01-14 Устройство дл контрол исправности нагрузочных цепей

Country Status (1)

Country Link
SU (1) SU955148A1 (ru)

Similar Documents

Publication Publication Date Title
US4835534A (en) Monitoring a conflict detector for traffic-lights
US4365164A (en) Vital contact isolation circuit
SU955148A1 (ru) Устройство дл контрол исправности нагрузочных цепей
GB1122472A (en) Systems for testing components of logic circuits
SU1150754A1 (ru) Устройство дл контрол счетчиков импульсов
SU451198A1 (ru) Счетчик импульсов
SU1522209A2 (ru) Система дл контрол сложных релейных распределителей
SU1499454A1 (ru) Устройство дл защиты от дребезга контактов
SU1651304A1 (ru) Устройство дл приема команд телеуправлени
SU1725388A1 (ru) Двоичное пересчетное устройство с контролем
SU1649550A1 (ru) Устройство дл контрол логических блоков
SU503189A1 (ru) Устройство дл проверки работоспособности электрического монтажа
SU1663582A1 (ru) Устройство дл контрол монтажа
SU1762277A1 (ru) Устройство дл идентификации жил кабельных изделий
SU1124376A1 (ru) Устройство дл индикации
SU446856A1 (ru) Устройство дл испытани элементов радиоэлектронной аппаратуры
SU1336037A1 (ru) Устройство дл контрол электрического монтажа
SU1043668A1 (ru) Устройство дл контрол счетчиков импульсов
SU451994A1 (ru) Устройство дл контрол дискретных логических схем
SU488216A1 (ru) Устройство дл контрол объектов
SU1032559A1 (ru) Устройство дл контрол состо ни последовательно соединенных тиристоров в преобразователе
RU2105348C1 (ru) Устройство для контроля электрического монтажа
SU1176270A1 (ru) Устройство контрол контактировани выводов интегральной схемы
SU1046716A2 (ru) Устройство дл автоматического контрол электрических цепей
SU661809A1 (ru) Устройство дл контрол разр дного двоичного счетчика