SU451994A1 - Устройство дл контрол дискретных логических схем - Google Patents
Устройство дл контрол дискретных логических схемInfo
- Publication number
- SU451994A1 SU451994A1 SU1916042A SU1916042A SU451994A1 SU 451994 A1 SU451994 A1 SU 451994A1 SU 1916042 A SU1916042 A SU 1916042A SU 1916042 A SU1916042 A SU 1916042A SU 451994 A1 SU451994 A1 SU 451994A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- outputs
- inputs
- discrete logic
- logic circuits
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДИСКРЕТНЫХ ЛОГИЧЕСКИХ СХЕМ
1
Изобретение относитс к области вычислительной техники.
Известны устройства дл контрол дискретных логических схем, содержащие двоичный счетчик, вход которого подклю- jBH к генератору импульсов, а присоединены ко входам разделительных схем выходы которых соединены с выходами устройства, триггер неисправности с индикаторными элементами на выходах и первым элементом И на нулевом входе, первый вход которого подключен через формирователь стробирующих импульсов к генератору импульсоэ а второй вход соединен с выходом первого элемента ИЛИ, подключенного первым входом к выходу компаратора , входы которого подключены ко входам устройства через схему контрол уровней и преобразователь уровней.
Известные устройства не позвол ют обнаруживать неисправности замыкани входов провер емой схемы, реализующей логическую функцию И.
В предложенном устройстве указанный недостаток устранен благодар тому, что
оно содержит элемент ИЛИ-НЕ и вторрй элемент ИЛИ, входы которых соединены с выходами соответствующих разделительных схем, и второй элемент И, входы которого соединены с выходами второго элемента ИЛИ и элемента ИЛИ-НЕ, а выход подключен ко второму входу первого элемента ИЛИ.
Блок-схема устройства дл контрол дискретных логических схем приведена на чертеже.
Устройство содержит генератор импульсов 1, двоичный счетчик 2 с количеством разр дов, равным максимальному числу входов провер емой логической схемы, разделительные схемы 3, схему контрол уровней 4, преобразователь уровней 5, компаратор б, формирователь стробирующих импульсов 7, элемент И 8, триггер неисправности 9, кнопку Пуск 10, индикаторные элеметы 11, 12 соответственно Исправно и Отказ, элемент ИЛИ
13, элемент ИЛИ-НЕ 14, элемент ИЛИ
15 и элемент И 16.
Устройство работает следующим образок.
При работе устройства используетс принцип сравнени работы провер емой схемы 17 и эталонной схемы 18 при всех возможных комбинаци х входных сигналов. Если хот бы при одной из входных комбинаций уровни напр жений на выходах схем 17, 18 не совпадают, это фиксируетс включением индикаторного элемента Отказ 12ч В противном же случае (про- Вер ема схема 17 исправлена, и выходные уровни совпадают при всех входных комбинаци х) будет включен индикаторный элемент исправлено 11 ,
Кнопкой Пусйк 10 триггер неисправ- ности 9 устанавливаетс в нулевое состо ние; соответствующее зажиганию индикаторного элемента Исправлено Ц. Дво ичный счетчик 2 запускаетс от генератора импульсов 1.
Тестовые комбинации с двоичного счетчика 2 поступают на соответствующие входы схем 18 и 17 по отдельным шинам. Без Э1юго разделени устройство не обеспечит регистрацию даже такого типа не- исправности, как замыкание на землю одного из входов провер емой схемы 17, поскольку в этом случае нормальна работа эталонных схем 18 будет невозможна.
Схема контрол уровней 4 определ ет, находитс ли выходное напр жение провер емой схемы 17 в допустимых пределах, причем проверка осуществл е1х:; как по низкому , -гак и по высокому уровню. Кроме юго, схема контрол уровней 4 осуществ- л ет согласование выхода провер емой схемы J 7 с цифровым входом KOMuajjaTopa б. Дл Э-1-ОЙ же пели чхэлько по отношению к эталонной схеме 18 служит преобразователь уровней 5. Компаратор G сравнивает ву ходные сигналы схем 18 и 17 и в случае их 1есовпадени в момент прихода стр бирующего импульса с формировател стро- бирующих импульсов 7 опрокидывает триг- гер неиси|}гшиости 9 в состо ние, соотвеа- ствук)|цие свечению индика горного элемента ЧХгказ 12.
Элементы 14, 15 и 16 предназначены дл o6iiapy/KtMiHH отказов тина электрнче- f;KOiO з; ммкани мелшу логическими BXij Лс)Ми 11рове1) емой схем1л 17. При проверки t:AeMbi, у К0п)рон два ИJИ1 6 ijiee входов элек 1|)иче1;ки Зс мкиуты между собой, некоторые luci-oBbie им 1ул11с;ов на н-Хгидах 17 и 18 не будут совпадать.
В эти моменты на выходе элемента И 1 по в тс сигналы, которые через элементы 13 и8 привод т к срабатыванию триг гера неисправности 9.
При нажатии на кнопку Пуск 1О -фиггер неисправности 9 устанавливаетс в положение , соответствующее включению индикаторного элемента 1 Йсправно 11. Если провер ема схема 17 исправлена, то триггер неисправности 9 будет оставатьс в этом положении и после отпускани кнопки Пуск 10. Если провер ема схема 17
неисправна при некоторых комбинаци х сигналов, подаваемых на входы 17 и 18 от двоичного счетчика 2, выходные уровни обеих схем не будут совпадать, в результате чего в момент прихода стробирующе- го импульса (необходимого дл устранени вли ни переходных процессов на результат сравнени ) триггер неисправности 9 перейдет в положение, при котором загоритс индикаторный элемент Отказ 12, и останетс в нем до следующего нажати на кнопку Пуск 1О.
Предмет изобретени
Устройство дл контрол дискретных логических схем, содержащее двоичный счетчик , вход которого подключен к генератору импульсов, а выходы присоединены ко входам разделительных схем, выходы которых соединены с выходами устройства, триггер неисправности с индикаторными элементами на выходах и первым элементом И на нулевом входе, первый входкоюрого подключен через формирователь стробирующих импульсов к генератору импульсов , а второй вход соединен с выходом первого элемента .ИЛИ, подключенного первым входом к выходу компаратора, входы коюрого подключены ко входам устройства через с:хему контрол уровней и преобразователь уровией, отличающ е е с и тем, что, с целью повышени надежности работы ус-фойства, оно содержит элемент ИЛИ-ПЕ и второй элемент ИЛИ , входы которых соединены с выходами соответсгвувчцих разделительных г;хем, а также второй элемент И, входы ко-гарого соединены с выходами второго элемента ИЛИ и элемента ИЛИ-ПЕ, а выход подключен ко второму входу первого элемента ИЛИ. , ff Г2 O ,,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1916042A SU451994A1 (ru) | 1973-05-08 | 1973-05-08 | Устройство дл контрол дискретных логических схем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1916042A SU451994A1 (ru) | 1973-05-08 | 1973-05-08 | Устройство дл контрол дискретных логических схем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU451994A1 true SU451994A1 (ru) | 1974-11-30 |
Family
ID=20551966
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1916042A SU451994A1 (ru) | 1973-05-08 | 1973-05-08 | Устройство дл контрол дискретных логических схем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU451994A1 (ru) |
-
1973
- 1973-05-08 SU SU1916042A patent/SU451994A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5146104A (en) | Electronic device for triggering a safety device | |
US4243971A (en) | Test circuit for automotive passenger restraint systems | |
JPS5843993B2 (ja) | 高圧用サイリスタ整流器のための制御回路 | |
SU451994A1 (ru) | Устройство дл контрол дискретных логических схем | |
US6495930B1 (en) | Method and apparatus for checking an electric circuit, in particular an ignition circuit of a motor vehicle occupant protection system | |
US4331921A (en) | Test apparatus for testing internal combustion engine electronic spark ignition systems | |
SU570055A1 (ru) | Устройство дл контрол импульсных схем | |
RU2028624C1 (ru) | Устройство контроля источника электропитания | |
SU430786A1 (ru) | Устройство защиты от пр мых пробоев шунтирующего вентил преобразовательного моста электропередачи посто нного тока | |
SU959207A1 (ru) | Устройство дл защиты преобразовател | |
SU437223A1 (ru) | Делитель частоты | |
SU1228231A1 (ru) | Устройство дл контрол генератора псевдослучайных чисел | |
SU454630A1 (ru) | Устройство защиты преобразовател | |
SU1293806A1 (ru) | Устройство дл контрол состо ни тиристоров трехфазного мостового преобразовател | |
SU351324A1 (ru) | СОЮЗНАЯ II - --•.,.-..->& -7!'^;\J«vl Г'.Г I Нл < ; ci i ;'•:'I;-Ai:i -i- l--'~-'--_ | |
SU1137470A1 (ru) | Устройство дл контрол цифровых объектов | |
SU1571719A1 (ru) | Устройство дл защиты мостового вентильного преобразовател | |
RU2183896C1 (ru) | Устройство для диагностики и защиты реверсивного тиристорного преобразователя | |
SU1188870A1 (ru) | Устройство для контроля формирователей импульсных сигналов | |
SU922942A1 (ru) | Устройство для контроля состояния тиристоров 1 | |
RU1795491C (ru) | Устройство дл тревожной сигнализации | |
SU807491A1 (ru) | Устройство дл контрол счетчика | |
SU758105A1 (ru) | Устройство контроля и защиты источников питания 1 | |
SU488209A1 (ru) | Резервированный генератор тактовых импульсов | |
SU807437A2 (ru) | Устройство дл защиты и контрол МНОгОКАНАльНОгО КОММуТАТОРА |