SU922942A1 - Устройство для контроля состояния тиристоров 1 - Google Patents

Устройство для контроля состояния тиристоров 1 Download PDF

Info

Publication number
SU922942A1
SU922942A1 SU792810096A SU2810096A SU922942A1 SU 922942 A1 SU922942 A1 SU 922942A1 SU 792810096 A SU792810096 A SU 792810096A SU 2810096 A SU2810096 A SU 2810096A SU 922942 A1 SU922942 A1 SU 922942A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
output
signal
input
thyristors
Prior art date
Application number
SU792810096A
Other languages
English (en)
Inventor
Maya I Stalnaya
Sergej D Kapustin
Georgij P Lyshchinskij
Original Assignee
Altajskij Polt I Polzun
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Altajskij Polt I Polzun filed Critical Altajskij Polt I Polzun
Priority to SU792810096A priority Critical patent/SU922942A1/ru
Application granted granted Critical
Publication of SU922942A1 publication Critical patent/SU922942A1/ru

Links

Landscapes

  • Power Conversion In General (AREA)

Description

Изобретение относится к электротехнике и может быть использовано для контроля состояния тиристоров, соединенных параллельно, последовательнопараллельно или последовательно в сисистемах защиты преобразователей. *
Известно устройство для контроля тиристоров, содержащее датчики тока тиристоров, сигнальный элемент и два звена задержки (13.
10
Недостатком устройства является его сложность.
Наиболее близким по технической сущности и достигаемому результату .к предлагаемому является устройство 15 для контроля состояния тиристоров, содержащее датчики тока тиристоров, выходы которых подключены к входам логической схемы И, и датчик суммарного тока (2].
Недостатком известного устройства являются его малые функциональные возможности .
2
Цель изобретения - расширение функциональных возможностей.
Эта цель достигается тем, что устройство снабжено логическими схемами ИЛИ, НЕ и двумя дополнительными схемами И, к входам первой из которых подключен выход датчика суммарного тока и основной схемы И, а выход через схему НЕ соединен с входом второй дополнительной схемы И, второй вход которого подключен к выходу схемы ИЛИ, а выход соединен с входом схемы ИЛИ, к другим входам которой подключены выходы датчика суммарного то· ка и основной схемы И.
На чертеже приведена схема устройства.
Устройство состоит из датчиков тока, выполненных на оптронах 1, подключенных к управляющим переходам тиристоров 2, сигнального элемента 3 и датчика 4 суммарного тока, выполненного в виде геркона. Сигнальный элемент 3
3 922942 4
состоит из логической схемы ИЛИ 5., основной логической схемы Иби дополнительных логических схем И 7 и 8 и схемы НЕ 9.
Датчики тока тиристоров через схе- 5 мы И 6 и 7 и схему НЕ 9 соединены со схемой И 8, а датчики суммарного тока соединены со схемой И 8 через схему ИЛИ 5 и схемы И 7 и НЕ 9.
Устройство работает следующим об- Ю разом.
При исправном состоянии тиристоров 2 и протекании анодного тока на выходе оптронов 1 появляются единичные сигналы, которые поступают на 15 вход схемы И 6. Единичный сигнал с выхода схемы 6 подается на схему И 7 и схему ИЛИ 5. С датчика 4 суммарного тока единичные сигналы также поступают на схемы.И 7 и ИЛИ 5· Наличие двух 20 единичных сигналов на входе схемы И 7' обуславливает появление единичного сигнала на его выходе, который логической схемой НЕ 9 преобразуется в нулевой. Нулевой сигнал, проходя че- 25 рез схему И 8, на второй вход которой подается единичный сигнал со схемы ИЛИ 5 поступает на выход сигнального элемента 3 и свидетельствует об исправности всех тиристоров. за
При исправном состоянии тиристоров 2 и отсутствии анодного тока на выходе всех оптронов 1 и датчика 4 суммарного тока появляется нулевой сигнал, на выходе схем 6,. 7, 5 - ну- 3$ левые сигналы, на выходе схемы 9 единичный, на выходе схемы 8 - нулевой сигнал, свидетельствующий об исправности всех тиристоров.
При коротком замыкании в течение 40 положительного полупериода питающего напряжения хотя бы одного из тиристоров на выходе оптрона 1, подключенного к отказавшему тиристору, появляется нулевой сигнал, который обуславли- 45 вает появление единичного сигнала на выходе схемы НЕ 9·
Сигнал с датчика 4 суммарного тока поступает на схему ИЛИ, на выходе которой появляется единичный сигнал, поступающий на первый вход схемы И 8, на второй вход которого подается единичный сигнал с выхода схемы НЕ. Наличие двух единичных сигналов на входах схемы 8 приводит к появлению единичного сигнала на выходе, указывая55 на неисправность в цепи тиристоров 2.
При коротком замыкании хотя бы одного из тиристоров 2 в течение отрицательного полупериода питающего напряжения на выходе оптронов 1 появляются нулевые сигналы, а на выходе дат чика 4 суммарного тока - единичный. Поэтому на выходе сигнального элемента 3 появляется единичный сигнал об аварии.
При отказе типа "Обрыв" всех тиристоров и поступлении на них импульса управления, сигналы на выходе оптронов равны единице, а сигнал датчика тока - нулю. Поэтому на выходе схе мы И 7 появляется нулевой сигнал, а на выходе схемы ИЛИ - единичный. Нулевой сигнал с выхода схемы И 7 поступает на вход схемы НЕ и преобразуется в единичный. Так как с элементов ИЛИ и НЕ на вход схемы И 8 поступают единичные сигналы, то на выходе сигнального элемента 3 появляется так же единичный сигнал, свидетельствующий об аварии.
Предлагаемое изобретение позволяет расширить функциональные возможности устройства.

Claims (1)

  1. Формула изобретения
    Устройство для контроля состояния тиристоров, содержащее датчию^ тока тиристора, выходы которых подключены ко входам логической схемы И, и датчик суммарного тока, отличающееся тем, что, с целью расширения функциональных возможностей, оно снабжено логическими схемами ИЛИ, НЕ и двумя дополнительными схемами И, к входам первой из которых подключен выход датчика суммарного тока и основной схемы И, а выход через схему НЕ соединен с входом второй дополнительной схемы И, второй вход которой подключен к выходу схемы ИЛИ, а выход соединен с входом схемы ИЛИ, к другим входам которой подключены выходы датчика суммарного тока и основной схемы И.
SU792810096A 1979-08-15 1979-08-15 Устройство для контроля состояния тиристоров 1 SU922942A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792810096A SU922942A1 (ru) 1979-08-15 1979-08-15 Устройство для контроля состояния тиристоров 1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792810096A SU922942A1 (ru) 1979-08-15 1979-08-15 Устройство для контроля состояния тиристоров 1

Publications (1)

Publication Number Publication Date
SU922942A1 true SU922942A1 (ru) 1982-04-23

Family

ID=20846484

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792810096A SU922942A1 (ru) 1979-08-15 1979-08-15 Устройство для контроля состояния тиристоров 1

Country Status (1)

Country Link
SU (1) SU922942A1 (ru)

Similar Documents

Publication Publication Date Title
GB2077076A (en) A circuit for detecting short circuits and for shutting down individual line sections of a bus-line
US3992636A (en) Digital input circuit with fault detection means
SU922942A1 (ru) Устройство для контроля состояния тиристоров 1
KR910002297B1 (ko) 논리방식
GB1122472A (en) Systems for testing components of logic circuits
SU1293806A1 (ru) Устройство дл контрол состо ни тиристоров трехфазного мостового преобразовател
US4024454A (en) Holding circuit for static convertor valves
SU1103373A1 (ru) Мажоритарно-резервированное устройство
SU788253A1 (ru) Устройство контрол исправности цепей защиты в трехфазном исполнении
SU1741226A1 (ru) Быстродействующее устройство автоматического переключени источников питани
SU1065994A1 (ru) Устройство дл защиты тиристоров компенсатора реактивной мощности
US3594641A (en) Arrangement for indicating back currents in a diode matrix built up by means of bistable elements in the crossing points
SU411455A1 (ru)
SU788378A1 (ru) Устройство контрол кода "1 из
SU535657A1 (ru) Устройство контрол системы управлени трехфазного преобразовател
SU383047A1 (ru) Устройствю для переключения каналов вычислительной системы
SU1760595A1 (ru) Устройство дл контрол пробо последовательно соединенных тиристоров высоковольтных вентилей в управл емом вентильном преобразователе
SU983872A1 (ru) Устройство быстродействующей ступени дистанционной защиты
SU652639A1 (ru) Устройство дл продольной дифференциальнофазной защиты линий
SU1220052A1 (ru) Устройство дл защиты инвертора
SU750738A1 (ru) Устройство дл контрол работы счетчика с потенциальными выходами
SU650154A1 (ru) Устройство контрол состо ни тиристоров преобразовател
SU944112A1 (ru) Устройство дл проверки N счетчиков
SU1396220A2 (ru) Преобразователь напр жени посто нного тока
SU1045395A1 (ru) Многофункциональный логический модуль