SU955066A1 - Устройство прерывани - Google Patents
Устройство прерывани Download PDFInfo
- Publication number
- SU955066A1 SU955066A1 SU813228486A SU3228486A SU955066A1 SU 955066 A1 SU955066 A1 SU 955066A1 SU 813228486 A SU813228486 A SU 813228486A SU 3228486 A SU3228486 A SU 3228486A SU 955066 A1 SU955066 A1 SU 955066A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- input
- output
- inputs
- signal
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Description
(54) УСТРОЙСТВО ПРЕРЫВАНИЯ
1
Изобретение относитс к вычислительной технике и может быть использовано в вычислительных системах, работающих в реальном масштабе времени.
Известно устройство прерывани , содержащее селектор, элементы И, триггер и 5 элемент НЕ 1J.
Наиболее близким к предлагаемому по технической сущности и достигаемому результату вл етс устройство приоритета, содержащее счетчик, два дешифратора, ,о элементы И, ИЛИ, НЕ, две группы элементов И и регистр 2.
Недостаток известных устройств - большой объем оборудовани .
Цель изобретени - сокращение объема оборудовани .15
Поставленна цель достигаетс тем, что в устройство прерывани , содержащее дешифратор , группу элементов И, первый элемент ИЛИ и элемент И, причем каждый i-ый выход группы выходов дешифратора JQ соединен с первым входом i-ro элемента И группы, второй вход каждого i-ro элемента И группы соединен с i-ым запросным входом устройства, первый вход элемента И соединен с входом останова устройства, введены второй элемент ИЛИ и триггер, причем группа кодовых входов устройства соединена с группой входов дешифратора, выходы элементов И группы соединены с входами первого элемента ИЛИ и вл ютс группой выходов прерывани устройства, выход первого элемента ИЛИ соединен со вторым входом элемента И, выход которого соединен с нулевым входом триггера, выход которого вл етс сигнальным выходом устройства, единичный вход триггера соединен с выходом второго элемента ИЛИ, группа входов которого вл етс группой запросных входов устройства, третий вход каждого i-ro элемента И группы соединен с i-ым входом готовности группы входов готовности устройства .
На чертеже приведена функциональна схема устройства.
Устройство содержит триггер 1, элемент И 2, вход 3 останова устройства, сигнальный выход 4 устройства, группу элементов И 5, элементы ИЛИ 6 и 7, дещифратор 8, группу кодовых входов 9 устройства, группу запросных входов 10 устройства, группу входов 11
готовности и группу выходов 12 прерывани устройства.
Предлагаемое устройство работает следующим образом.
В исходном состо нии триггер 1 устанавливаетс в нулевое состо ние, т. е. на выходе 4 устройства присутствует низкий потенциал . Цепи установки триггера 1 в исходное состо ние на чертеже не показаны.
Запрос на обслуживание (например, от первого абонента) поступает на вход элемента ИЛИ 7 и на вход элемента И 5. На выходе элемента ИЛИ 7 формируетс сигнал, который устанавливает триггер 1 в единичное состо ние (высокий потенциал). Сигнал с выхода триггера 1 поступает на выход 4 устройства и далее в ЭВМ, например на схему управлени прерывани ми. По этому сигналу ЭВМ начинает посылать коды запросов на группу входов 9 устройства и далее на входы дешифратора 8. Одновременно на группу входов 11 устройства с ЭВМ, например с регистра маски (защиты), поступают сигналы разрешени (готовности) на прием запросов от абонентов.
При поступлении на входы дешифратора 8 кода запроса с ЭВМ, соответствующего, например, запросу от первого абонента, на первом выходе дешифратора 8 формируетс сигнал, поступающий на вход элемента И 5. При совпадении сигналов на входах элемента И 5 на его выходе вырабатываетс сигнал прерывани , который поступает на первый выход из группы выходов 12 устройства.
По этому сигналу ЭВМ прекращает посылать коды запросов на группу входов 9 устройства. Одновременно сигнал прерывани с выхода элемента И 5, пройд через элемент ИЛИ 6, поступает на второй вход элемента И 2, на первый вход которого (вход 3 устройства) поступает сигнал с ЭВМ вырабатываемый ею после начала отработки сигнала прерывани . В этом случае на выходе элемента И 2 формируетс сигнал установки в исходное состо ние триггера 1.
Таким образом, устройство подготовлено к приему следующего запроса от любого абонента.
Обслуживание следующего запроса независимо от времени его поступлени происходит только по сигналу с ЭВМ, т. е. после обработки ЭВМ прерывани от предыдущего запроса.
Применение изобретени позвол ет сократить объем оборудовани .
Claims (2)
1.Авторское свидетельство СССР № 699523, кл. G 06 F 9/46, 1978.
2.Авторское свидетельство СССР
№ 600558, кл. G 06 F 9/46, 1976 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813228486A SU955066A1 (ru) | 1981-01-04 | 1981-01-04 | Устройство прерывани |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813228486A SU955066A1 (ru) | 1981-01-04 | 1981-01-04 | Устройство прерывани |
Publications (1)
Publication Number | Publication Date |
---|---|
SU955066A1 true SU955066A1 (ru) | 1982-08-30 |
Family
ID=20935892
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813228486A SU955066A1 (ru) | 1981-01-04 | 1981-01-04 | Устройство прерывани |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU955066A1 (ru) |
-
1981
- 1981-01-04 SU SU813228486A patent/SU955066A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1250352A (ru) | ||
SU955066A1 (ru) | Устройство прерывани | |
JPS559248A (en) | Bus control unit of common input and output | |
GB1255993A (en) | Priority circuit | |
SU721816A1 (ru) | Устройство приоритета | |
SU1061142A1 (ru) | Устройство запуска программ | |
SU1103232A1 (ru) | Многоканальное устройство приоритета | |
GB1150259A (en) | Line Switching Apparatus. | |
SU1016785A1 (ru) | Устройство переменного приоритета | |
JPS5642829A (en) | Input/output control system | |
SU1236477A1 (ru) | Многоканальное приоритетное устройство | |
SU645158A1 (ru) | Устройство дл прерывани программ | |
SU1005018A1 (ru) | Устройство дл сопр жени вычислительных машин | |
SU964642A1 (ru) | Приоритетное устройство | |
SU1104518A1 (ru) | Устройство дл обработки прерываний | |
SU1388867A2 (ru) | Устройство переменного приоритета | |
SU873243A1 (ru) | Устройство дл обработки прерываний | |
EP0471935A3 (en) | Circuit for supervising a matrix of bistable points | |
SU771670A1 (ru) | Многоканальное устройство дл прерывани программ | |
SU525094A1 (ru) | Устройство прерывани | |
SU1399740A1 (ru) | Устройство переменного приоритета | |
SU987625A1 (ru) | Устройство дл прерывани программ | |
SU1061144A1 (ru) | Устройство дл управлени прерыванием программ | |
JPS5657148A (en) | Interrupt control circuit | |
SU1183982A1 (ru) | Устройство для моделирования систем человек-машина |