SU951731A2 - Устройство дл контрол цифровой системы передачи информации - Google Patents

Устройство дл контрол цифровой системы передачи информации Download PDF

Info

Publication number
SU951731A2
SU951731A2 SU802980633A SU2980633A SU951731A2 SU 951731 A2 SU951731 A2 SU 951731A2 SU 802980633 A SU802980633 A SU 802980633A SU 2980633 A SU2980633 A SU 2980633A SU 951731 A2 SU951731 A2 SU 951731A2
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
output
additional
input
comparator
Prior art date
Application number
SU802980633A
Other languages
English (en)
Inventor
Георгий Александрович Абрамов
Марк Матвеевич Птичников
Юрий Петрович Савченков
Александр Николаевич Фадеев
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU802980633A priority Critical patent/SU951731A2/ru
Application granted granted Critical
Publication of SU951731A2 publication Critical patent/SU951731A2/ru

Links

Landscapes

  • Monitoring And Testing Of Exchanges (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)

Description

(5) УСТРОЙСТВО дл  КОНТРОЛЯ ЦИФРОВОЙ СИСТЕМЫ ПЕРЕДАЧИ ИНФОРМАЦИИ
1
Изобретение относитс  к технике многоканальной электросв зи и может использоватьс  при построении систем передачи.цифровой информации.
По основному авт. св. № 879800 известно устройство дл  контрол  цифровой системы информации, содержащее генератор испытательного сигнала , выход которого подключен ко входу блока коммутации, выход которого соедин етс  со входом передатчика линейного сигнала, вход щего в состав оконечной станции, второй вход блока коммутации соединен с выходом кодера, вход щего в состав аппаратуры формировани  линейного сигнала, выход передатчика линейного сигнала подключаетс  к последовательно соединенным кабел м линейными и оконечными регенераторами, вход щими в состав промежуточных и оконечной станций вместе со шлейфообразующими устройствами, компаратор , один вход которого соединен
С выходом блока фазировани , а другой - с выходом формировател  импульсов , причем второй его выход соединен со вторым входом блока фазировани , первый вход которого соединен с выходом генератора испытательного сигнала, третий вход компаратора соединен с выходом блока управлени , второй выход которого соединен с индикатором сбоев fij.
Однако известное устройство имеет низкую точность контрол .
Цель изобретени  - повышение точности контрол  путем обеспечени  возможности контрол  сбоев фазы испытательного сигнала.

Claims (1)

  1. Дл  достижени  этой цели устройство дл  контрол  цифровой системы передачи информации введены дополнительный формирователь импульсов, блок обнаружени  сбоев, дополнительный блок фазировани , блок выделени  импульсов цикловой синхронизации, элемент запрета и блок сложени , при этом первый и второй входы компаратора сдединены со входом дополнитель ного блока фазировани  и входом дополнительного формироЕ ател  импульсов соответственно/первый выход дополнительного блока фазировани  подключеим через блок выделени  импульсов цикловой синхронизации к одному из входов элемента запрета, другой вход KOTOpoho соединен со вторым выходом дополнительного блока фазировани  через блок обнаружени  сбоев Другой вход которого Соединен с выходом дополнительного формировател  импульсов, а выход - с одним из входов блока сложени , другой вход которого соединен с выходом компара- . тора, выход блока сложени  подключен ко входу блока управлени , выход эле мента запрета подключен к другому входу дополнительного блока фазировани . На чертеже представлена структурна  электрическа  схема предложенного устройства. Устройство дл  контрол  цифровой системы передачи информации содержит генератор 1 испытательного сигнала, блок 2 коммутации, компаратор 3 кодер , первую и вторую оконечные станции 5 6, в состав которых вход т оконечный регенератор 7 передат чик 8 линейного сигнала и шлейфообразующее устройство 9 индикатор 10 сбоев, блок 11 управлени , формирователь 12 импульсов, блок 13 фазировани  промежуточную станцию И, в состав кото рой вход т шлейфообразующее устройст во 15 и два линейных регенератора 16, дополнительный формирователь 17 импульсов, блок 18 обнаружени  сбоев дополнительный блок 19 фазировани , блок 20 выделени  импульсов цикловой синхронизации, элемент 21 запрета, блок 22 сложени , декодер 23. Устройство работает следующим образом . Испытательный сигнал с выхода геHepaTOipa 1 через блок 2 транспортиру етс  непосредственно в линию, мину  кодер 4. При помощи шлейфообразующих устройств 9 и 15 по командам с первой о1 онечной станции 5 поочередно организуютс  шлейфы между передатчиками линейного сигнала 8 и оконечным регенераторами 7 на оконечных станци х 5 и 6, и линейными регенера: орами 16 на промежуточных станци х I Вы вление сбоев испытательного сигнала , поступающего по шлейфу на око-, ечную станцию производитс  путем сравнени  передаваемого сигнала с выхода гененатора 1 и принимаемого сигнала, снимаемого со входа декодера 23, в компараторе 3. Сигналы, поступающие на компаратор, фазируютс  и уравниваютс  по своим основным параметрам при помощи формировател  12 и блока 13 фазировани . Импульсы, по вл ющиес  на выходе компаратора в моменты несовпадени  передаваемого и принимаемого сигналов, поступают через блок сложени  22 на блок 11 управлени , управл ющий индикатором сбоев 10. В случае неправильного фазировани  передаваемого и принимаемого испытательных сигналов на дополнительном выходе блока управлени  по вл етс  сигнал, поступающий на запрещающий вход компаратора и прекращающий поиск и индикацию сбоев на весь цикл поиска. Момент поворота фазы испытательного сигнала на tSO фиксируетс  блоком 18 обнаружени  сбоев , представл ющим собой схему совпадени , на один вход которой с выхода дополнительного формировател  17 поступает перва  производна  испытательного сигнала, приход щего с линии, а на другой - перва  производна  эталонного сигнала с выхода дополнительного блока фазировани  19Блок сложени  22 объедин ет сигналы с блока обнаружени  сбоев и с компаратора и транслирует их на блок 11 управлени . Элемент запрета представл ет собой счетчик с коэффициентом счета, равным 2, который исключает фиксацию сбоев, привод щих к по влению лишних импульсов или к пропаданию одного или р да импульсов испытательного сигнала. Такие сбои вызывают по вление двух импульсов на выходе блока 18 обнаружени  сбо ев. Они обнаруживаютс  компаратором. Блок 20 выделени  импульсов цикловой синхронизации служитдл  восстановлени  исходного состо ни  счетчика в начале каждого периода поиска. Таким образом, использование предложенного устройства позвол ет своевременно обнаружить линейные регенераторы с изменившимс  порогом срабатывани  или с изменени ми амплитудно-частотной характеристики усилител , привод щими к по влению межсимвольных помех, ведущих, в свою очередь, к ложным срабатывани м поро гового устройства. Внедрение предложенного устройства упрощает процесс проверки регенераторов при их производстве , во врем  пуско-наладочных работ, а также при ремонтно-профилак тических работах на лини х св зи и позвол ет вы вить участки линейного тракта, пораженные импульсными помехами , вызывающими поворот фазы сиг нала на 180. Формула изобретени  Устройство дл  контрол  цифровой системы передачи информации по авт. св. N° 879800, отличающеес   тем, что, с целью повышени  точ ности контрол  путем обеспечени  воз можности контрол  сбоев фазы испытательного сигнала, введены дополнител ный формирователь импульсов, блок об наружени  сбоев, дополнительный блок фазировани , блок выделени  импульсов цикловой синхронизации, элемент запрета и блок сложени , при этом первый и второй входы компаратора соединены с входом дополнительного блока фазировани  и входом дополнительного формиробател  импульсов соответственно, первый выход дополнительного блока фазировани  подк/ючен через блок выделени  импульсов цикловой синхронизации к одному из входов элемента запрета, другой вход которого соединен с вторым выходом дополнительного блока фазировани  через блок обнаружени  сбоев, другой вход которого соединен с выходом дополнительного формировател  импульсов , а выход - с одним из входов блока сложени , другой вход которого соединен с выходом компаратора, выход блока сложени  подключен к входу блока управлени , выход элемента запрета подключен к другому входу дополнительного блока фазирований. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР tf 879800, кл. Н Qi J 3/Й, 1981.
SU802980633A 1980-09-08 1980-09-08 Устройство дл контрол цифровой системы передачи информации SU951731A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802980633A SU951731A2 (ru) 1980-09-08 1980-09-08 Устройство дл контрол цифровой системы передачи информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802980633A SU951731A2 (ru) 1980-09-08 1980-09-08 Устройство дл контрол цифровой системы передачи информации

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU879800A Addition SU181453A1 (ru) Муфта зубчатая

Publications (1)

Publication Number Publication Date
SU951731A2 true SU951731A2 (ru) 1982-08-15

Family

ID=20917219

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802980633A SU951731A2 (ru) 1980-09-08 1980-09-08 Устройство дл контрол цифровой системы передачи информации

Country Status (1)

Country Link
SU (1) SU951731A2 (ru)

Similar Documents

Publication Publication Date Title
JP3357397B2 (ja) ビットエラー率の測定の間のスリップ検出
US4257033A (en) Fault locating system in optical fiber transmission system
US5680405A (en) Remote reporting system for digital transmission line elements
SU951731A2 (ru) Устройство дл контрол цифровой системы передачи информации
GB1318824A (en) Error-measurement systems
US3787628A (en) Communication system for the transmission of information between two terminal stations by pulse code modulation
SE505322C2 (sv) Rutinkontroll av paritetsunderhåll
SU409394A1 (ru) Устройство проверки тракта системы связи с импульсно-кодовой модуляцией
SU1022318A1 (ru) Устройство телеконтрол дл обнаружени неисправного участка регенерации линий передачи цифровой информации
JPS6130778B2 (ru)
SU621114A1 (ru) Устройство контрол поэлементной синхронизации
SU744478A1 (ru) Устройство дл поиска неисправностей
JPS5416113A (en) Supervisory system for circuit error
SU836803A1 (ru) Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции
SU1670794A1 (ru) Устройство дл определени достоверности передачи двоичной информации
JPS63300976A (ja) 極性判定方式事故点標定装置
SU936430A1 (ru) Устройство дл контрол и диагностики счетчика
SU312292A1 (ru)
SU1128413A1 (ru) Резервированное мажоритарное устройство
SU1134940A1 (ru) Устройство дл контрол блоков синхронизации
SU1478217A1 (ru) Устройство дл контрол 3-кода Фибоначчи
SU262937A1 (ru) Щ плтенш- " техническая ^^ библиотека
SU1278265A1 (ru) Устройство дл контрол положени стрелок и сигналов на железнодорожных станци х
SU1478349A1 (ru) Устройство дл измерени достоверности передачи информации по дискретному каналу св зи
SU841125A1 (ru) Счетчик импульсов с контролем ошибок