SU945861A1 - Многофункциональный логический модуль - Google Patents

Многофункциональный логический модуль Download PDF

Info

Publication number
SU945861A1
SU945861A1 SU813241048A SU3241048A SU945861A1 SU 945861 A1 SU945861 A1 SU 945861A1 SU 813241048 A SU813241048 A SU 813241048A SU 3241048 A SU3241048 A SU 3241048A SU 945861 A1 SU945861 A1 SU 945861A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
module
input
elements
Prior art date
Application number
SU813241048A
Other languages
English (en)
Inventor
Владимир Васильевич Витер
Александр Иванович Аспидов
Валерий Дмитриевич Козюминский
Валентин Александрович Мищенко
Сергей Михайлович Терешко
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Пво
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Пво filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Пво
Priority to SU813241048A priority Critical patent/SU945861A1/ru
Application granted granted Critical
Publication of SU945861A1 publication Critical patent/SU945861A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

Изобретение относитс  к вычисли-, тельной технике и может быть использовано дл  реализации путем настройки всех бесповторных функций шести Неременных.
Известен многофункциональный логический модуль, реализующий бесповторные функции и содержащий элементы И, ИЛИ и НЕ tl .
Недостатком этого модул   вл етс  низкое быстродействие и больша  сложность.
Наиболее близким к предлагаемому по технической сущности  вл етс  многофункциональный модуль,содержащий 11 элементов И, 10 элементов ИЛИ и реализующий все бесповторные функ-. ции шести переменных 2.
Недостатком этого модул   вл етс  низкое быстродействие и больша  сложность .
Целью изобретени   вл етс  упрощение модул , а также увеличение его быстродействи .
Поставленна  цель достигаетс  тем, что многофункциональный логический ,модуль, содержащий элементы И и ИЛИ, причем выход первого элемента ИЛИ подключен к первому входу элемента И содержит также элемент равнозначност ти, выход которого  вл етс  выходом модул , а первый вход подключен к выходу элемента И, второй и третий IQ входы которого подключены к выходам второго и третьего элементов ИЛИ соответственно, другие входы элемента И, входы элементов ИЛИ и второй вход элемента равнозначности подключены к входам модул  соответственно.
15
На чертеже приведена функциональна  схема многофункционального логического модул .
Первый 1, второй 2 и третий 3 входы которого соединены с первыми трем  входами элемента И k, четвертый вход которого подключен к выходу элемента ИЛИ 5 а входы элемента ИЛИ 5 соединены с четвертым 6. п тым 7
шестым 8 и седьмым 9 входами модул , восьмой 10,дев тый 11 и дес тый 12 входы которого подключены к входам элементу ИЛИ 13,а одиннадцатый 1 и двенадц1тый 15 входы модул  подключены к входам элемента ИЛИ 16, выход которого , как и выход элемента ИЛИ 13, подключен к одному из входов элемента И , а выход элемента И 4 соединен с первым входом элемента 17 равнозначности , второй вход которого подклочен к тринадцатому входу 18 модул , а выход подключен к выходу 19 модул .
Многофункциональный логический мо,- дуль вырабатывает бесповторную функцию определенного вида при подаче на его входы определенной комбинации
сигналов, котора  содержит значени  шести переменных, их инверсий-, а также логических сигналов О, 1. В таблице (графа 3) приведены определенные типы бесповоротных функций,
соответствующие видам бесповторных функций из графы 2, и комбинации сигналов, которые необходимо подавать на входы модул  дл  получени  на его выходе 1 данных типов функций.
Зна  комбинацию входных сигналов, необходимую дл  настройки многофункционального логического модул  на pea лизацию определенного типа бесповторной функции, легко определить комбина цию входных сигналов дл  реализации любого другого типа бесповторной функ ции данного вида. Если, например, подача на входы модул  комбинации К 0,0,0,Х1,Х2,ХЗ,0,Х,Х5,Х6,0,0,ОУ обеспечивает формирование на его выходе функции XI Х2 X3+Xit Х5 Хб, to дл  получени  на выходе функции XI Х5 Х6+Х2 ХЗ Xit на его входы необходимо подать комбинацию К {о,о,о,Х1,х5,хб,о,х,х2,хз,о,о,оу Комбинации входных сигналов дл  настройки многофункционального логического модул  на реализацию определенной логической функции определ ютс  из достаточно простых рассуждений. Дл  получени , например, на выходе модул  функции XI Х2 ХЗ Х4 Х5 -Хб необходимо обеспечить наличие на входах элемента И k неинвертированных переменных и прохождение сигнала с выхода элемента И 4 на выход 19 модуг л  без инвертировани , что обеспечиваетс , подачей на второй вход элемента равнозначности 17 (на первый его вход подан сигнал с выхода элемента И ) логической 1. Дл  получени  на выходе модул  функции Х1+Х2+ +ХЗ+Х4+Х5+Х6 на входы элемента И k должны быть поданы инверсные значени  переменных, а сигнал с выхода элементов И Ц должен быть инвертирован и подан на выход 1 модул , инвертирювание сигнала с выхода элемента И 4 обеспечиваетс  подачей логи-.. ческого О на второй вход элемент та 17 равнозначности. Аналогичным образом , можно получить комбинации входных сигналов дл  получени  на выходе многофункционального логического модул  и других бесповоротных функций шести перменных. Многофункциональный логический модуль при реализации его с.использованием в качестве базовых вентилей И, ИЛИ и НЕ имеет 9 вентилей и за .держку распространени  сигнала Sl, где t- задержка сигнала на 1 вентиле (при реализации в базисе И,ИЛИ,НЕ элемент равнозначности имеет 5 вентилей и величину задержки сигнала 3)Известный модуль имеет 21 вентиль и задержка распространени  сигнала в нем составл ет.8 f. Таким образом, в предлагаемом многофункциональном модуле по сравнению с известным получено увеличение быстI . /. J.
(
7- 8- $
Я- - Йп
О 9 б16 родействи (примерно в 1,5 раза) и уменьшениесложности (более чем в 2 раза). формула изобретени  Многофункциональный логический модуль , содержащий элементы И и ИЛИ, :причем выход первого элемента ИЛИ. подключен к первому входу элемента И, отличающийс  тем, что, с целью упрощени , модуль содержит элемент равнозначности, выход которого  вл етс  выходом модул , а первый вход подключен к выходу элемента И, второй и третий входы которого подключены к выходам второго и третьего элементов ИЛИ соответственно, другие входы элемента И, входы элементов ИЛИ и второй вход элемента равнозначности подк.гж)чены к входам модул  соответственно .. Источники информации, прин тые во внимание при экспертизе . Авторское свидетельство СССР № y iesSO, кл. G 06 F 7/00, 1980. 2. Авторское свидетельство СССР ff , кл. G 06 F 7/00, 1979 (прототип ) .

Claims (1)

  1. Формула изобретения
    Многофункциональный логический модуль, содержащий элементы И и ИЛИ, причем выход первого элемента ИЛИ. (подключен к первому входу элемента И, отличающийся тем, что, с целью упрощения, модуль содержит элемент равнозначности, выход которого является выходом модуля, а первый вход подключен к выходу элемента И, второй и третий входы которого подключены к выходам второго и третьего элементов ИЛИ соответственно, другие входы элемента И, входы элементов ИЛИ и второй вход элемента равнозначности подключены к входам модуля соответственно.
SU813241048A 1981-01-23 1981-01-23 Многофункциональный логический модуль SU945861A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813241048A SU945861A1 (ru) 1981-01-23 1981-01-23 Многофункциональный логический модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813241048A SU945861A1 (ru) 1981-01-23 1981-01-23 Многофункциональный логический модуль

Publications (1)

Publication Number Publication Date
SU945861A1 true SU945861A1 (ru) 1982-07-23

Family

ID=20940529

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813241048A SU945861A1 (ru) 1981-01-23 1981-01-23 Многофункциональный логический модуль

Country Status (1)

Country Link
SU (1) SU945861A1 (ru)

Similar Documents

Publication Publication Date Title
JPS5633703A (en) Signal converting circuit
SU945861A1 (ru) Многофункциональный логический модуль
GB981296A (en) Improvements in or relating to digital registers
SU955029A1 (ru) Логический модуль
SU697993A1 (ru) Многофункциональный логический модуль
GB1291184A (en) Logic interconnection including a field effect transistor
GB1203730A (en) Binary arithmetic unit
SU1656521A1 (ru) Многофункциональный логический модуль
SU415807A1 (ru) Многофункциональный логический модуль
SU1397898A1 (ru) Арифметико-логический модуль
SU930575A2 (ru) Цифровой умножитель частоты
SU864282A1 (ru) Вычислительный модуль
SU459857A1 (ru) Триггер =типа
SU556430A1 (ru) Многофункциональный логический модуль
JPS55154832A (en) Programmable logic circuit
SU657432A1 (ru) Логическое устройство
SU579610A1 (ru) Многофункциональный логический модуль
SU1432503A2 (ru) Сумматор по модулю три
SU911507A1 (ru) Универсальный логический модуль
SU598069A1 (ru) Арифметико-логический модуль
SU681426A1 (ru) Элемент шифратора
SU373723A1 (ru) _;еСОЮЗНА
SU1501034A1 (ru) Многофункциональный логический модуль
JPS6442720A (en) Clock generating circuit
SU966689A1 (ru) Многофункциональный модуль