Изобретение относитс к автоматике и вычислительной технике и может быть использовано в устройстве индикации дл визуального исследовани формы однократных сигналов, измерени их параметров и вьщачи кодов дл - цифровых вычислительных машин.The invention relates to automation and computer technology and can be used in a display device for visual examination of the form of single signals, measurement of their parameters and step codes for digital computers.
Известно устройство, содержащее газоразр дную панель, горизонтальные шины которой соединены с детиифратором , св занным с блоком пам ти, вертикальные шины - с распределителем импульсов переключени панели, аналого-цифровой преобразователь и компаратор, соединенные с входной шиной, коммутатор с триггерами управлени и схемами И и ИЛИ, позвол ющее регистрировать заданную переднюю часть входного сигнала, предшествующую моменту внутренней синхронизации без применени внешней синхронизации 1.It is known a device comprising a gas discharge panel, the horizontal buses of which are connected to a de-diffractor connected to a memory unit, vertical buses to a panel switching pulse distributor, an analog-to-digital converter and a comparator connected to the input bus, a switch with control triggers and AND circuits and OR, allowing registration of a predetermined front part of the input signal, preceding the internal synchronization time without using external synchronization 1.
Недостатком этого устройства вл етс невозможность измен ть длительность участка предпусковой записи в процессе поступлени сигнала без участи оператора, что снижает его надежность.A disadvantage of this device is the inability to change the duration of the pre-recording area in the process of receiving a signal without the operator, which reduces its reliability.
,Целью изобретени вл етс повышение надежности устройства.The object of the invention is to increase the reliability of the device.
Поставленна цель достигаетс тем, что в устройство дл индикации, содержащее последовательно соединенные аналого-цифровой преобразователь и блок пам ти, выхоцы которого соединены с горизонтальными шинами индикаторной панели, вертикальные шины которой соединены с выходами распределител импульсов, первую This goal is achieved by the fact that the display device, which contains serially connected analog-digital converter and a memory block, whose outlets are connected to the horizontal tires of the display panel, the vertical buses of which are connected to the outputs of the pulse distributor,
10 схему сравнени , входы которой соединены с первым и вторым входами устройства соответственно, а выход с первым входом первого элемента И, второй вход которого соединен с вы15 ходом первого триггера, блок управлени , выходы которого соединены с другими входами блока пам ти, а входы - с выходами второго триггера, первый вход которого соединен с 10 comparison circuit, the inputs of which are connected to the first and second inputs of the device, respectively, and the output to the first input of the first element I, the second input of which is connected to the output of the first trigger, the control unit, the outputs of which are connected to other inputs of the memory unit, and the inputs with the outputs of the second trigger, the first input of which is connected to
20 третьим входом устройства, второй элемент И, генератор импульсов и первый коммутатор, введены втрра схема сравнени , второй коммутатор, третий и четвертый триггеры и счет25 чик, выход которого соединен с вторым входом второго триггера и первые входом четвертого триггера, выход которого соединен с первым входом второго элемента И, выход которого 30 соединен с входом счетчика, первый и второй выходы генератора импульсо соединены с вторым и третьим входам первого коммутатора, выход которого соединен с вторым входом второго элемента И,выход второго коммутатора соединен с входами блока управлени и распределител импульсов, входы второй схемы сравнени соединены с первым и червертым входами устройства, а выход - с первым входом третьего триггера , выходы которого соединены с первым и четвертым входами первог коммутатора, выходы второго триггер соединены с вторым и третьим входам второго коммутатора, первый и четве тый входы которого соединены с первым и третьим выходами генератора импульсов соответственно, причем вы ход первого элемента И соединен с вторыми входами третьего и четвертого триггеров. На фиг.1 показанаструктурна схема устройства; на фиг.2 - времен ные диаграммы работы, устройства. Устройство содержит первый вход 1 устройства, аналого-цифровой преобразователь 2, блок пам ти 3, инди каторна панель 4, перва схема сравнени 5, первый элeмeнt И 6,бло управлени 7/ распределитель импуль сов 8, втора схема сравнени 9, первый триггер 10, второй триггер 1 третий триггер 12, первый коммутато 13 (частот записи), счетчик 14 (предпусковой записи), генератор им пульсов 15, второй коммутатор 16 (частот записи и воспроизведени ), второй элемент И 17, четвертый триг гер 18, второй 19, третий- 20 и четвертый 21 входы устройства. Устройство индикации работает следующим образом. Входной сигнал подаетс на анало го-цифровой преобразователь 2. С аналого-цифрового преобразовател код сигнала поступает в блок пгш ти 3. При подаче команды Готов вто рой триггер 11 устанавливаетс в ед ничное состо ние и через блок управ лени блоком пам ти 7 разрешает запись кода информации в блок пам ти с частотой записи fjcxn поступающей с генератора импульсов 15, через второй коммутатор 16 частот записи и воспроизведени . Одновременно пер вый триггер 10 устанавливаетс в единичное состо ние и разрешает про хождение только одного импульса со схемы сравнени 5 через элемент И 6 Это режим предпусковой записи. .При превышении входным сигналом уровн Uj, импульс со схемы 5 устана ливает третий RS-триггер 12 в единичное состо ние, в результате чего через первый коммутатор частот записи 13 на элемент И 17 поступает частота записи Р д|п|этот же импульс со схемы 5, пройд через элемент И 6, устанавливает четвертый триггер 18 в единичное состо ние и разрешает прохождение частоты Fj, через элемент И 17 на счетчик предпусковой записи 14. При превышении входным сигналом уровн и02 импульс со схемы сравнени 9 устанавливает третий триггер 12 в нулевое состо ние и на счетчик предпусковой записи 14 через первый коммутатор 13 и элемент И 17 подаетс частота записи Импульс переполнени счетчика 14 устанавливает четвертый триггер 18 в нулевое состо ние , чем запрещает прохождение частот на счетчик 14 и устанавливает второй триггер 11 в единичное состо ние, который разрешает режим воспроизведени через блок управлени блоком пам ти с частотой fgocnp поступающей с генератора импульсов 15 через второй коммутатор 16. Коды из блока пам ти 3 с частотой fg,J cчитывaютc на горизонтальные шиныматричного индикатора 4, на вертикальные шины 4 синхронно с fgQgfjpподаютс импульсы развертки с распределител импульсов. Таким образом, на экране матричного индикатора 4 формируетс изображение сигнала (не показан). Объем счетчика адреса блока управлени 7 равен объему счетчика предпусковой записи 14. Если на оба счетчика подавалась бы одна частота, то в блоке пам ти 3 запоминалось бы N N(.i)A .Ы(чцг, значений сигнала, начина от времени прихода импульса со Схемы 5. Но на счетчик предпусковой записи 14 некоторое врем подаетс повышенна частота ,следовательно , счетчик предпусковой записи 14 переполн етс раньше,и в блоке пам ти 3 остаетс часть информации , записанной до прихода импульса со схемы 5. Учитыва , что уровни UQ и . обычно выбираютс значительно меньше и д сигнала, на участке от начала по влени сигнала до Ooij нарастание сигнала приближенно мэжно считать линейным. Включение повьшенной час ) позвототы F, гап.- - Uoa-Uo4 л ет учитывать крутизну нарастани сигнала и, следовательно, объем предпусковой записи зависит от крутизны нарастани сигнала. При UQIJ 2Uoi зап.Р . На фиг. 2с,Б по сн етс принцип действи адаптивной предпусковой записи. Таким образом, в результате введени в устройство дл индикации дополнительнь1Х элементов повышаетс надежность устройства.20 the third input of the device, the second element And, the pulse generator and the first switch, entered into the comparison circuit, the second switch, the third and fourth triggers and the counter 25, the output of which is connected to the second input of the second trigger and the first input of the fourth trigger, the output of which is connected to the first the input of the second element And, the output of which 30 is connected to the input of the counter, the first and second outputs of the generator pulse are connected to the second and third inputs of the first switch, the output of which is connected to the second input of the second element And, output The second switch is connected to the inputs of the control unit and the pulse distributor, the inputs of the second comparison circuit are connected to the first and fourth inputs of the device, and the output is connected to the first input of the third trigger, the outputs of which are connected to the first and fourth inputs of the first switch, the outputs of the second trigger are connected to the second and the third inputs of the second switch, the first and fourth inputs of which are connected to the first and third outputs of the pulse generator, respectively, and the output of the first element I is connected to the second inputs of the third dark and fourth triggers. Figure 1 shows the device's actual circuit; 2 shows time diagrams of operation, devices. The device contains the first input 1 of the device, the analog-digital converter 2, the memory block 3, the indicator panel 4, the first comparison circuit 5, the first element AND 6, the control unit 7 / pulse distributor 8, the second comparison circuit 9, the first trigger 10 second trigger 1 third trigger 12, first commutator 13 (write frequencies), counter 14 (pre-start recording), pulse generator 15, second switch 16 (recording and playback frequencies), second element 17, fourth trigger ger 18, second 19 The third is 20 and fourth 21 inputs of the device. The display device operates as follows. The input signal is fed to analog-to-digital converter 2. From the analog-to-digital converter, the signal code goes to block 3. When the Ready command is issued, the second trigger 11 is set to single and through the control unit by memory block 7 allows recording an information code in the memory unit with a recording frequency fjcxn received from the pulse generator 15, through the second switch 16 of the recording and reproducing frequencies. At the same time, the first trigger 10 is set to one state and allows only one pulse from the comparison circuit 5 to pass through the element 6. This is the pre-write mode. . When the input signal exceeds the level Uj, the pulse from circuit 5 sets the third RS flip-flop 12 into one state, as a result of which, through the first frequency switch of the recording 13, the recording frequency Rd | n | 5, passes through AND 6, sets the fourth trigger 18 to one state and allows the frequency Fj to pass through AND 17 to the pre-write counter 14. When the input signal exceeds the level of I02, a pulse from the comparison circuit 9 sets the third trigger 12 to zero state and on sch The pre-recording recorder 14 through the first switch 13 and the element 17 provides the recording frequency. The overflow pulse of the counter 14 sets the fourth trigger 18 to the zero state, which prohibits the passage of frequencies to the counter 14 and sets the second trigger 11 to one state, which enables the playback mode through the control unit of the memory unit with the frequency fgocnp coming from the pulse generator 15 through the second switch 16. The codes from the memory unit 3 with the frequency fg, J are read to the horizontal busbar indicator 4, per vertical Real busbars 4 synchronously with fgQgfjp are delivered sweep pulses from the pulse distributor. Thus, on the screen of the matrix indicator 4, a signal image (not shown) is formed. The volume of the address of the control unit 7 is equal to the volume of the pre-recording counter 14. If one frequency were fed to one frequency, then memory N 3 (.i) A would be stored in the memory block 3.Y (hr, signal values starting from the arrival time of the pulse Schemes 5. But the pre-write counter 14 has an increased frequency for some time, therefore, the pre-start record counter 14 overflows earlier, and part of the information recorded before the arrival of the pulse from the circuit 5 remains in memory block 3. Taking into account that the levels UQ and. usually chosen significantly In addition, from the beginning of the signal to Ooij, the increase of the signal can be considered linear. The switching on of the increased hour) F, gap.- - Uoa-Uo4 can take into account the slope of the signal and, therefore, the volume of the pre-recording depends on signal steepness. When UQIJ 2Uoi zap.R. FIG. 2c, B, the principle of adaptive write-in operation is explained. Thus, as a result of the insertion into the device for indicating additional elements, the reliability of the device is increased.