SU941995A2 - Устройство дл обработки информации - Google Patents

Устройство дл обработки информации Download PDF

Info

Publication number
SU941995A2
SU941995A2 SU802927579A SU2927579A SU941995A2 SU 941995 A2 SU941995 A2 SU 941995A2 SU 802927579 A SU802927579 A SU 802927579A SU 2927579 A SU2927579 A SU 2927579A SU 941995 A2 SU941995 A2 SU 941995A2
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
information
input
frequency divider
Prior art date
Application number
SU802927579A
Other languages
English (en)
Inventor
Вячеслав Федорович Серов
Валерий Дмитриевич Демидов
Виктор Федорович Лаптев
Николай Александрович Моисеев
Original Assignee
Предприятие П/Я В-8759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8759 filed Critical Предприятие П/Я В-8759
Priority to SU802927579A priority Critical patent/SU941995A2/ru
Application granted granted Critical
Publication of SU941995A2 publication Critical patent/SU941995A2/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ОБРАБОТКИ ИНФОРМАЦИИ
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  воспроизведени  и обработки аналоговой информации .
По основному авт.св. № 623199 известно устройство дл  обработки информации, содержащее блок воспроизведени , подключенный к аналого-цифровому преобразователю (АЦП) и через селектор к первому входу элемента ИЛИ и к преобразователю кода, одни из выходов которого соединены с входами блока выделени  сигналов калибровки , выходы которого подключены к другим входам элемента ИЛИ, соединенного с первым входом элемента И, второй вход которого подключен к выходу делител  частоты, а его выход - к блоку выделени  сигналов калибровки, первый вход делител  частоты подключен к генератору, его вторые входы - к другим выходам преобразовател  кода, а третьи входы К выходам блока выделени  сигналов калибровки 1.
Устройство позвол ет вводить в линию обработки с блока воспроизведени  через АЦП определенные участки сигналов калибровки и измерительной информации, причем частота опроса АЦП выбираетс  оптимальной в зависимости от скоростей записи и воспроизведени , а следовательно, и от частоты следовани  измерительной ин10 формации.
Однако указанное устройство имеет недостаточное быстродействие при вводе в линию обработки медленно мен 15 ющихс  сигналов, колеблющихс  около определенного уровн  (фиг. 1в) на величину ди, не вли ющую на заданную точность обработки информации. При такой измерительной информации
20 в выбранном участке достаточно один раз опросить АЦП. С помощью известного устройства така  задача может решатьс  следующим образом. Если 39 коэффициент делени  п делител  частоты выбран таким, чтобы период следовани  Т импульсов опроса (фиг. 16) был больше длительности выбранного участка (t,, - t,,) , то, так как генератор не синхронизирован импульсами отметок времени, по которым формируютс  границы (tfl и tj) участка, опрос АЦП может быть произведен оди раз в выбранном участке, но с такой же веро тностью опроса может и не быть. В последнем случае требуетс  повторный ввод информации этого же участка, причем и при повторном и при последующих вводах нет гарантии что информаци  этого участка хот  б один раз будет опрошена и введена в линию обработки, т.е. быстродейст вие устройства  вно недостаточно. Можно выбрать коэффициент делени  п делител  частоты таким, чтобы период Т следовани  импульсов опроса был равен длительности (tg-tg) выбранного участка, в этом случае опрос АЦП будет произведен один раз, но возможны случаи, когда опросы будут произведены и дважды. Кроме того, неопределенное положение этого импульса опроса в пределах всего участка (от t, до t) приводит к тому, что в линию обработки могут быть введены любые уровни измерительной информации от U до Ur2 (фиг. 1 г), что снижает точность устройства при необходимости многократного ввода информации участка с медленно мен щимс  сигналом. Целью изобретени   вл етс  повышение быстродействи  и точности устройства . Указанна  цель достигаетс  тем, что в устройство введены последовательно соединенные шифратор, регистр и блок элементов И, другие входы которого соединены с выходом элемента И, а выходы - с соответствующими входами делител  частоты. На фиг. 1 приведены временные диаграммы работы устройства; на фиг. 2 - блок-схема устройства. Устройство содержит блок 1 воепроизведени , селектор 2, преобразователь 3 кода, блок t выделени  сигналов калибров ки, элемент ИЛИ 5, элемент И 6, АЦП 7, блок 8 установки начальной фазы, включающий в себ  шифратор 9 регистр 10, блок 11 элементов И, генератор 12, делитель 13 частоты, содержащий триггеры , блок 17 элементов И и элемент ИЛИ 18. Блок.1 воспроизведени  подключен к одному из входов АЦП 7 и к селектору 2, один выход которого соединен с первым входом элемента ИЛИ 5, а другие выходы - с входами преобразовател  3 кода. Одни выходы преобразовател  3 кода подключены соответственно к первым входам блока 17 элементов И делител  13 частоты, а другие - к входам блока k выделени  сигналов калибровки, выходы которого соединены с другими входами элемента ИЛИ 5. Выход элемента ИЛИ 5 соединен с одним из входов элемента И 6, другой вход которого подключен к выходу элемента ИЛИ 18 делител  13 частоты. Выход элемента И 6 соединен с другим входом блока f выделени  сигналов калибровки, с другим входом АЦП 7 и с другими входами блока 11 элементов И. Выходы шифратора 9 подключены к входам регистра 10, выходы которого соединены с одними входами блока 11 элементов И. Выходы блока 11 элементов И подключены соответственно к S и R входам триггеров Й-16 делител  13 частоты. Триггеры 14-16 соединены последовательно , причем счетный вход (Т-вход) первого триггера 14 подключен к генератору 12 и к второму входу последнего (по схеме) из элементов И блока 17. Выходы триггеров 14-16 подключены соответственно к вторым входам остальных элементов И блока 17, а все выходы блока 17 элементов И соединены с входами элемента ИЛИ 18. Выход АЦП 7  вл етс  выходом устройства . При воспроизведении магнитограммы по измерительному каналу с блока 1 воспроизведени  (фиг. 2) на вход АЦП 7 поступают последовательно минимальный и максимальный уровни сигналов калибровки, аатем измерительна  информаци . Служебна  информаци  с блока 1 воспроизведени  через селектор 2 поступает в преобразователь 3 кода, на выходных шинах, которого вырабатываютс : на шине а - признак минимальной скорости записи, который соответствует низкочастотной информации, записанной при этом, на шине т - признак максимальной скорости записи, который соответствует высокочастотной информации , записанной при этом, на шинах
nl о И В - признаки промежуточных скоростей записи, которым соответствуют определенные частоты записанной при этом информации, на шинах
д и е признаки записи минималь ного и -максимального сигналов калибровки соответственно.
При наличии управл ющего сигнала на шине г импульсы (фиг. 16) с выхода генератора 12 через открытый элемент И блока 1 и элемент ИЛИ 18 поступают на выход делител  13 частоты непосредственно. При наличии управл ющего сигнала на шине а преобразовател  3 кода импульсы с выхода генератора 12 проход т на выход делител  13 частоты через последовательно соединеннь1е триггеры , элементы И блока 17 и элемент ИЛИ 18 т.е. их частота поделена в соответствующее число раз.
С выхода делител  13 частоты импульсы поступают на опрос АЦП 7 чере элемент И 6, который открываетс  по управл ющему сигналу с выхода элемен та ИЛИ 5. Формирование управл ющих сигналов дл  ввода определенных участков сигналов калибровки производитс  в блоке t выделени  сигналов калибровки, а определенных участков измерительной информации - в селекторе 2. На фиг. 1а показан один из .управл ющих сигналов, по которому
производитс  опрос АЦП 7 через элемент И 6 и ввод участка (от t до tj) информации в линию обработки. В блоке 8 установки начальной фазы производитс  предварительна  установка шифратора 9 на .число n-m, в которое должны быть установлены триггеры делител  13 частоты, где п - коэффициент делени  управл ющего делител  частоты. Така  установка производитс  через регистр 10 и элементы И блока 11 по переднему фронту (to на фиг. 1а) управл ющего сигнала участка. В предлагаемом устройстве при любом коэффициенте делени  импульс опроса по витс  в определенное врем  1.,(фиг. 1д), после того как через делитель 13 частоты пройдет m импульсов.
Сравнительные испытани  предлагаемого устройства с известным показали , что скорость обработки информаци увеличиваетс  в среднем в 2 раза, а точность обработки повышаетс  на 10-15%.

Claims (1)

1. Авторское свидетельство СССР № 623193, кл. G 06 F 7/00, 1376 (прототип).
(риг. 1
S Т
к
-//J
Г
f2
f0
-4-/J ff
17
--16
&
.
/ г
&
Д1
/Флг
ГО
SU802927579A 1980-05-21 1980-05-21 Устройство дл обработки информации SU941995A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802927579A SU941995A2 (ru) 1980-05-21 1980-05-21 Устройство дл обработки информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802927579A SU941995A2 (ru) 1980-05-21 1980-05-21 Устройство дл обработки информации

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU623199 Addition

Publications (1)

Publication Number Publication Date
SU941995A2 true SU941995A2 (ru) 1982-07-07

Family

ID=20896908

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802927579A SU941995A2 (ru) 1980-05-21 1980-05-21 Устройство дл обработки информации

Country Status (1)

Country Link
SU (1) SU941995A2 (ru)

Similar Documents

Publication Publication Date Title
US4313114A (en) Liquid level recorder apparatus and method for storing level differences in memory
SU941995A2 (ru) Устройство дл обработки информации
US20030179018A1 (en) Method and apparatus of producing a digital depiction of a signal
US4171526A (en) Event mark decoder for use with time code generator
SU1282195A2 (ru) Устройство дл обработки сигналов с магнитного носител
SU1322365A1 (ru) Устройство дл управлени линейным сегментным индикатором
SU736163A1 (ru) Устройство дл обработки информации
SU1285619A1 (ru) Устройство стабилизации периода следовани импульсов строчной синхронизации
SU765780A1 (ru) Амплитудный дифференциальный дискриминатор
JPS57206822A (en) Detector for position and speed
SU570050A1 (ru) Устройство дл сравнени
SU966660A1 (ru) Устройство дл измерени длительности коротких импульсов
SU741197A1 (ru) Анализатор формы сигнала
SU942161A1 (ru) Устройство дл контрол дисков блоков пам ти
SU661588A1 (ru) Преобразователь перемещени в код
SU760157A1 (ru) Устройство для приема частотно—импульсной информации 1
SU1307440A1 (ru) Диапазонный измеритель временных интервалов последовательного счета
SU796851A1 (ru) Генератор экспоненциальной функции
SU656205A2 (ru) Цифровой линеаризатор
SU1620950A1 (ru) Программируемое устройство допускового контрол
SU920568A1 (ru) Устройство дл измерени времени переходных процессов
SU962951A1 (ru) Устройство дл приоритетного управлени
SU1125747A1 (ru) Многоканальный коммутатор
SU917337A1 (ru) Логарифмический преобразователь напр жени в код
SU970443A1 (ru) Устройство дл обработки информации