SU1620950A1 - Программируемое устройство допускового контрол - Google Patents
Программируемое устройство допускового контрол Download PDFInfo
- Publication number
- SU1620950A1 SU1620950A1 SU894656982A SU4656982A SU1620950A1 SU 1620950 A1 SU1620950 A1 SU 1620950A1 SU 894656982 A SU894656982 A SU 894656982A SU 4656982 A SU4656982 A SU 4656982A SU 1620950 A1 SU1620950 A1 SU 1620950A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- tolerance
- counter
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение может быть исг1ользовано в системах автоматического управлени или стабилизации дл объектов с большим числом регулируемых параметров, имеющих стационарный, кусочно-стационарный или медленно мен ющийс характер. Цель - упрощение и расширение функциональных возможностей устройства - достигаетс тем, что в программируемое устройство введены счетчик 2, блок 3 посто нных запоминающих устройств, цифроаналоговый преобразователь 5, аналоговый коммутатор 4 и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7. Программируемое устройство содержит также генератор 1, компаратор 6 и регистрирующий блок 8. 2 ил.
Description
ON Ю
О
о сл о
Фиг. 1
Изобретение относитс к устройствам контрол нахождени измер емых параметров в заданном допуске и может быть использовано в различных системах автоматического управлени или стабилизации дл объектов с большим числом регулируемых параметров (например, некоторые тех- нологические процессы), имеющих стационарный, кусочно-стационарный или медленно мен ющийс характер.
Цель изобретени - упрощение и расширение функциональных возможностей за счет применени метода последовательного опроса дл многих контролируемых напр жений по нахождению их значений в заданном допуске с выдачей сигнала о направлении выхода сигнала за допуск и возможностью перепрограммировани значений допусков.
На фиг. 1 приведена блок-схема устройства; на фиг. 2 - таблица истинности элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.
Устройство содержит генератор 1, счетчик 2, счетный вход которого соединен с выходом генератора 1, блок 3 посто нных запоминающих устройств (ПЗУ), причем в каждой смежной паре элементов ПЗУ записаны коды верхнего допуска по четному адресу и нижнего допуска по нечетному адресу дл соответствующего входного контролируемого сигнала, аналоговый коммутатор 4, аналоговые входы которого вл ютс измерительными входами устройства , цифроаналоговый преобразователь (ЦАП) 5, причем выходы счетчика 2, исключа выход младшего разр да, подключены к адресным входам аналогового коммутатора 4 и, включа выход младшего разр да, к адресным входам блока 3 ПЗУ, информационные выходы которого подключены к входу ЦАП 5, компаратор 6, инверсный вход которого подключен к выходу аналогового коммутатора 4, а неинверсный вход - к выходу ЦАП 5, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7, первый вход которого подключен к выходу компаратора 6, а второй соединен с выходом младшего разр да счетчика 2, и регистрирующий блок 8, первый вход которого подключен к выходу элемента 7 ИСКЛЮЧАЮЩЕЕ ИЛИ, вторые входы соединены с выходами счетчика 2, и синхровход подключен к выходу генератора 1.
Устройство работает следующим образом .
При подаче на устройство напр жени питани запускаетс генератор 1 и по фронту первого его импульса на выходе счетчика 2 устанавливаетс одна из возможных N- разр дных кодовых комбинаций, где N количество выходов счетчика, при этом на выходе блока 3 ПЗУ устанавливаетс соответствующий из возможных 2N код допуска, а на выход аналогового коммутатора 4 подключаетс соответствующий из 2 измерительный вход устройства. Код допуска поступает на входы ЦАП 5, на выходе которого формируетс аналоговый сигнал допуска . Сигнал допуска и контролируемый
сигнал поступают на входы компаратора 6, на выходе которого формируетс О в случае , если , и 1 в случае, если 1)к,ид, где UK - величина контролируемого сигнала ; UA- величина сформированного допуска.
При этом величина Уд соответствует верхнему допуску в случае, если АО 0 (четный адрес), и нижнему допуску, если АО 1 (нечетный адрес), где АО - младший разр д выхода счетчика.
Результат сравнени UK и ид складываетс по модулю с текущим значением АО на элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 7, на выходе которого формируетс 1, если UK в допуске , и О, если UK не в допуске (фиг. 2).
Регистрирующий блок 8 фиксирует по заднему фронту первого импульса наличие О на первом входе, что соответствует выходу из допуска, и текущий адрес, который определ ет номер контролируемого параметра,
причем значение АО определ ет направление выхода из допуска. По фронту второго импульса генератора 1 на выходе счетчика 2 устанавливаетс следующа по пор дку кодова комбинаци , по которой происходит контроль предыдущего UK по нижнему допуску в случае, если предыдуща кодова комбинаци соответствовала верхнему допуску дл UK. либо контроль UK + 1, где UK + 1 - следующий по, пор дку адресов подключе-1ни за UK контролируемый сигнал, операци контрол и регистрации происходит при этом аналогично описанному. В дальнейшем по импульсам генератора 1 перебираютс по пор дку все кодовые комбинации
на выходе счетчика 2 до его переполнени , после чего счет продолжаетс с нулевой кодовой комбинации до следующего переполнени и т.д.
Благодар этому при наличии N-разр дного счетчика 2 обеспечиваетс допусковый контроль параметров по 2N, допускам с регистрацией направлени выхода за пределы верхнего либо нижнего допуска каждого параметра.
5
Claims (1)
- Формула изобретени Программируемое устройство допуско- вого контрол , содержащее генератор, выход которого соединен с синхровходом регистрирующего блока,и компаратор.о т личающеес тем, что, с целью упрощени и расширени функциональных возможностей устройства, в него введены счетчик, блок посто нных запоминающих устройств, цифроаналоговый преобразователь , аналоговый коммутатор и элемент ИС- КЛЮЧАЮЩЕЕ ИЛИ, выход которого подключен к первому входу регистрирующего блока, выход генератора соединен с входом счетчика, N выходов которого подключены к адресным входам блока посто нных запоминающих устройств и вторым входам регистрирующего блока, а также к адресным входам аналогового хоммутато0ра, причем выход младшего разр да счетчика подключен к второму входу элемента ИС- КЛЮЧАЮЩЕЕ ИЛИ, информационных входов аналогового коммутатора вл ютс измерительными входами устройства, а выход подключен к инвертирующему входу компаратора, выход которого соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, 2П информационных выходов блока посто нных запоминающих устройств под- клюиены к входам цифроаналогового преобразовател , выход которого соединен с неинвертирующим входом компаратора.Фиг. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894656982A SU1620950A1 (ru) | 1989-02-28 | 1989-02-28 | Программируемое устройство допускового контрол |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894656982A SU1620950A1 (ru) | 1989-02-28 | 1989-02-28 | Программируемое устройство допускового контрол |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1620950A1 true SU1620950A1 (ru) | 1991-01-15 |
Family
ID=21431675
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894656982A SU1620950A1 (ru) | 1989-02-28 | 1989-02-28 | Программируемое устройство допускового контрол |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1620950A1 (ru) |
-
1989
- 1989-02-28 SU SU894656982A patent/SU1620950A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1404965, кл. G 01 R 19/165, 1986. Авторское свидетельство СССР № 1290184, кл. G 01 R19/04, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1598781A (en) | Analogue-digital converter and conversion method | |
SU1620950A1 (ru) | Программируемое устройство допускового контрол | |
US4117476A (en) | Digital-to-analog converter | |
EP0076129A2 (en) | Circuit for generating pulse waveforms with variable duty cycles | |
RU2019907C1 (ru) | Программируемый генератор импульсов | |
EP1295399A1 (en) | Method and apparatus of producing a digital depiction of a signal | |
SU463117A1 (ru) | Устройство дл усреднени числоимпульсных кодов | |
SU1538216A2 (ru) | Генератор сигналов инфранизких частот | |
SU1691839A2 (ru) | Генератор псевдослучайных чисел | |
SU1478338A1 (ru) | Устройство дл контрол преобразователей | |
SU1550500A1 (ru) | Генератор рекуррентных последовательностей | |
SU748864A1 (ru) | Стробоскопический аналого-цифровой преобразователь | |
RU2013001C1 (ru) | Преобразователь код-напряжение | |
SU1636994A1 (ru) | Устройство дл генерации полумарковских процессов | |
SU1119175A1 (ru) | Делитель частоты | |
SU1322365A1 (ru) | Устройство дл управлени линейным сегментным индикатором | |
RU1795540C (ru) | Устройство дл формировани последовательности команд | |
SU1164748A1 (ru) | Устройство дл решени обратных задач теории пол | |
SU1742812A1 (ru) | Указатель экстремума | |
SU1647862A1 (ru) | Формирователь последовательности импульсов | |
SU917337A1 (ru) | Логарифмический преобразователь напр жени в код | |
SU1171749A2 (ru) | Устройство сравнени | |
SU1243003A1 (ru) | Устройство дл счета штучных изделий | |
SU983566A1 (ru) | Частотно-цифровое измерительное устройство | |
SU1583857A1 (ru) | Устройство дл контрол среднеквадратического значени переменного напр жени |