SU940301A1 - Многоканальный коммутатор - Google Patents

Многоканальный коммутатор Download PDF

Info

Publication number
SU940301A1
SU940301A1 SU803218029A SU3218029A SU940301A1 SU 940301 A1 SU940301 A1 SU 940301A1 SU 803218029 A SU803218029 A SU 803218029A SU 3218029 A SU3218029 A SU 3218029A SU 940301 A1 SU940301 A1 SU 940301A1
Authority
SU
USSR - Soviet Union
Prior art keywords
bus
counter
mode
relay element
distributor
Prior art date
Application number
SU803218029A
Other languages
English (en)
Inventor
Николай Николаевич Куровцев
Виктор Николаевич Савин
Михаил Вениаминович Генусов
Михаил Яковлевич Поздняков
Original Assignee
Предприятие П/Я Р-6120
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6120 filed Critical Предприятие П/Я Р-6120
Priority to SU803218029A priority Critical patent/SU940301A1/ru
Application granted granted Critical
Publication of SU940301A1 publication Critical patent/SU940301A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

1
Изобретение относитс  к импульсной технике и может быть использовано при диагностике и контроле электронных устройсгв.
Известно .коммутирующее устройство, содержащее счетчик, группы элементов И и управл ющий блок ГХ.
Недостаток устройства - невозможность изменени  программы работы.
Наиболее близким по технической сущ-ю ности к предлагаемому  вл етс  многоканальный коммутатор, СОСТО5ШШЙ из И блоков, каждый из которых выполнен на счетчике (Дешифраторах, релейных элементах , например ключах, и блоках управле- is ни  а.
Недостаток этого устройства - возможность переключени  любого входа коммутатора только на один выход, что сужает функциональные возможности устройства.
Цель изобретени  - расширение функциональных возможностей.
Дл  постижени  цели в многоканальный; коммутатор содержащий Vi блоков, каждый из которых состоит из соединенных последовательно счетчика, дешифратора и релейных элементов, выходы которых объединены и подключены к соответсвующей выходной шине, введены соединенные последовательно регистр пам ти и распределитель , причем ин))ормационные входы счетчика каждого блока и. регистра пам ти соедине|ш с соответствующими иЕ|} орманионными тинами, а счетные и управл ющие входы счетчика каждого блока подключены к соответствук ш1м выходам распределител , при этом входные шины релейных элементов всех блоков соответственно объединены.
На чертеже представлена функциональна  схема предлагаемого коммутатора.

Claims (2)

  1. Устройство содержит блоки ti - каждый из которых состоит из счетчика 2, дешифратора 3 и релейных элементов - , распределитель 5, регистр 6 пам ти, И1фэрмационные шины 7, шину 8 синхронизации, входные шины 9, выходные шины Ю и шину 11 записи. 9 Коммутагор рабогает спедующюл образом. Каждый блок I многоканального комм татора имев г,два режзола управлени  включеюг  релейного элемента 4. В первом режиме номер включенного релейного элемента 4 задаетс  числом, постутпающим по информационным шинам В втором режиме номер включенного релейного элемента 4 определ етс  Количеством импульсов синхронизации, поступающим на шину 8. Рассмотрим первый режим работы блока I , Пусть необходимо включить один из релейных элементов - в блоке I Управление блоком 1 производитс  в два этапа. На первом эт пе задаетс  режим управлени  многоканал ным коммутатором. Дл  этого в регистр 6 пам ти с информационных шин 7 запнсьтаетс  закодированное число, кот рое определ ет режим работы распредел тел  5 импульсов. У то число записывае . с  по сигналу Запись, поступающему с шины 11, распредилитель 5 импульсов подготавливает прохождение синхронизир щего сигнала с шины 8 на управл ющи входы счетчика 2. На втором этапе производитс  запись номера релейного элемента 4 в счетчик 2 и его включение. На информад онные шины 7 поступает двоичное число L , .соответствующее номеру включаемого . релейного элемента 4. Подаетс  синхронизvфyющий импульс по шине 8, который через распределигель 5 ravIпyльcoв посту пает на управл ющий вход счетчика 2. Производитс  запись числа в счетчик 2, дешифрации числа дешифратором 3 и включение нужного релейного элемента 4 ЕСЛИ необходимо в этом же блоке I включить другой релейньтй элемент 4, то первый этап исключаетс  так как регист 6 пам ти хранит закодированное число, которое определ ет режим работы распределител  5 импульсов. Рассмотрим второй режим работы блока I. Пусть необходимо включить И +2 или -1-2 релейный элемент после того как был включен -1 релейный элемент. Управление блоком I также производитс  в два этапа. На первом этапе задаетс  режим упр лени  многоканальным коммутатором. Последовательность операций аналогична первому этапу первого режима с той только разницей, что распределитель 5 импульсов подготавливает прохождение 14 синхронизирующих сигналов с шины 8 на счетный вход счетчика 2. На втором этапе на синхронизирующую шину 8 подаютс  два синхронизирующих сигнала, которые, поступа  на счетный вход счетчика 2, измен ют его состо ние до -f + 2 или -f - 2. Дешифратор 3 дешифрует новое состо ние счетчика 2 и включает релейный элемент, номер которого + 2 или -i - 2, ЕСЛИ в дальнейшем необходимо увеличивать или уменьшать число, записанное в счетчик 2, то первый этап исключаетс . Второй режим работы необходим при скашфующем принциле управле1О1Я многоканальньпу коммутатором, что приводит к значительной экономии пам ти устройства управлени . При необходимости включени  одного и того же релейного элемента 4 в разных блоках I запись производитс  параллельно в эти блоки. Таким образом, введение в многокаг, нальный коммутатор регистра пам ти и распределител  дает возможность выбора произвольной программы работы, что существенно расшир ет его функ- циональные возможности. Формула изобретени  Многоканальный коммутатор, содержащий И блоков, каждый из которьгх состоит из соединенных последовательно счетчика, дешифратора и к релейных элементов, выходы которых объединены и подключены к соответствующей выходной шине, отличающийс  тем, что, с целью расширени  функциональных возможностей, в него введены соединенные последовательно регистр пам ти и распределитель, причем информационные входы счетчика каждого блока и регистра пам ти с соответствующими информационными шинами, а счетные и управл ющие входы счетчика каждого блока подключены к соответствующим выходам распределител , при этом входные шины релейных элементов всех блоков соответственно объединены. Источники иш|)ормддии, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 656207, кл. Н 03 К 17/О4, 1977.
  2. 2.Авторское свидетельство СССР NO 474938, кл. Н 03 К 17/О2, 31.01.73.
SU803218029A 1980-12-16 1980-12-16 Многоканальный коммутатор SU940301A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803218029A SU940301A1 (ru) 1980-12-16 1980-12-16 Многоканальный коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803218029A SU940301A1 (ru) 1980-12-16 1980-12-16 Многоканальный коммутатор

Publications (1)

Publication Number Publication Date
SU940301A1 true SU940301A1 (ru) 1982-06-30

Family

ID=20931946

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803218029A SU940301A1 (ru) 1980-12-16 1980-12-16 Многоканальный коммутатор

Country Status (1)

Country Link
SU (1) SU940301A1 (ru)

Similar Documents

Publication Publication Date Title
GB1314437A (en) Numerical display systems
SU940301A1 (ru) Многоканальный коммутатор
US4174465A (en) Signal transmitting interface system combining time compression and multiplexing
US3629856A (en) Multichannel signal-processing system
US4032720A (en) Integrated demultiplexing circuit with continuously variable outputs
SU1741100A1 (ru) Программируемый контроллер
SU917295A1 (ru) Устройство дл управлени реверсивным @ -фазным шаговым электродвигателем
SU888293A1 (ru) Избирательное устройство дл управлени тиристорными регул торами
SU1233284A1 (ru) Многоканальный цифро-аналоговый преобразователь
SU855980A1 (ru) Устройство формировани сигналов
SU448463A1 (ru) Асинхронна вычислительна машина
SU694855A1 (ru) Устройство дл ввода информации
SU924850A1 (ru) Многоканальный преобразователь напр жени в код
SU1086420A1 (ru) Устройство дл ввода информации
SU860298A1 (ru) Устройство дл контрол импульсных последовательностей
SU796840A1 (ru) Устройство дл определени положени чиСлА HA чиСлОВОй ОСи
SU995311A1 (ru) Многоканальный цифроаналоговый преобразователь
SU960955A1 (ru) Реверсивный регистр сдвига
SU605217A1 (ru) Устройство дл переключени резервных блоков системы
SU962895A1 (ru) Устройство дл контрол одновременного нажати клавиш
SU938413A1 (ru) Делитель частоты
SU982195A1 (ru) Коммутатор
SU885987A1 (ru) Устройство дл ввода информации
SU884163A1 (ru) Устройство дл адаптивного мажоритарного декодировани телемеханических дублированных сигналов
SU716041A1 (ru) Устройство дл определени количества едениц в двоичном числе