SU934483A1 - Устройство дл определени дисперсии - Google Patents
Устройство дл определени дисперсии Download PDFInfo
- Publication number
- SU934483A1 SU934483A1 SU782688668A SU2688668A SU934483A1 SU 934483 A1 SU934483 A1 SU 934483A1 SU 782688668 A SU782688668 A SU 782688668A SU 2688668 A SU2688668 A SU 2688668A SU 934483 A1 SU934483 A1 SU 934483A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- adder
- generator
- switch
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
Изобретение относитс к вычислительной технике, в частности к цифровой обработке сигналов, и может быть использовано в аппаратуре, прецназначенной дл определени основных характеристик едучайных процессов и сигналов и статистической обработки результатов измерени . Известно устройство дл вычислени дисперсии, содержащее цва сумматора и генератор случайных чисел, которое имеет высокую точность 1. Однако оно содержит р д сложных блоков, таких как длительные устройства и цифровые функциональные преобразователи . Наиболее бшзким по техническому решению к предлагаемому вл етс устройство дл вычислени писперсии, содержащее генеоатор тактовых импульсов, выход которого подключен к входу счетшка, блок сравнени кодов, первый вход которо го соединен с выходом генератора случай ных чисел, коммутатор, умножители С2. Недостатком устройства вл етс то, что оно содержит и ыточное когасчество вфо тностных двоичных элэментов и обладает низкой точностью . Это обь сн ет- с тем, что в устройстве пщменен веро т ностный алгоритм умножени , имеющий ма-, дую эффективность. Цель изобретени - повьпиение точности вычислени . Поставленна цель достигаетс тем, что в устройство дл дисперсии, содержа- щее счетчик импульсов, счетный вход которого пощслючен к выходу генератора тактовых импульсов, генератор случайных чисел, выход которого соединен с первым входом блока сравнени , коммутатор, введены два сумматора, триггер, при этом выход счетчшса подключен к входу триггера , выход которого соединен с входом первого сумматора и с управл ющим входом коммутатора, первый инфсфмационный вход которого объединен с входом сумматора и вл етс входом устройства, выход сумматора соединен с вторым информацисенным входом коммутатора, выход которого поцключен к второму вхопу блока сравнени , третий вход которого объединен с входом генератора сдучайных чисел и соединен с выходом генератора тактовых ик-шульсов ВЫХОД блока сравнени кодов подключен к второму вхопу первого сумматора, третий вход Которого соединен с выходом гвне ратора случайных чисел. На чертеже представлена блок-схема устройства. Устройство содержит генератор I тактовых импульсов, счетчик импульсов 2, генератор 3 случайных чисел, блок 4 сравнени кодов, первый сумматор 5, коммутатор 6, триггер 7, второй сумматор 8. Устройство работает слеруюшим образом . В начале вычислени счетчик 2, триггер 7, сумматор 5 исумматор 8 наход тс в нулевом состо нии, вход блока 4 сравнени кодов с помощью коммутатора6 включен к входу устройства, а в сумматоре 5 установшн режим суммировани . В динамике работы устройства имеютс две фазы: вычисление математического ожиаа1щ исследуемого сигнала и второго начального момента и вычисление второго центрального момента, т.е. дисперсии . В обеих фазах используетс одинаксеое количество тактшых импульсов генератора 1, которое подсчитываетс счетчиком 2. По окончании первой фазы им гот лье переноса счетчика 2 переводаг триггер 7 в единичное состо ние и, соответственно, сумматор S в режим вычитани , а комму татор 6 подключает выход сумматора 8 к входу блока 4, В первой фазе в сумматоре 8 обрагует с оаенка математического ожидани Biooного сигнала. Коды, поступакшше на вход блока 4 сравнени кодов, сравниваютс с кодами генератора 3 случайных чисел. Если случайное число cf генератора 3 мень-ше входного числа X , то число f- под воздействием сигнала блсйса 4 сравнени кодов добавл етс вОеумматор 5. В кс ще первой фазы в сумматоре 8 ффмируетс сценка математического отдацани сигнала , а в сумматоре 5 - оценка его второго начального момента.
Claims (2)
- Во второй фазе сумматор 5 работает в режиме вычитани , а входным сигналом блока 4 сравнени кодов вл етс содержимое сумматора 8, т.е. оденка магема- тического ожидани сигнала. В конде второй фазы вычислени в сумматоре 5 формируетс оценка дисперсии входного сигнала . При этом последовательность операции та же, что и в первой фазе работы устройства. Использование предлагаемого устройства позвол ет пшысить точность вычислений при получении количественных характерисгак исследуемого сигнала за счет исключени операций умножени с применением веро тностных алгоритмов при их выполнении. Формула изобретени Устройство дл определени рксиерсии, содержащее счетчик импульсов, счетный вход которого подключен к выходу генератора тактовых импульсов, генератор случайных , выход которого соединен с первым входом блока сравнени . Коммутатор, отличающеес тем, что, с целью повышени точности, в него введены два сумматора, триггер, при этом выход счетчика подключен к вхооу триггера, выход которого соединен с входом первого суммат«Ч5а и с управл5 ющим входом коммутатора, первый ин- формационный вход которого объединен с входом сумматора и вл етс входом-устройства , выход втфого сумматора соединен с вторым информационным входом коммутатора, выход которого подключен к второму входу блока сравнени , третий вход которого объединен с входом генератора случайных чисел и.соединен с выходом генератора тактовых импульсов, выход блока сравнени кодда подключен к второму входу первого сумматора, третий вход которого соединен с выходом генератора случайных чисел. Источники информвдии, прин тью во внимание при жспертизе 1.Авторское сшдетельство СССР N 590755, кл. Q 06 F 15/36, 1976.
- 2.Авторское свидетельство СССР N«327496, кл. q Об F 15/36, 1972 (прототип).tsIL.ю , оi
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782688668A SU934483A1 (ru) | 1978-10-04 | 1978-10-04 | Устройство дл определени дисперсии |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782688668A SU934483A1 (ru) | 1978-10-04 | 1978-10-04 | Устройство дл определени дисперсии |
Publications (1)
Publication Number | Publication Date |
---|---|
SU934483A1 true SU934483A1 (ru) | 1982-06-07 |
Family
ID=20795276
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782688668A SU934483A1 (ru) | 1978-10-04 | 1978-10-04 | Устройство дл определени дисперсии |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU934483A1 (ru) |
-
1978
- 1978-10-04 SU SU782688668A patent/SU934483A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU934483A1 (ru) | Устройство дл определени дисперсии | |
SU744565A1 (ru) | Множительное устройство | |
SU687448A1 (ru) | Вычислительное устройство | |
SU922760A2 (ru) | Цифровой функциональный преобразователь | |
SU633015A1 (ru) | Цифровое устройство дл вычислени показательных функций | |
SU591861A1 (ru) | Функциональный преобразователь | |
RU2055394C1 (ru) | Устройство для вычисления корней | |
SU711570A1 (ru) | Арифметическое устройство | |
RU2050589C1 (ru) | Устройство для нахождения экстремума аддитивной функции многих переменных с ограничением на норму аргументов | |
SU696479A1 (ru) | Устройство дл поиска максимума коррел ционной функции | |
SU760112A1 (ru) | Устройство для определения абсциссы максимума взаимной корреляционной функции1 | |
SU1030807A1 (ru) | Спектроанализатор | |
SU448461A1 (ru) | Устройство дл делени чисел | |
SU723571A1 (ru) | Устройство дл умножени дес тичных чисел | |
SU983707A1 (ru) | Устройство дл вычислени элементарных функций | |
SU970380A1 (ru) | Устройство дл вычислени элементарных функций | |
SU997034A1 (ru) | Устройство дл вычислени квадратного корн из суммы квадратов двух чисел | |
SU744595A1 (ru) | Цифровой функциональный преобразователь | |
SU875311A1 (ru) | Цифровой измеритель несимметрии трехфазной сети | |
SU900283A1 (ru) | Веро тностный интегратор | |
SU1016779A1 (ru) | Вычислительное устройство | |
SU932502A1 (ru) | Вычислитель оценки математического ожидани случайного процесса | |
SU832563A1 (ru) | Многоканальный коррел тор | |
SU991419A2 (ru) | Цифровой функциональный преобразователь | |
SU650072A1 (ru) | Арифметическое устройство |