SU932633A1 - Устройство цикловой синхронизации многоканальных систем св зи - Google Patents

Устройство цикловой синхронизации многоканальных систем св зи Download PDF

Info

Publication number
SU932633A1
SU932633A1 SU803007117A SU3007117A SU932633A1 SU 932633 A1 SU932633 A1 SU 932633A1 SU 803007117 A SU803007117 A SU 803007117A SU 3007117 A SU3007117 A SU 3007117A SU 932633 A1 SU932633 A1 SU 932633A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
unit
walsh
Prior art date
Application number
SU803007117A
Other languages
English (en)
Inventor
Андрей Владимирович Ивашко
Арнольд Яковлевич Шпильберг
Original Assignee
Харьковский Ордена Ленина Политехнический Институт Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Ордена Ленина Политехнический Институт Им.В.И.Ленина filed Critical Харьковский Ордена Ленина Политехнический Институт Им.В.И.Ленина
Priority to SU803007117A priority Critical patent/SU932633A1/ru
Application granted granted Critical
Publication of SU932633A1 publication Critical patent/SU932633A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

I
Изобретение относитс  к многоканальной св зи и может быть использовано в системах многоканальной св зи с кодовым разделением, использующих в канальных несущих функций Уолша.
Известно устройство цикловой синхронизации многоканальных систем св зи , содержащее приемник и последовательно соединенные блок активных фильтров и блок записи и обработки информации, к управл ющему входу которого подключен выход решающего блока , а к управл ющим входам блока активных фильтров подключены соответствующие выходы генератора сигналов опорных функций Уолша, к управл ющему входу которого подключен выход задающего генератора С 1 3Однако такое устройство обладает большим временем вхождени  в синхронизм .
Цель изобретени  - сокращение времени вхождени  п синхронизм.
Указанна  цель достигаетс  тем, что в устройство цикловой синхронизации многоканальных систем св зи, содержащее приемник и последовательно соединенные блок активных фильтров и блок записи и обработки информации , к управл ющему входу которого подключен выход решающего блока, а к управл ющим входам блока активных фильтров подключены соответствующие выходы генератора сигналов опорных функций Уолша, к управл кмцему входу которого подключен выход задающего генератора, введены блок коррел ционных фильтров, блок переменной задержки и элементов И, М элементов ЗАПРЕТ, h элементов равнозначности и И триггеров, при этом выход приемника через блок переменной задержки подключен к сигнальным входам блока активных фильтров и блока коррел ционных фильтров, к управл ющим входам которого подключены дополнительные выходы генератора сигналов опорных Функций Уолша, а каждый i-й выход блока коррел ционных фильтров (где 1, 2, ) через соответствующий i-й элемент равнозначности подключен к первому входу i-ro элемента И и к управл ющему входу i-ro элемента ЗАПРЕТ, выход которого через i-и триггер подключен к соответствующему управл ющему входу блока переменной задержки, причем к второму входу первого элемента И и к информационному входу первого элемента ЗАПРЕТ подключен соответствующий выход генератора сигналов опорных Функций Уолша, выход i-ro элемента И подключен к второму входу (i-4-1)-го элемента И и к информационному входу (i+l)-ro элемента ЗАПРЕТ, а выход элемента И подключен к входу ре шающего блока, на другой вход Ki элементов равнозначности поданы сигналы синхрокодов соответствующих каналов синхронизации. На чертеже изображена структурна электрическа  схема предлагаемого устройства. Устройство цикловой синхронизации содержит приемник 1, блок 2 активных фильтров, блок 3 записи и обработки информации, задающий генератор А, ге нератор 5 сигналов опорных функций Уолша, решающий блок 6, блок 7 коррел ционных фильтров, элементы И 8j-8n элементы ЗАПРЕТ , триггеры , элементы равнозначности и блок 12 переменной задержки. Устройство работает следующим образом . Многоканальна  система св зи использует в качестве несущих строки матрицы Уолша-Адамара размерности NAN. Дл  синхронизации выдел етс  п Logд N каналов, по которым передаютс  заранее известные посто нные коды. Дл  передачи информации отводитс  М N-n каналов. Информаци  из канала св зи через приемник 1 поступает на вход блока 12 переменной Задержки, осуществл ющего задержку сигнала на число тактов , соответствующее коду на управл ющих входах переменной задержки, поступающему с выходов триггеров . Пройд  блок 12 переменной задержки, прин та  последовательност поступает на вход активных фильтров 2 информационных каналов и блок 7 ко рел ционных фильтров синхроканалов, осуществл ющих разделение каналов пу тем нахождени  взаимно-коррел ционных функций прин той последовательности и опорных функций Уолша, вырабатываемых генератором 5 сигналов функций Уолша управл емым задающим генератором k. 3 блок 7 коррел ционных фильтров синхроканалов подаетс  И функций Уолша-Адамара, причем дл  L-й функции необходимо UL ... и, - о, где и, -коэффициенты двоичного представлени , уменьшенного на I ; единицу номера функции Уолша-Адамара . В блок 2 активных фильтров подаютс  остальные fV функций. По окончании периода интегрировани  на выходе блока 7 коррел ционных фильтров синхроканалов формируютс  коды, соответствующие сигналам синхроканалов, а на входе блока 2 активных фильтров формируютс  коды, соответствующие информационным каналам, которые подаютс  в блок 3 записи и обработки информа1ции . Коды с выхода блока 7 коррел ционных фильтров синхроканалов поступают на входы элементов равнозначности, где они сравниваютс  с заранее известными кодами, которые передавались по синхроканалам, В случае, если коды на входах элементов равнозначности совпадают , на ее выходе формируетс  единичный потенциал, открывающий соответствующий элемент И 8 и закрывающий элемент ЗАПРЕТ 9j В случае, если коды не совпадают, на выходе элемента равнозначности формируетс  нулевой потенциал, открывающий элемент ЗАПРЕТ 9- и закрывающий элеменг И . По окончании цикла интегрировани  из генератора 5 сигналов функций Уолша на входы элемента И 8 и элемента ЗАПРЕТ 9/f поступает короткий импульс конца цикла (ИКЦ). Если на выходе элемента 11 равнозначности нулевой потенциал {Т . 0), ИКЦ через открытый элемент ЗАПРЕТ Э поступает на счетный вход триггера 10 и переводит его в противоположное состо ние. Если Т О, то ИКЦ не проходит на вход триггера Q , который не мен ет своего состо ни , а через открытый элемент И 8 поступает на вход следующих элементов И 8 и 5 ЗАПРЕТ 9- Изменение состо ни  триггера 10 обеспечивает компенсацию. В следующем цикле вновь формирует с  ИКЦ и переводит в новое состо ние i-й триггер (ZTj 0).- Так продолжаетс  до тех пор, пока рассогласование генераторов функций Уолша приемного и передающего полукомплектов полностью не компенсируетс  схемой переменной задержки, управл емой кодом с выходов триггеров , При достижении этого все элементы И 8 открыты единичными потенциалами с выходов элементов равнозначности и импульс ИКЦ через открытые элементы И 8 поступает в решающий блок 6, который по поступлении импульса . выдает сигнал о наличии синхронизаци в блок 3 записи и обработки информации . При применении поразр дной компен сации дл  синхронизации полукомплектов требуетс  не более п циклов прие ма информации. Технико-экономические преимущества предлагаемого устройства заключаютс  в том, что благодар  использованию в устройстве процедуры поразр дной компенсации значительно сокращаетс  врем  вхождени  в синхронизм (максимальное врем  И циклов по сравнению с 2 циклов у известного ). формула изобретени  Устройство цикловой синхронизации многоканальных систем св зи, содержащее приемник и последовательно соединенные блок активных фильтров и блок записи и обработки информации к управл ющему входу которого подключен выход решающего блока, а к управл ющим входам блока активных фильтров подклочены соответствующие выходы ге3 нератора сигналов опорных функций Уолша, к управл ющему входу которого подключен выход задающего генератора, отличающеес  тем, что, с целью сокращени  времени вхождени  в синхронизм, введены блок коррел ционных фильтров, блок переменной задержки , и элементов И, h элементов ЗАПРЕТ, и элементов равнозначности и Ц триггеров, при этом выход приемника через блок переменной задержки подключен к сигнальным входам блока активных фильтров и блока коррел ционных фильтров, к управл ющим входам которого подключены дополнительные выходы генератора сигналов опорных функций Уолша, а каждый -1 -и выход блока коррел ционных фильтров (где i 1, 2, 3---п) через соответствующий -У-й элемент равнозначности подключен к первому входу I-ro элемен-. та И и к управл ющему входу 1 -го элемента ЗАПРЕТ, выход которого через Г-й триггер подключен к соответствующему управл ющему входу блока пере-, менной задержки, причем к второму входу первого элемента И и к информационному входу первого элемента ЗАПРЕТ подключен соответствующий вы-, ход генератора сигналов опорных функций Уолша, выход Нго элемента И подключен к второму входу (i+l)-ro элемента И и к информационному входу (i+1)-ro элемента ЗАПРЕТ, а выход И-го элемента И подключен к входу решающего блока, на другой вход И элементов равнозначности поданы сигналы синхрокодов соответствующих каналов синхронизации. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 567210, кл. Н 0 J 3/0б, 1975 (прототип).

Claims (1)

  1. Формула изобретения
    Устройство цикловой синхронизации многоканальных систем связи, содержащее приемник и последовательно соединенные блок активных фильтров и блок записи и обработки информации, к управляющему входу которого подключен выход решающего блока, а к управляющим входам блока активных фильтров^ подключены соответствующие выходы ге нератора сигналов опорных функций Уолша, к управляющему входу которого подключен выход задающего генератора, отличающееся тем, что, с целью сокращения времени вхождения в синхронизм, введены блок корреляционных фильтров, блок переменной задержки, и элементов И, И элементов ЗАПРЕТ, И элементов равнозначности и И триггеров, при этом выход приемника через блок переменной задержки подключен к сигнальным входам блока активных фильтров и блока корреляционных фильтров, к управляющим входам которого подключены дополнительные выходы генератора сигналов опорных функций Уолша, а каждый -ϊ -й выход блока корреляционных фильтров (где ί - 1, 2, 3···η) через соответствующий -l'-й элемент равнозначности подключен к первому входу 4-го элемен-. та И и к управляющему входу ί-го элемента ЗАПРЕТ, выход которого через i-й триггер подключен к соответствующему управляющему входу блока пере-, •менной задержки, причем к второму входу первого элемента И и к информационному входу первого элемента ЗАПРЕТ подключен соответствующий вы-, ход генератора сигналов опорных функций Уолша, выход Нго элемента И подключен к второму входу (1+1)-го элемента И и к информационному входу (i+1)-ro элемента ЗАПРЕТ, а выход
    И-го элемента И подключен к входу решающего блока, на другой вход И элементов равнозначности поданы сигналы синхрокодов соответствующих каналов синхронизации.
SU803007117A 1980-11-19 1980-11-19 Устройство цикловой синхронизации многоканальных систем св зи SU932633A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803007117A SU932633A1 (ru) 1980-11-19 1980-11-19 Устройство цикловой синхронизации многоканальных систем св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803007117A SU932633A1 (ru) 1980-11-19 1980-11-19 Устройство цикловой синхронизации многоканальных систем св зи

Publications (1)

Publication Number Publication Date
SU932633A1 true SU932633A1 (ru) 1982-05-30

Family

ID=20927123

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803007117A SU932633A1 (ru) 1980-11-19 1980-11-19 Устройство цикловой синхронизации многоканальных систем св зи

Country Status (1)

Country Link
SU (1) SU932633A1 (ru)

Similar Documents

Publication Publication Date Title
IL36446A (en) Time divison multiplex data transmission system
JPH01233845A (ja) フレーム同期方式
ES8406820A1 (es) Aparato de sincronizacion en un sistema de telecomunicacion del tipo multiplex de division de tiempo
US3546384A (en) Multiplex synchronizing system
SU932633A1 (ru) Устройство цикловой синхронизации многоканальных систем св зи
GB8628397D0 (en) Digital correlator/structurator
US3261921A (en) Multi-channel communication systems
US3562433A (en) Digital speech plus telegraph system
SU1748160A1 (ru) Устройство дл моделировани многоканальной системы св зи
RU2071093C1 (ru) Многоканальная система для сейсмических исследований
RU1800635C (ru) Система цикловой синхронизации дл многоканальных систем св зи
US3548104A (en) Method of synchronization in binary communication systems
SU1239874A1 (ru) Устройство синхронизации по групповому сигналу в многоканальных системах св зи
SU652717A1 (ru) Устройство дл многоканальной передачи двоичной информации
SU1598193A1 (ru) Система цикловой синхронизации дл многоканальных систем св зи
SU1223385A1 (ru) Система св зи с многоосновным кодированием
SU598238A1 (ru) Устройство коммутации
US3227809A (en) Time division multiplex electrical signalling systems
SU843190A2 (ru) Устройство дл обработки псевдо-СлучАйНыХ СигНАлОВ
SU1241513A1 (ru) Асинхронна адресна система св зи
SU743217A1 (ru) Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми
GB1246142A (en) Means and method to obtain an impulse autocorrelation function
SU970422A1 (ru) Устройство дл передачи и приема информации
SU617853A1 (ru) Многоканальное устройство с временным делением каналов
SU773943A1 (ru) Устройство дл синхронизации последовательностей д-кода