SU773943A1 - Устройство дл синхронизации последовательностей д-кода - Google Patents
Устройство дл синхронизации последовательностей д-кода Download PDFInfo
- Publication number
- SU773943A1 SU773943A1 SU792720472A SU2720472A SU773943A1 SU 773943 A1 SU773943 A1 SU 773943A1 SU 792720472 A SU792720472 A SU 792720472A SU 2720472 A SU2720472 A SU 2720472A SU 773943 A1 SU773943 A1 SU 773943A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- sequence
- block
- input
- delay
- output
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
Изобретение относитс к технике св зи и может использоватьс в радио системах, в которых примен ютс шумо подобные сигналы. Известно устройство дл синхрони зации последовательностей Д-кода, содержащее последовательно соединен ные коррел тор, решающий блок, блок управлени и опорный генератор, а также блок выделени тактовой частоты , подключенный к другому входу блока управлени 1} . Однако у известного устройства большое врем вхождени в синхронизм Цель изобретени - сокращение вре мени вхождени в синхронизм. Дл достижени поставленной цели в устройство дл синхронизации после довательностей Д-кода, содержащее последовательно соединенные коррел тор , ре.шающий блок, блок управлени и опорный генератор, а также блок выделени тактовой частоты, подключенный к другому входу блока управлени , введены три блока задержки и последовательно соединенные блок коррел торов, анализатор и блок перемножителей , выходы которого подключены к входам коррел тора, другие входы которого через первый блок задержки соединены с выходом опорного генератора и входом второго блока задержки , второй вход которого соединен с вторым выходом блока управлени , третий выход которого подключен к другому входу анализатора и управл ющему входу третьего блока задержки , причем выходы второго блока задержки подключены к входам блока коррел торов, а выход третьего блока задержки подключен к другому входу блока перемножителей, при этом входы третьего блока задержки и блока выделени тактовой частоты и другой вход блока коррел торов объединены . На чертеже изображена структурна электрическа схема устройства дл синхронизации последовательноетей Д-кода. Устройство содержит коррел тор 1, решающий блок 2, блок 3 управлени , опорный генератор 4, блок 5 вьщелени тактовой частоты, а также первый 6, второй 7 и третий 8 блоки задержки и последовательно соединенные блок 9 коррел торов, анализатор 10 и блок 11 перемножителей. Устройство работает следующим образом. При поступлении на вход периодически повтор ющейс Д-последовательности значности 2 -, манипулированной инверсно информационными посылками , на выходе блока 5 выделени тактовой частоты по вл етс напр жение тактовой частоты, которое используетс дл запуска перестраиваемого опорного генератора 4 Д-кода и прогргшмного блока 3 управлени . На выходе перестраиваемого опорного генератора 4 Д-кода по вл етс периодически повтор юща с Д-последовательность значностью (к 2 п), котора вл етс периодически повтор ющимс отрезком входной Д-последовательности. Во втором блоке 7 задержки опорна Д-последовательность сдвигаетс во времени. На первом входе блока 9 коррел торов временной сдвиг равен нулю, на втором, третьем и четвертом входах временной сдвиг соответственно равен ь ц, 2Си , 31; II ; 1 - длительность дискрета входной последовательности. Число каналов блока 9 коррел торов дл определённости выбрано равным 4, а величина- задержки линии тре тьего блока 8 задержки - равной На входы блока 9 коррел торов пос тупают соответственно входна Д-последовательность значностью 2 и сдви тые во времени опорные последователь ности значностью в 4 символа. При перемножении входной последо вательности с опорными (в четырех к лах блока 9 коррел торов) и в дальнейшем фильтрации стробировани и формировани на одном из четырех вы ходов анализатора 10 выдел етс Д-п ледователь-ность со значностью 2, котора сохран ет инверсную информа ционную манипул цию входного сигнала . Длительность информационных посылок определ етс величиной задерж ки третьего блока 8 задержки и равна этой задержке или больше ее. Начало выделенной и манипулирова ной информационными посылками последовательности на одном из выходов многоканального анализатора 10 совпадает с началом принимаемой последовательности на выходе третьего блока 8 Зсщержки. При перемножении указанных последовательностей в одном из четырех перемножителей блока 11 перемножителей выдел етс немани пулированна Д-последовательность значностью в 4 символа. Номер канала, в котором выдел ет с эта последовательность, определ етс с помощью коррел тора 1 и решающего блока 2. На стробирующие входы многокангш ного анализатора 10 поступают стробирующие видеоимпульсы, период которых совпадает с временем интегрировани интеграторов блока 9 корре торов , следовательно, и временем заержки первого б и третьего 8 блоков задержки. На основе прин того- решени производитс сдвиг опорной последовательности . При этом начало одной и опорных последовательностей совпадает с началом принимаемой последовательности . После этого по сигналу с выхода программного блока управлени 3 уст- . ройство переходит на второй этап. В табл. 1 (см. ниже) приведены последовательности, действующие на первом этапе на выходах блоков устройства: 1)-на входе устройства; 2)-на первом выходе второго блока 7 задержки; 3) - на выходе первого перемножител блока 9 коррел торов; 4) на первом выходе многоканального анализатора 10; 5) - на выходе первого перемножител блока 11 перемножителей . Дл простоты прин то, что на входе действует Д-последовательность значностью в 16 символов. Таблица 1)---+- + ----.+ + + -Ч2 ) + ---+--- + ---+. 3) - -++---- + + -4 ) + + +-5 ) + - + -- + --- + В табл. 2 приведены последовательности , действующие на первом этапе на выходах блоков устройства: 1) на входе устройства; 2) - на втором выходе второго блока 7 задержки; 3) на выходе второго перемножител блока 9 коррел торов; 4) - на втором , выходе многоканального анализатоjsa 10, 5) - на выходе второго перемножител блока 11 перемножителей. Напр жение на выходе первого канала многокансшьного коррел тора 1 максимально и равно 16, а на выходе второго канала (так же как и остальных двух каналов) напр жение равно нулю, Таблица 2 )++ + + +- + 2) 3) + + --+-+.-+ + -+- + -. 4)оорооооооооооооо 5) 00000000 О 0000000 Рассмотрим работу устройства на втором этапе поиска. На втором этапе работа устройства не отличаетс от работы на первом этапе, за исключением того, что перестраиваемый опорный генератор 4 Д-кода генерирует Д-последовательность
значностью в 16 символов, т.е. входную последовательность.
Эта последовательность поступает на первый коррел тор блока 9 коррел торов без задержки, на второй коррел тор - с задержкой, равной , на третий коррел тор - с задержкой, равной f и на четвертый коррел тор - с задержкой, равной 12 .
Дл данного примера поиск заканчиваетс на втором этапе после обнаружени многоканальным коррел тором 1 Д-последовательности значностью в 16 символов.
В случае присутстви на входе устройства последовательности большей значности число этапов поиска определ етс выражением Еод , где N - значность входной последовательности . Например, если N 2 , то toQ .16384 7, т.е. на поиск Д-последовательности значностью в 16384 символа затрачиваетс всего 7 шагов.
Поиск в известном устройстве заканчиваетс в лучшем случае за tog шагов,что дл N 16384 составл ет 14 шагов.Выигрыш в быстродействии, как видно из расчетов, равен.двум. Этот выигрыш не вл етс предельным. Увеличив число каналов блоков 9, 10, 11 и 1, можно получить более высокие показатели. Например, если число каналов равно 8,то число шагов, которое потребуетс на поиск, будет равно fog N.
В общем случае при использовании m каналов число шагов определитс выражением EogmN. Описанный выше поиск идет вне зависимости от того,, накладываетс или не накладываетс
Инверсна информационна манипул ци на входную Д-последовательность,
Claims (1)
1. Авторское свидетельство СССР № 422115, кл. Н 04 L 7/02, 1969.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792720472A SU773943A1 (ru) | 1979-02-01 | 1979-02-01 | Устройство дл синхронизации последовательностей д-кода |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792720472A SU773943A1 (ru) | 1979-02-01 | 1979-02-01 | Устройство дл синхронизации последовательностей д-кода |
Publications (1)
Publication Number | Publication Date |
---|---|
SU773943A1 true SU773943A1 (ru) | 1980-10-23 |
Family
ID=20808416
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792720472A SU773943A1 (ru) | 1979-02-01 | 1979-02-01 | Устройство дл синхронизации последовательностей д-кода |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU773943A1 (ru) |
-
1979
- 1979-02-01 SU SU792720472A patent/SU773943A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU773943A1 (ru) | Устройство дл синхронизации последовательностей д-кода | |
JP2001094468A (ja) | 相関器 | |
ATE78352T1 (de) | Digitaler korrelator. | |
KR100320828B1 (ko) | 정합필터및그를이용한기지국장치및이동국장치,타이밍검출방법과rake합성방법 | |
KR20010028099A (ko) | 코드 분할 다중 접속방식을 이용한 수신기에서의 동기 추적장치 및 그 방법 | |
SU590860A1 (ru) | Устройство синхронизации псевдошумовых сигналов | |
SU594593A2 (ru) | Устройство поиска д-последовательности | |
SU647877A1 (ru) | Устройство синхронизации последовательностей "быстрого поиска | |
SU907861A1 (ru) | Устройство дл приема информации в частотном коде | |
SU544157A1 (ru) | Устройство дл синхронизации шумоподобных сигналов | |
SU489238A1 (ru) | Устройство фазировани регенераторов цифрового сигнала дл радиоканалов | |
SU585619A2 (ru) | Устройство синхронизации с -последовательностью | |
SU915265A1 (ru) | Устройство для выделения д-последовательности1 | |
SU1172063A1 (ru) | Устройство коррел ционного приема сигналов с относительной фазовой манипул цией | |
SU1483665A1 (ru) | Устройство дл приема дискретных составных частотных сигналов с внутриимпульсной фазовой манипул цией | |
SU634287A1 (ru) | Многоканальный цифровой коррел тор | |
SU849519A2 (ru) | Устройство дл выделени рекуррентныхСигНАлОВ фАзОВОгО пуСКА B МНОгОКАНАльНыХ СиСТЕМАХ СВ зи | |
SU794751A1 (ru) | Устройство дл объединени иРАздЕлЕНи СиНХРОННыХ ТЕлЕгРАфНыХКАНАлОВ | |
SU807487A1 (ru) | Селектор сигналов по длительности | |
SU604181A1 (ru) | Устройство дл одновременной передачи аналогового сигнала методом дельтамодул ции и двоичного сигнала низкоскоростной дискретной информации | |
SU647876A1 (ru) | Устройство синхронизации | |
SU902302A1 (ru) | Устройство дл приема цифровой информации | |
SU1109928A2 (ru) | Дискретное устройство синхронизации | |
SU703900A1 (ru) | Устройство синхронизации | |
SU966879A1 (ru) | Селектор-преобразователь импульсных сигналов |