SU928370A1 - Аналоговое вычислительное устройство - Google Patents

Аналоговое вычислительное устройство Download PDF

Info

Publication number
SU928370A1
SU928370A1 SU802959130A SU2959130A SU928370A1 SU 928370 A1 SU928370 A1 SU 928370A1 SU 802959130 A SU802959130 A SU 802959130A SU 2959130 A SU2959130 A SU 2959130A SU 928370 A1 SU928370 A1 SU 928370A1
Authority
SU
USSR - Soviet Union
Prior art keywords
controlled
control input
terminal
input
conductivity
Prior art date
Application number
SU802959130A
Other languages
English (en)
Inventor
Александрас Александрович Галицкас
Original Assignee
Ордена Трудового Красного Знамени Институт Физики Полупроводников Ан Литсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Трудового Красного Знамени Институт Физики Полупроводников Ан Литсср filed Critical Ордена Трудового Красного Знамени Институт Физики Полупроводников Ан Литсср
Priority to SU802959130A priority Critical patent/SU928370A1/ru
Application granted granted Critical
Publication of SU928370A1 publication Critical patent/SU928370A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) АНАЛОГОВОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО Изобретение относитс  к аналоговой вычислительной технике и может быть использовано дл  перемножени , делени  и выполнени  р да других операций над аналоговыми электрическими сигналами. Известно множительное устройство, содержащее линейно управл емый резист ный двухполюсник, который содержит два полевых транзистора и усилитель посто  ного тока dl . Однако это устройство имеет весьма ограниченную область применени . Наиболее близким по технической сущности к предлагаемому  вл етс  множительное устройство, содержащее резистивный множительный мост, состо щий из двух МОП-транзисторов, включенных в противоположные плечи моста, посто нного резистора и цифрового управл емого резистора, управл ющий вход которого через дешифратор соединен t блоком отсчета и через блок управлени  - с диффepeнциaлъны i усилителем. входы которого подключены к диагонали моста t2 . Однако это устройство позвол ет решать ограниченный класс задач, так как пригодно только дл  перемножени  двух аналоговых сигналов. Цель изобретени  - расширение класса решаемых задач, т. е. использование его дл  выполнени  более широкого класса математических операций. Поставленна  цель-достигаетс  тем, что в аналоговое вычислительное устройство , содержащее множительный мост, в два противоположных плеча которого включены соответственно первый и второй балансные резисторы, а в два друтнх плеча - включены соответственно первый и второй элементы с управл емой проводимостью , выполненный на МОП-транзисторах , источник посто нного напр жени , включенный в одну диагональ множительного моста, и дифференциальный усилитель, входами подключенный к другой диагонали К1ножительного моста, уп-

Claims (2)

  1. Формула изобретения
    1. Аналоговое вычислительное устройство, содержащее множительный мост, в '5 два противоположных плеча которого включены соответственно первый и второй балансные резисторы, а в два других плеча включены соответственно первый и второй элементы с управляемой про- 20 водимостъю, выполненные на МОП-транзисторах, источник постоянного напряжения, включенный в одну диагональ Множительного моста, и дифференциальный усилитель, входами подключенный к другой?5 диагонали, м'ножительного моста, управляющий вход первого элемента с управляемой проводимостью является первым входом устройства, о. тличающеес я тем, что, с целью расширения клас- : са решаемых задач, в него введены операционный усилитель и два управляемых двухполюсника, первый управляемый двухполюсник включен между входом устройства и входом операционного усилителя, его управляющий вход подключен к выходу дифференциального усилителя и к управляющему входу второго элемента с управляемой проводимостью, второй управляемый двухполюсник включен в цепь обратной связи операционного усилителя, выход которого является выходом устройства, управляющий вход второго управляемого двухполюсника подключен к управляющему входу первого элемента с управляемой проводимостью.
  2. 2. Устройство по π. 1, о т л и чающееся тем, что каждый управляемый двухполюсник содержит два последовательно включенных масштабных резистора, параллельно второму масштабному резистору включен элемент с управляемой проводимостью, выполненный на МОП-транзисторе, управляющий вход элемента с управляемой проводимостью является управляющим входом .управляемого двухполюсника.
SU802959130A 1980-06-28 1980-06-28 Аналоговое вычислительное устройство SU928370A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802959130A SU928370A1 (ru) 1980-06-28 1980-06-28 Аналоговое вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802959130A SU928370A1 (ru) 1980-06-28 1980-06-28 Аналоговое вычислительное устройство

Publications (1)

Publication Number Publication Date
SU928370A1 true SU928370A1 (ru) 1982-05-15

Family

ID=20909284

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802959130A SU928370A1 (ru) 1980-06-28 1980-06-28 Аналоговое вычислительное устройство

Country Status (1)

Country Link
SU (1) SU928370A1 (ru)

Similar Documents

Publication Publication Date Title
KR840007322A (ko) 동조형 능동 필터
US3562553A (en) Multiplier circuit
KR940004429B1 (ko) 가변저항형 mosfet 아날로그 곱셈기
KR880006843A (ko) 필터 장치
SU928370A1 (ru) Аналоговое вычислительное устройство
US3712977A (en) Analog electronic multiplier,divider and square rooter using pulse-height and pulse-width modulation
US3675137A (en) Instantaneous sinusoidal orthogonal converter
US3525860A (en) Analog multiplying/dividing devices using photoconductive means
KR930011429A (ko) Mosfet 저항성 제어형 곱셈연산기
US3475601A (en) Controlled impedance analog multiplier circuit in which a differential amplifier output drives a field effect transistor
SU1153331A1 (ru) Аналоговое делительное устройство
SU651359A1 (ru) Устройство дл умножени
SU896636A1 (ru) Логарифмический усилитель
SU1176347A1 (ru) Множительно-делительное устройство
SU742965A1 (ru) Аналоговый умножитель
SU1497625A1 (ru) Аналоговое множительное устройство
SU924720A1 (ru) Множительное устройство
SU983720A1 (ru) Квадратор
SU440676A1 (ru) Устройство дл возведени в целую положительную степень отношени двух входных сигналов
SU708247A1 (ru) Устройство дл вычислени отношени однопол рных сигналов
SU947872A1 (ru) Аналоговое делительное устройство
SU932614A1 (ru) Многоканальный переключатель напр жений
SU997047A1 (ru) Делитель напр жени
SU1022181A1 (ru) Аналоговый делитель
SU642722A1 (ru) Дифференцирующее устройство