SU926721A1 - Аналоговое запоминающее устройство - Google Patents
Аналоговое запоминающее устройство Download PDFInfo
- Publication number
- SU926721A1 SU926721A1 SU802954552A SU2954552A SU926721A1 SU 926721 A1 SU926721 A1 SU 926721A1 SU 802954552 A SU802954552 A SU 802954552A SU 2954552 A SU2954552 A SU 2954552A SU 926721 A1 SU926721 A1 SU 926721A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- pulse
- voltage
- output
- capacitor
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
(54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Claims (2)
- % Изобретение относитс к вычислительной технике и радиоэлектронике и может быть использовано при измерении амплитуд импуль ных напр жений и дл запоминани амплитуд импульса. Известно аналоговое запоминающее устройство , содержащее шесть транзисторов, соединенных по мостовой схеме, генераторы тока, дополнительные транзисторы, запоминающий конденсатор и шину стробирующего импульса 1. Однако это устройство не. обеспечивает получени малых уровней погрешностей расишрени импульсных напр жений. Наиболее близким по технической сущности к предлагаемому вл етс аналотовое запоминающее устройство, содержащее два диодно-емкостных расишрител , один из которых соединен со входом накопител через делитель напр жени , входы расширителей . соединены с входами вычитающего устройства выход которого вл етс выходом накопител 2. Недостатками указанного накопител вл ютс недостаточна точность расширени амплитуд импульсов, относительно высокие значени минимальной преобразуемой амплитуды импульсов вследствие отличи режима работы каналов накопител , что обусловлено наличием делител напр жени в цепи второго преобра- зовател амплитуды импульсов, а также разбросом вольт-амперных характеристик диодов. Цель изобретени - повышение точности устройства. Поставленна цель достигаетс тем, что в аналоговое запоминающее устройство, содержащее накопительный элемент, например конденсатор , одна обкладка которого соединена с входом устройства, друга обкладка конденсатора соединена с нелинейным элементом, например с анодом диода, катод которого подключен к шине нулевого потенциала, вычитатель , выход которого вл етс выходом устройства, делнтель напр жени и управлени , введены последовательно соединенные блок дифференцировани и формирователь стробирующих импульсов, усилитель и расширигель длительности импульсов, выход которо го соединен с входом делител напр жени , выход делител напр жени подключен к TiepBOMy входу вычитател , второй вход которого соединен с выходом ключа, анодом диода и входом усилител , второй и третий входы которого соединены соответственно с шиной управлени и с выходом формирова;тел стробирующих импульсов,, вход блока дифференцировани подключен ко входу устройства и к первому входу ключа, второй вход которого соединен с шиной управлени . На фиг. 1 изображена функциональна схема устройства; на фиг. 2 - временна диаграмма , по сн юща его работу. Устройство (фиг. 1) содержит усилитель 1, расширитель 2 длительности импульсов, делитель 3 напр жени , блок 4 дифференцировани , формирователь 5 стробирующих импульсо вычитатель 6, ключ 7, накопительный элемент, например конденсатор 8, нелинейный элемент, например диод 9, шину 10 управлени и шину 11 нулевого потенциала. При поступлении на вход устройства видеоимпульса положительной пол рности (фиг.2а) происходит зар д конденсатора 8 через заземленный диод 9, и одновременно на диоде 9 (фиг. 26) до момента tj при зар де конден сатора 8 образуетс напр жение пр мого смещени , равное напр жению недозар да конденсатора 8 ДУс, так как согласно выражению UBX Us + 9 и дл обеспечени UBX - Us надо, чтобы U9 О, что невозможно -об.еспечить при использовании реальных диодов. В предлагаемом устройстве производитс усиление напр жени на диоде 9 U9 (t) усилителем Г (фиг. 2в). Дл запоминани U9 (tj) произв дитс дифференцирование UBX блоком 4 (фиг. 2г) и формирование формирователем 5 строб-импульса (фиг. 2д) в момент прохождени производной UBX через 0. Строб-импуль с формировател 5 поступает на стробирующий вход расширител 2, который производат запоминание напр жени с усилител 1 в момент ti Хфиг. 2е). Это напр жение делитс делителем 3 таким образом, чтобы обеспечить на первом входе вычитател .6 квазипосто нное напр жение, равное U9 (tj) (фиг. 2ж). На второй вход вычитател 6 поступает напр жение UBX Us + UBX и после спада UBX ДО О, на входе действует Ugx Ug -Ug - (UBX - 9) по вышеприведенной формуле, с учетом переполюсовки напр жени на конденсаторе 8 (фиг. 26). С выхода вычитател 6 к моменту 12-моменту окончани переходных процессов по окончании импульса на входе - на выход устройства поступает напр жение ивЫХ UBXI - UBX2 U9 - - (UBX - U9) I UBX т .е. выходное квазипосто нное напр жение равно амплитуде напр жени входного импульса. , При поступлении импульса установки О на шину 10 (фиг. 2и) ключ 7 разр жает конденсатор 8 и также устанавливает в О состо ние расширитель
- 2. Усилитель 1 необходим дл повышени точности запоминани малого по величине напр жени на диоде 9. Применение предлагаемого устройства позвол ет повысить точность расширени импульсов и уменьшить минимальную амплитуду преобразуемых импульсов за счет изменени места включени делител напр жени , что обеспечивает уменьшение минимальной рабочей амплитуды напр жени импульса, запоминаемой устройством, при этом делитель квазипосто нного напр жени в устройстве делит запомненное квазипосто нное напр жение и может быть реализован более простым, чем делитель импульсного напр жени в прото типе. Кроме того, повышаетс точность компенсации за счет yci-шени импульса ошибки запоминани (остаточного напр жени на диоде и), выделени и запоминани значени напр жени импульса ошибки запоминани в момент начала спада импульса (это значение затем делитс и суммируетс с напр жением на конденсаторе) а также, исключени вли ни разброса параметров диодов, имеющего место в прототипе за счет использовани одного диода. Формула изобретени Аналоговое запоминающее устройство, содержащее накопительный элемент, например конденсатор , одна обкладка которого соединена с входом устройства, друга обкладка конденсатора соединена с нелинейным элементом, например с анодом диода, катод которого подключен к шине нулевого потенциала, вычитатель , выход которого вл етс выходом устройства, делитель напр жени и шину управлени , отличающеес тем, что, с целью повышени точности устройства, в него введены последовательно соединенные блок дифференцировани и формирователь стробирующих импульсов, усилитель и расширитель длительности импульсов, выход которого соединен с входом делител напр жени , выход делител напр жени подключен к первому входу вычитател , второй вход которого соединен с выходом ключа, анодомдиода и входом усилител , второй и третий входы которого соединены соответственно с шнной управлени и выходом формировател стробирующих импульсов,вход блока дифференцировани подключен к входу устройства и к первому входу ключа, второй вход которого соединеи с ишной управлени .9267216Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР V 634374, кл. G 11 С 27/00, 1978.J 2. Гр энов М. И. и др. Измере1ше импульсных напр жений М., Советское радио, 1969, с. 158-162 (протопш).иfft tLФ1/г.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802954552A SU926721A1 (ru) | 1980-07-08 | 1980-07-08 | Аналоговое запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802954552A SU926721A1 (ru) | 1980-07-08 | 1980-07-08 | Аналоговое запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU926721A1 true SU926721A1 (ru) | 1982-05-07 |
Family
ID=20907543
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802954552A SU926721A1 (ru) | 1980-07-08 | 1980-07-08 | Аналоговое запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU926721A1 (ru) |
-
1980
- 1980-07-08 SU SU802954552A patent/SU926721A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB951398A (en) | Sampling oscilloscopes | |
SU926721A1 (ru) | Аналоговое запоминающее устройство | |
SU752493A1 (ru) | Аналоговое запоминающее устройство | |
GB1110070A (en) | Apparatus for calculating the integrals of time-dependent functions | |
SU757994A1 (ru) | УСТРОЙСТВО ИЗМЕРЕНИЯ ПАРАМЕТРОВ ОДНОКРАТНЫХ УДАРНЫХ ИМПУЛЬСОВ,.„757994(51)М. Кл.1 * 3 С 01 К 19/04(53) УДК | |
SU734813A1 (ru) | Аналоговое запоминающее устройство | |
SU517941A1 (ru) | Аналоговое запоминающее устройство | |
SU524190A1 (ru) | Делительное устройство | |
SU1023648A1 (ru) | Стохастический преобразователь напр жени | |
SU900430A1 (ru) | Пиковый детектор | |
SU915255A1 (ru) | Устройство для преобразования аналоговой информации1 | |
SU943595A1 (ru) | Аналоговый частотомер | |
SU788369A1 (ru) | Широтно-импульсный преобразователь | |
SU970683A2 (ru) | Устройство врем -импульсного преобразовани напр жени посто нного тока в число | |
SU924755A1 (ru) | Аналоговое запоминающее устройство | |
SU801000A1 (ru) | Устройство перемножени двухАНАлОгОВыХ СигНАлОВ | |
SU1541635A1 (ru) | Устройство дл определени интегрального значени измен ющегос во времени измерительного сигнала | |
SU452836A1 (ru) | Многоканальный коррелометр | |
SU813708A1 (ru) | Генератор импульсов | |
SU659958A1 (ru) | Цифровой измеритель разности мгновенных значений сигнала дл осциллографа | |
SU686035A1 (ru) | Устройство дл умножени | |
SU819960A1 (ru) | Преобразователь зар д-число | |
SU1149169A2 (ru) | Способ определени переходного восстанавливающего напр жени | |
SU682845A1 (ru) | Цифровой измеритель сопротивлени | |
SU739467A1 (ru) | Нуль-орган дл компенсационных преобразователей напр жени |